Actel 专为FPGA而优化的软ARM处理器-新品速递_第1页
Actel 专为FPGA而优化的软ARM处理器-新品速递_第2页
Actel 专为FPGA而优化的软ARM处理器-新品速递_第3页
Actel 专为FPGA而优化的软ARM处理器-新品速递_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

精品文档-下载后可编辑Actel专为FPGA而优化的软ARM处理器-新品速递

Actel公司宣布推出名为CoreConsole的IP开发平台(IDP),有助于简化以FPGA为基础系统级应用的构建。利用CoreConsole,设计人员可以迅速组建以FPGA为基础设计的元件,包括系统处理器、可配置微处理器子系统及互连总线。该工具将发挥重要的作用,协助以Flash为基础单芯片ActelFPGA引进全新ARM7系列软IP微处理器CoreMP7的开发(有关CoreMP7的详情另见新闻稿“Actel推出业界个专为FPGA而优化的软ARM系列处理器”)。CoreConsoleIDP能让用户专注于系统而非个别元件,因此可及早进行系统级评估,大大缩短整个系统的开发时间。

Actel应用和IP方案总监YankinTanurhan说:“CoreConsole丰富的功能和易于使用的图形用户界面大大简化了Actel的CoreMP7软IP微处理器在FPGA中的实现。这工具的开发表明Actel一直坚守承诺:不断推进业界的ARM7系列在可编程逻辑器件上的应用,让所有设计人员都可进行以FPGA为基础的系统开发工作。”

强大的子系统构建工具

采用Actel的CoreMP7进行系统级设计需要在微处理器内核周围引进一个支持子系统。该子系统内容包括中断控制器、内存控制器、计时器、串连接口、I/O端口和上电复位(POR)电路,如以人手引进工序既繁琐又费时。利用CoreConsole便能简化该子系统的引进和配置,通过自动实现部件的组构,让用户在图形界面上完成子系统的功能装配,从而将开发时间从数日缩短到数分钟。

高效的IP供应系统和IP块衔接管理器

在开发过程的设计入门阶段中,CoreConsole是个总线中枢工具,自动将IP内核连接到互连总线。该工具配有IP块衔接管理器,能将IP块(包括用户IP)轻松地衔接成为可进行合成和模拟的RTL,并可在Actel的Libero集成设计环境(IDE)中使用。此外,CoreConsole还配有一个IP库,可提供存取至Actel的CoreMP7、子系统元件及其它由ActelDirectCore系列授权的IP,以及来自Actel的CompanionCore伙伴的第三方IP。

CoreConsole是在RTL之上的抽象层面上实现,并独立于互连总线、处理器、子系统和各IP块,因此适用于不同的互连标准、未来的处理器IP,以及各式广泛的IP块。此外,CoreConsole还提供所有相关的IP软件驱动器,以配合微处理器软件程序开发工具的使用。

CoreConsole工具的Windows™用户界面具备图形化、直观和易用的优点,支持处理器子系统功能、ActelDirectCore、CompanionCore和用户自定IP块的实施和配置。IP与总线衔接后,CoreConsole便会生成一个系统互连测试台,可用来验证和调试FPGA构件中的设计连接。

SPIRIT标准兼容

CoreConsole采用SPIRIT(StructureforPackaging,IntegratingandRe-usingIPwithinTool-flows)计划定义的方法,包含基于XML编码的基底结构,允许设计人员使用其SPIRIT标准兼容的内核,并保证不同厂

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论