当期实地时序总结_第1页
当期实地时序总结_第2页
当期实地时序总结_第3页
当期实地时序总结_第4页
当期实地时序总结_第5页
已阅读5页,还剩17页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

G3:整个系统的电源均关闭(硬关机PWBTN#S5: 4X信号解 4X时序框 5X信号解 5X时序框 HM5X 组查图方 6/7X信号解 6/7X时序框 HM6X/7X 组查图方 AMD双桥时 AMD双桥信号解 AMD双桥时序框 AMD双桥组时序查图方 AMD单桥时 AMD单桥信号解 AMD单桥时序框 AMDFCH组时序查图方 4系列组时钟,待机供电延时产生EC待机复位,EC程序配置自身脚位。7SLP_S5#SLP_S4#控制产生内存主供电等,SLP_S3#控制产生桥供电、总线供电、独显供电等(有些是SLP信号直接控制,也有些是SLPEC后,EC控制)(VCOREPWROK(3.3V4X4X 5系列组以保持内部时间的运行和保存COMS信息时钟(也有的免晶振待机供电延时产生EC待机复位,EC程序配置自身脚位。MEVCCME(AMT时,此电压与总线供电连一起) 如果BIOS处于EC下,桥通过LPC总线到EC再BIOS,如果BIOS处于桥下,桥直接通过SPI总线读BIOS5X如果主板支持,AMT#AMT(主动管理技术功能此信号会在触发前就产生AMT功能时,此信号时序与SLP_S3#一致,如果主板不支持AMT。SLP_M#悬空不采用SLP_LAN#:网卡供电的控制信号,如果不使用IN 的集成显卡,此信号不采用。若使用IN SLP_M#(SLP_M#AMT,VCCMVDIMM:指内存供电,受控与SLP_S4# 指桥供电、总线供电、锁相环供电V VCC_CPU:主板给CPU的供电,也受控与SLP_S3#,有延时SYS_PWROK:由CPU电源管理发给桥的3.3V高电平,等同于VRMPWGDPWOK:主板发给桥的3.3V,表示S0状态电压都OK(桥和总线供电)MEPWOK:ME模块电源好,3.3V,不支持AMT时,MEPWOK与PWROK连一起ClockChipOutpust:时钟被开启,输出各组时DRAMPWROKCPUPGCPUOK1.5VPCIRST#:桥发出的PCI复位,一般不使用。3.3V5XHM5X

桥5V待机电压:

RSMRST#:桥ACPI的复位信号3.3V(待机电压好),从

触 AMT,还需要查

找到内存,查VDD脚对称,再追查来源。内存VTT:从 找到内存,查VTT脚对称,再追查来源。 PLL供电: 找到CPU,查 ①收到:从 如果支持AMT,还需要单独查MEPWROK来源。②DRAMPWROK、PROCPWRGDCPU;桥还发出PLTRST#PCIRST# 路,以保持内部时间的运行和保存COMOS信息3EC的待机供电(EN0开启,再待机供电正常后,ECEC待机时钟(也有的免晶振待机供电延时产生EC待机复位,EC程序配置自身脚位。(VCCDSW3_37SLP_S5#SLP_S4#控制产生内存主供电,SLP_S3#控制产生桥供电、总线供电、PLL供电、VCCSA不会产生CPU供电,还缺少SVID12、CPUSVIDCPU供电 6/7XV5REF_SUS:5V待机供电SUS_CLK:32.768KHZ时钟,但不一定被主板采用PWRBTN#:电源按钮,3.3V-0V-3.3V脉冲信号,下降沿发出SLP_S5#:南桥退出关机状态控制信号3.3V能时,此信号时序与SLP_S3#一致,如果主板不支持AMT。SLP_M#悬空不采用SLP_LAN#:网卡供电的控制信号,如果不使用IN 的集成显卡,此信号不采用。若使用IN VCC:指桥供电、总线供电、锁相环供电V PWROK:主板发给桥的3.3V高电平,表示S0状态电压OKAPWROKAMT时,APWROKAMTAMTAPWROKCPUSVID:当CPU收到PROCPWRGD后,CPU发出SVID给CPU供电(CPUSVID是由CPU发给CPU电组的信号,由DATA和CLK组成的标准串行总线和一个起提标准。用的ALERT#信号所组成,用于控制CPU电压和集显供电)PLTRST#:桥发出的平台复位,经过转换作为CPU复位GM@、UMA@、IGPU@、IV@、表示集显USB@表示支持USB3.0才用, 仁宝电路图一般前3页有注明和方案6/7XHM6X/7X

桥深度睡眠的3.3V电源:从

①触 ②桥收到PWRBTN#后,发出SLP_S5#,SLP_S4#,SLP_S3#控制SUS电和RUN电

找到内存,查VDD脚对称,再追查来源。内存VTT:从 找到内存,查VTT脚对称,再追查来源。 找到CPU,查 如果支持AMT,还需要单独查APWROK来源。复 AMD 4系列组EC的待机供电(EN0开启,在待机供电正常后,ECEC待机时钟(也有的免晶振待机供电延时产生EC待机复位,EC程序配置自身脚位。EC检测到电源适配器,会自动发出信号开启桥的待机供电(S5_3.3V(VDDIO_33_S、(VDDCR_11_S)1.2/1.1V(1.2VVDDA(2.5VAMD PWR_BTN#:电源按钮,3.3V-0V-3.3V脉冲信号,下降沿发出SLP_S5#:南桥退出关机状态控制信号3.3VLDT_PG:CPU的电源好信号PCIE_RST#:PCIE复位AMD 或、、,或、、,

K_X2脚位,对应的晶振就是它VDDIO_33_S,找到对应的名称,再追查来源或桥的SLP_S5和SLP_S3,搜南桥出来后的名字,查找去向 找到内存,查VDD脚 桥供电: 找到南/北桥,查其所有VCC和VDD开头的供电名称(S5电除外 供电VDD脚①复位的条件: ②复位的转换: ③CPUPGRST#LDT_PGLDT_RST#AMD桥的RTC电路,以保持内部时间的运行和保存COMOS信息EC的待机供电(EN0开启,在待机供电正常后,ECEC待机时钟,待机供电延时产生EC待机复位,EC程序配置自身脚位。EC检测到电源适配器,会自动发出信号开启桥的待机供电(S5_3.3V(VDDIO_33_S、(VDDCR_11_S)AMD SLP_S5#南桥发出的退出关机状态的信号,3.3V,用于控制内存供电产生CLK:100M时钟和PWR_GOOD后,桥会发出33MECMINIPCIEAPU_PG:APU电源

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论