版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
数字电子技术
第2章门电路第2章门电路2.1分立元件门电路2.2TTL集成逻辑门电路2.3其他类型的TTL门电路2.4MOS逻辑门2.5使用逻辑门的几个实际问题
2.1分立元件门电路
2.1.1基本逻辑门电路
1.二极管与门
与门:实现与运算的电路。电路及其逻辑符号如图所示,只要输入A、B当中有一个为低电平时,则其支路中二极管导通,使输出端F为低电平。只有A、B全为高电平时,输出端F才为高电平。当A
、B、F为高电平时用逻辑1表示,低电平时则用逻辑0表示。真值表为:其逻辑表达式为。2.二极管或门或门:实现或运算的电路。电路及其逻辑符号如图所示。输入A、B当中只要有一个为高电平时,则其支路中二级管导通,使输出端F为高电平。只有A、B全为低电平时,输出端F才为低电平。
真值表为:逻辑表达式为:
3.三极管非门电路非门:实现非运算的电路。电路及其逻辑符号如图所示。当输入A为低电平时,三极管截止,输出F为高电平,输入A为高电平时,三极管饱和,输出F为低电平。逻辑表达式F=。
2.1.2与非门、或非门电路1.与非门电路与非的真值表:2.或非门电路
或非的真值表:
2.2TTL集成逻辑门电路
2.2.1TTL与非门的工作原理1.TTL与非门的典型电路2.工作原理当输入端A、B、C中,只要有一个输入信号VIL为低电平0.3V时,则相对的发射结导通,使T1管的基极电位被箝制到1V,T2管截止,故T5也截止。T3、T4管导通,输出高电平即输入端A、B、C中至少有一个为低电平时,输出端F为高电平。当输入端A、B、C全为高电平,T1管的基极电位升高,使T1管的集电结、T2和T5管的发射结正向偏置而导通,致使T3管微导通,T4管截止。即输入端全为高电平时,输出端为低电平。所以该门是一个与非门。
2.2.2TTL与非门的电压传输特性及抗干扰能力
1.电压传输特性电压传输特性分为四个区段:截止区、线性区、转折区和饱和区。2.抗干扰能力TTL与非门在实际应用时,输入端有时会出现干扰电压VN叠加在输入信号上。当干扰电压VN超过一定数值时就会破坏与非门输出的逻辑状态。通常把不会破坏与非门输出逻辑状态所允许的干扰电压值叫做抗干扰能力。干扰电压亦称噪声,抗干扰能力也称噪声容限。关门电平VOFF:输出为标准高电平时,所允许的最大输入低电平值。通常VOFF=0.8V。开门电平VON:输出为标准低电平时,所允许的最小输入高电平值。通常VOH=1.8V。抗干扰能力分为输入低电平的抗干扰能力VNL和输入高电平的抗干扰能力VNH。低电平的抗干扰能力为:VNL越大,表明TTL与非门输入低电平时抗正向干扰的能力越强。高电平的抗干扰能力为:VNH越大,表明TTL与非门输入高电平时抗负向干扰的能力越强。2.2.3TTL与非门的电气性能1.TTL与非门的输入特性输入特性是描述输入电流与输入电压之间的关系曲线,如图示:2.TTL与非门的输出特性输出电压与负载电流之间的关系曲线,称为输出特性。(1)输出为低电平时的输出特性曲线:(2)输出为高电平时的输出特性曲线:3.带负载能力负载能力是指输出端所能驱动同类门的最大能力,称为扇出系数,以N0来表示。拉电流负载增加会使与非门的输出高电平下降;灌电流负载增加会使与非门的输出低电平上升。与非门的扇出系数N0取决于输出低电平时所能驱动的同类门的个数。通常。[例2-1]在图示电路中,试计算门G1最多可以驱动多少个同样的门电路负载。要求G1输出的高、低电平满足,。解:首先计算保证时可以驱动的门电路数目N1。其次,再计算保证时能驱动的负载门数目N2。所以扇出系数N=10。2.2.4TTL与非门动态特性平均传输延迟时间:输出电压由高电平变为低电平时的传输延迟时间是称为导通传输延迟时间;输出电压由低电平变为高电平时的传输延迟时间是称为截止传输延迟时间。通常把二者的平均值称作平均传输延迟时间,以表示。2.动态尖峰电流与非门从导通状态转换为截止状态或从截止状态转换为导通状态,在这个转换过程中,都会出现T4、T5两管瞬间同时导通,这瞬间的电源电流比静态时的电源电流要大,但持续时间较短,故称之为尖峰电流或浪涌电流,如图示。2.3.1集电极开路门(OC门)1.OC门的结构及其工作原理在实验应用中,常希望把几个逻辑门的输出端直接连在一起,实现逻辑与,这种逻辑与称作“线与”。要使门电路的输出端直接并联,可以把TTL与非门电路的推拉输出级改为三级管集电极开路输出,称为集电极开路(OpenCollector)门电路,简称OC门。在使用时必须外加负载电阻和电源VCC。其逻辑图和逻辑符号如图。2.3其他类型的TTL门电路2.集电极负载电阻的选择3.OC门的应用(1)实现与或非逻辑关系(2)实现电平转换(3)用作驱动器用OC门来驱动指示灯、继电器和脉冲变压器等。当用于驱动指示灯时,上拉电阻RL由指示灯来代替,指示灯的一端与OC门的输出相连,另一端接上电源即可。如电流过大,可串入一个适当的限流电阻。
2.3.2三态输出门工作原理
1.三态输出门工作原理三态(ThreeStateLogic)门,简称TSL门。该门输出不仅有高电平和低电平两种状态,还有第三个状态叫高阻状态。控制端高有效的逻辑符号三态与非门的电路结构和逻辑符号如图示。控制端高有效的逻辑符号三态与非门的逻辑符号如图示。2.三态门的用途利用三态门向同一个总线MN上轮流传输信号而不至于互相干扰。工作的条件是:在任何时间里只能有一个三态门处于工作状态,其余的门处于高阻状态。电路如图示。利用三态非门实现数据的双向传输,如图示。
2.4MOS逻辑门
2.4.1CMOS门电路
1.CMOS反相器利用PMOS管和MNOS管两者特性能相互补充的特点而做成的互补对称MOS反相器,简称CMOS反相器,如图示。
2.CMOS与非门3.CMOS或非门4.CMOS三态门5.CMOS传输门CMOS传输门是一种传输信号的可控开关电路,电路和逻辑符号如图示。
2.5使用逻辑门的几个实际问题1.集成逻辑门多余输入端的处理一般不让多余的输入端悬空,以防引入干扰信号,尤其对CMOS器件输入端悬空可能因栅极感应静电电压而将管子击穿损坏。所以在带载能力允许的情况下,一般均可把多余的输入端和该电路的输入信号并接使用,以增加逻辑可靠性,如图示。2.TTL门驱动CMOS门当TTL电路和CMOS电路相连接时,必须考虑它们之间电流驱动能力
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 《大学英语教程》课件
- 有关投保的常用英语表达
- 数据统计分析方法
- 山东师范大学-山东高校毕业生就业信息网
- 湖北汽车工业学院科技学院《大数据技术基础》2023-2024学年第一学期期末试卷
- 数据处理系统简版
- 智慧旅游解决方案智慧旅游系统建设
- 小针课件教学课件
- 水管员合同范本
- 物业公司保洁人员用工协议书范本(2篇)
- 医院人事岗位竞聘-406
- 统编版2024年新教材七年级上册道德与法治8.2《敬畏生命》教案
- 部编版五年级上册第一单元 单元整体教学教学设计
- 拱桥施工讲解
- 中医药真实世界研究技术规范-伦理审查-公示稿
- 人教版五年级数学上册第二单元《位置》(大单元教学设计)
- 2024年刑法知识考试题库及答案(必刷)
- 剧本写作教程03剧本结构
- 黑龙江省齐齐哈尔市3校联考2023-2024学年八年级上学期期末语文试题(含答案解析)
- 2024中国电子科技集团限公司在招企业校招+社招公开引进高层次人才和急需紧缺人才笔试参考题库(共500题)答案详解版
- 中国马克思主义与当代智慧树知到期末考试答案章节答案2024年北京工业大学
评论
0/150
提交评论