DSP存储器接口电路讲座课件_第1页
DSP存储器接口电路讲座课件_第2页
DSP存储器接口电路讲座课件_第3页
DSP存储器接口电路讲座课件_第4页
DSP存储器接口电路讲座课件_第5页
已阅读5页,还剩21页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

DSP存储器接口电路设计存储器接口电路设计概述DSP存储器接口电路设计是DSP系统设计的重要内容,其主要包括RAM和ROM。RAM又分为SRAM和DRAM等。首先让我们简单回顾一下ADSP21160M处理器存储器的空间划分情况

存储器接口电路设计概述ADSP21160M处理器存储器的空间是由那三部分组成的?ADSP21160外部存储空间ADSP21160外部存储空间的开始地址?有分组区的各个区间受哪几个引脚控制?这几个引脚控制所控制的块大小通过哪个寄存器控制?计算各块大小的公式是什么?各块大小是否相等?ADSP21160外部存储器接口信号表1ADSP21160外部存储器接口信号表21.EPROM接口的设计ROM主要分为EPROM,FLASHROM等,上述ROM主要是用于程序加载。DSP内部通常只有RAM没有ROM,因此不能将应用程序和数据直接存放在DSP内部,这就需要我们进行外接EPROM。EPROM接口的设计在系统上电时,需通过加载操作将应用程序载入到DSP内部执行DSP芯片EPROM芯片在系统上电时加载1.1EPROM的选择EPROM的衡量指标通常是速度和容量以下以TigerSHARC公布的资料为例:在EPROM加载程序时,每16个核时钟读一个字节,如果DSP工作于250MHz,那么读一个字节的周期是64ns,这就要求DSP所接EPROM的访问速度应快于64ns。容量则根据具体设计任务要求选取这里要提醒的是:DSP这8位数据线的选择要根据所采用的DSP型号的不同而不同,比如说如果采用ADSP21160M,用的是D39-32AM27C080与DSP接口连接ADDR0-19DATA16-23BMSRD*EPROM接口中/BMS、EBOOT和LBOOT引脚的连接在VisualDSP中EPROM加载的设置方法2.DSP与双口RAM接口设计在工业控制领域常常采用上、下级结构的控制系统,如在开放式数控系统中采用工业PC作为上层管理、控制机,而用以DSP为核心的运动控制器作为下级机实现实时的插补和运动规划,完成闭环或半闭环控制。由于上下级机之间要实时交换大量的数据,此时采用双端口RAM作为作为中介是最合适的选择。上、下级结构的控制系统双端口RAM典型结构图DSP和PC机与IDT7024进行接口举例DSP和PC机与IDT7024进行接口举例ADSP21160外部口数据字对齐方式74LVC245功能表总结讲解ADSP21160存储器外部接口信号。给出ADI公司网站和相关参考文献的名称。详细介绍ADSP系列处理器与EPROM的接口电路设计方法,以及在VisualDSP++集

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论