版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
第6章门电路和组合逻辑电路第6章门电路和组合逻辑电路6.1 数字电路概述6.2
逻辑代数基础6.3 逻辑门电路6.4
集成门电路6.5 逻辑组合电路的分析与设计6.6 常用集成组合逻辑电路6.7 组合逻辑电路的Multisim仿真小结第6章重点各种逻辑门(与门、或门、非门、与非门、或非门、与或非门、异或门、传输门、三态门等)的逻辑符号、逻辑表达式和真值表组合逻辑电路的分析与设计方法编码器、译码器TTL电路、MOS电路的特点6.1数字电路概述u正弦波信号tut方波信号电子电路中的信号模拟信号数字信号随时间连续变化不连续变化模拟电路数字电路逻辑电路数字电路组合逻辑电路时序逻辑电路电路的输出状态完全由当时的输入状态决定,与电路原来的状态无关,没有记忆功能。电路的输出状态不仅与当时的输入状态有关,而且还与电路原来的状态有关,具有记忆功能。主要由触发器组成主要由门电路组成一、数字电路的特点1、晶体管工作在开关状态;2、对信号大小的要求减弱,抗干扰能力强;3、主要研究输出与输入之间的逻辑关系,用逻辑代数方法,表达功能用真值表、逻辑表达式、波形图。二、二进制数
(开关通断,三极管饱和截止,低电平高电平等)
二进制数(Binary,B):逢二进一
二—十进制(Decimal,D)转换,0~9的转换码
八进制(Octonary,O)
十六进制(Hexadecimal,H)三、数字脉冲信号正脉冲负脉冲脉冲幅度A脉冲前沿脉冲后沿脉冲宽度tp脉冲周期T脉冲频率f上升时间tr下降时间tf占空比Atrtf后沿后沿前沿前沿0110正逻辑系统负逻辑系统四、逻辑电平与正负逻辑ViVoKUccR只要能判断高低电平即可,如TTL电平10VLVH模拟信号速度测量例 脉冲信号速度测量例五、举例0•0=0•1=1•0=01•1=10+0=00+1=1+0=1+1=110=01=逻辑代数的基本定律(一)基本运算规则A+0=AA+1=1A•0=0•A=0A•1=1•A=A常量与常量常量与变量基本逻辑:逻辑与:A
•B=AB逻辑或:A+B逻辑非:6.2逻辑代数基础(二)基本代数规律交换律结合律分配律A+B=B+AA•B=B•AA+(B+C)=(A+B)+C=(A+C)+BA•(B•C)=(A•B)•CA(B+C)=A•B+A•CA+B•C=(A+B)(A+C)普通代数不适用!(三)吸收规则1.原变量的吸收:A+AB=A证明:A+AB=A(1+B)=A•1=A利用运算规则可以对逻辑式进行化简。例如:被吸收2.反变量的吸收:证明:例如:被吸收3.混合变量的吸收:证明:例如:1吸收4.反演定理:可以用列真值表的方法证明:逻辑表达式的化简:逻辑表达式的转换:(要求与非门实现时)1.与门电路“与”逻辑:所有条件满足,事件才发生。开关:闭合为1,打开为0。灯:亮为1,不亮为0。逻辑表达式F=A•B•C&ABCF逻辑符号AFBC00001000010011000010101001101111真值表有0出0,全1出1有低出低,全高出高电路EFABC6.3逻辑门电路6.3.1基本逻辑门门:即开关,条件满足,信号通过;条件不满足,信号不能通过。“与”逻辑实现电路:如二极管与门电路。2.或门电路“或”逻辑:只要有条件满足,事件就发生。逻辑表达式F=A+B+C有1出1,全0出0有高出高,全高出高电路AEFBC真值表AFBC00001001010111010011101101111111逻辑符号1ABCF“或”逻辑实现电路:如二极管或门电路。3.非门电路“非”逻辑:条件满足,事件不发生;条件不满足,事件发生。有1出0,有0出1有高出低,有低出高取反逻辑符号AF1逻辑表达式F=A电路AEF真值表AF0110“非”逻辑实现电路:如三极管非门电路。“与”、“或”、“非”是三种基本的逻辑关系,任何其它的逻辑关系都可以以它们为基础表示。1.与非门F=A•B•C 有0出1,全1出0。(两步)2.或非门F=A+B+C 有1出0,全0出1。
6.3.2复合门电路ABCDF&13.与或非门F=AB+CD真值表?F=1,A、B、C、D=?4.异或门F=AB=1ABFABF000011101110ABF0010101001115.同或门=1ABFF=AB例:
与门、或门、与非门、或非门、异或门、同或门的输入A、B的波形如图所示,输出分别为F1、F2、F3、F4、F5、F6。根据输入A、B的波形,画出各输出端的波形。
解:根据它们的逻辑关系,可画出波形图如图所示。
注意!!作图时要用尺画并对齐。&AF符号功能表低电平起作用三态门&ABF高电平起作用6.3.3其它门电路传输门uiuoCCC=1C=0C=0C=1&AFEA&AFEA&AFEA总线二极管与门FD1D2AB+12VFD1D2AB-12V二极管或门R1DR2AF+12V+3V三极管非门嵌位二极管R1DR2F+12V+3V三极管非门D1D2AB+12V二极管与门与非门分立元件门电路缺点1、体积大、工作不可靠。2、需要不同电源。3、各种门的输入、输出电平不匹配。6.5组合逻辑电路的分析与设计6.5.1组合逻辑电路的分析已知电路结构找出输入输出之间的逻辑关系
1、由前至后逐级求出各个逻辑门的逻辑关系表达式。分析步骤:2、用逻辑代数或卡诺图对逻辑代数进行化简。3、列出输入输出状态真值表4、分析和归纳功能,得出结论。例1:分析下图的逻辑功能。
&&&ABF真值表相同为“1”不同为“0”同或门=1例2:分析下图的逻辑功能。
&&&&ABFABF000011101110真值表相同为“0”不同为“1”异或门=1例3:分析下图的逻辑功能。
&2&3&4AMB1F=101被封锁11&2&3&4AMB1F=010被封锁1多路选择器(二选一)例4:分析下图的逻辑功能&&1ABF1F3F211直接列真值表6.5.2组合逻辑电路的设计任务要求最简单的逻辑电路1、定义1和0(正逻辑)2、根据实际问题的逻辑含义,列出真值表。设计步骤:3、求出逻辑代数表达式,并进行化简。4、设计逻辑电路(与非门实现)例1:设计三人表决电路(A、B、C)。每人一个按键,如果同意则按下,不同意则不按。结果用指示灯表示,多数同意时指示灯亮,否则不亮。解:1、首先指明逻辑符号取“0”、“1”的含义。输入:同意为1,不同意为0;输出:通过是1,否则是0。3、写出逻辑代数表达式并化简。(方法之一:与或表达方式)F=ABC+ABC+ABC+ABC☆+ABC+ABC(添加项)=(A+A)BC+(B+B)AC+(C+C)ABF=BC+AC+ABF=BC+AC+AB=BCACAB与非形式2、列真值表4、根据逻辑表达式画出逻辑图。&1&&ABBCF F=BCACAB&&&&ABCF组合逻辑电路设计以芯片少,品种少为优6.6常用集成组合逻辑电路编码:用代码表示各种对象或信号的过程。生活中编码邮政编码,学号等。编码器:具有编码功能的逻辑电路。二进制编码器:将一系列信号状态编制成二进制代码。N位二进制代码有2n种不同的组合,表示2n个信号。设计编码器的过程与设计一般的组合逻辑电路相同,首先要列出状态表,然后写出逻辑表达式并进行化简,最后画出逻辑图。6.6.1编码器8-3编码器逻辑图编码表例:八线-三线编码器设八个输入端为I1I8,八种状态,与之对应的输出设为F1、F2、F3,共三位二进制数。1.二进制编码器2.二—十进制编码器用二进制代码表示十进制数:BCD码。输入(十进制数)DCBAY0(0)0000Y1(1)0001Y2(2)0010Y3(3)0011Y4(4)0100Y5(5)0101Y6(6)0110Y7(7)0111Y8(8)1000Y9(9)1001图?8421码:译码器的输入:一组二进制代码译码器的输出:一组高低电平信号6.6.2译码器和数字显示器译码:将代码翻译成各种对象或信号的过程。译码器:具有译码功能的逻辑电路。二进制译码器:将二进制翻译成电路的某种状态。将n种输入的组合译成2n种电路状态。也叫n---2n线译码器。2-4线译码器74LS139的内部线路&&&&A1A0输入控制端输出74LS139管脚图一片139种含两个2-4译码器74LS139的功能表“—”表示低电平有效。1.二进制译码器2.二—十进显示译码器二-十进制编码显示译码器显示器件在数字系统中,常常需要将运算结果用人们习惯的十进制显示出来,这就要用到显示译码器。显示器件:常用的是七段显示器件共阳数码管(0亮) 共阴数码管(1亮)显示译码器:11474LS49BCBIDAeabcdfgUccGND74LS49的管脚图消隐控制端74LS49与七段显示器件的连接:bfacdegbfacdegBIDCBA+5V+5V74LS49是集电极开路,必须接上拉电阻6.6.3数据选择器与数据分配器从一组数据中选择一路信号进行传输的电路,称为数据选择器。A0A1D3D2D1D0W控制信号输入信号输出信号数据选择器类似一个多投开关。选择哪一路信号由相应的一组控制信号控制。思考题1、分析逻辑电路的步骤是什么?2、设计逻辑电路的步骤是什么?1、什么是编码器?什么是二——十进制编程器?2、什么是译码器?什么是二——十进制显示译码器?3、什么是数码管的共阴极接法?习题:P1756-5,6-6,6-9,6-106.4集成门电路与分立元件电路相比,集成电路具有体积小、可靠性高、速度快的特点,而且输入、输出电平匹配,所以早已广泛采用。根据电路内部的结构,可分为DTL(Diode-T-Logic)、TTL(Transister-T-Logic)、HTL(HighThresholdLogic)、MOS管集成门电路。6.4.1TTL与非门速度、带负载能力+5VFR4R2R13kV2R5R3V3V4V1V5b1c1ABC1、任一输入为低电平(0.3V)时“0”1V不足以让V2、V5导通三个PN结导通需2.1V+5VFR4R2R13kR5V3V4V1b1c1ABC1、任一输入为低电平(0.3V)时“0”1Vuouo=5-uR2-ube3-ube43.6V高电平!+5VFR4R2R13kV2R5R3V3V4V1V5b1c1ABC2、输入全为高电平(3.4V)时“1”全导通电位被嵌在2.1V全反偏1V截止2、输入全为高电平(3.4V)时+5VFR2R13kV2R3V1V5b1c1ABC全反偏“1”饱和uF=0.3V此电路电压传输特性主要参数测试电路&+5Vuiu01、输出高电平UOH
典型值为3.5V,产品规范值UOH
2.4V2、输出低电平UOL典型值为0.35V,产品规范值UOH
0.4V3、关门电平Uoff低电平上限值,反映抗正向干扰能力。Uoff
0.8V4、开门电平Uon高电平下限值,反映抗负向干扰能力。Uon
1.8V5、扇出系数N
带同类IC的数量,N8&&?6、平均传输时间tuiotuootpd1tpd250%50%tpd40nS1、悬空的输入端相当于接高电平。2、为了防止干扰,可将悬空的输入端接高电平。说明集电极开路的与非门(OC门)+5VFR2R13kT2R3T1T5b1c1ABC集电极悬空&符号!使用时需要外接电阻,也可直接接负载线与功能输出端可相连&&+UCCABCDEFY=ABCDEF
MOS门电路MOS集成门电路PMOSNMOSCMOS型号系列CC4000B,MC14500CD4000工艺简单速度高功耗极小,电源电压范围宽,
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025直饮水bot合同【直饮水安装合同()】
- 仓库安全管理员聘用合同
- 商务会议酒店场地租赁合同范本
- 电子产品采购合同签订要点
- 2025郑州市劳动合同样本
- 集团资金监管体系构建
- 赛马场消毒操作规程
- 银行大楼石材干挂施工合同
- 农村耕地租赁合同:农业大数据
- 2024年钢管出口贸易合同2篇
- T31SAMA 005-2024 增材制造 金属粉末床熔融制造操作安全要求
- 2024至2030年中国消费级无人机行业市场预测与投资规划分析报告
- 动火作业管理规定
- 小学生卫生知识健康教育精课件
- DL∕T 248-2012 输电线路杆塔不锈钢复合材料耐腐蚀接地装置
- CJ/T 158-2002 城市污水处理厂管道和设备色标
- NB-T35009-2013抽水蓄能电站选点规划编制规范
- 结构设计原理练习题及答案
- 曳引驱动电梯调试作业指导书
- 经皮肝穿刺胆道引流(PTCD)导管的护理要点
- 国家开放大学《心理学》形考任务1-4参考答案
评论
0/150
提交评论