电子技术基础(下)_第1页
电子技术基础(下)_第2页
电子技术基础(下)_第3页
电子技术基础(下)_第4页
电子技术基础(下)_第5页
已阅读5页,还剩12页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

17/17《电子技术基础(1)下》综合复习资料(答案解析附后)一、选择题1、下列各数中,最小的数是()。A、(1101111)2B、(52)8C、(4A)16D、(01110110)8421BCD2、和函数不相等的表达式为()。3、函数的反函数()。4、图示电路中均为CMOS门,输出逻辑表达式为()。D、不能正常工作5、图示各逻辑电路中,为一位二进制计数器的是()。ABCD6、异步计数器如图示,若触发器当前状态为110,则计数器的下一状态为()。A、101B、111C、011D、1007、CMOS数字集成电路与TTL数字集成电路相比突出的优点是()。A、高抗干扰能力B、电源范围宽C、高速度D、微功耗8、对于D触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入D为()。A、0B、1C、QD、不确定9、单稳态触发器可作()。A、构成JK触发器B、构成D触发器C、延时D、产生正弦波10、有一组代码需暂时存放,应选用()。A、寄存器B、计数器C、触发器D、编码器11、将三角波变换为矩形波,需选用()。A、施密特触发器B、多谐振荡器C、双稳态触发器D、单稳态触发器12、某同步时序电路的状态转换图如图所示,该时序电路是()。A、同步四进制计数器B、同步六进制计数器C、同步八进制计数器D、同步五进制计数器13、在()输入情况下,“或非”运算的结果是逻辑0。A、全部输入是0B、全部输入是1C、任一输入为0,其他输入为1D、任一输入为114、电路如图所示,门电路均为TTL门,则P1=(),P2=()。A、,B、A,C、,A

D、A,A15、OC门在使用时须在(

)之间接一电阻。A、输出与地B、输出与电源C、输出与输入D、输入和电源16、用多个全加器实现多位数的加法运算,其中最低位的全加器的CI端()。A、接高电平B、接地C、接电源D、悬空17、对于JK触发器,若J=K,则可完成(

)触发器的逻辑功能。A、D

B、RS

C、T

D、T’18、图示为用4位加法器构成的8421BCD码监视器,当A3A2A1A0为1010~1111时,其输出F=()。A、0B、1C、XD、无输出19、当现态时,具备时钟条件后JK触发器的次态为()。A、B、C、D、20、CMOS与非门多余输入端的处理方法为()。A、悬空B、接地C、接高电平D、都可以21、触发器正常工作时,单稳态触发器输出脉冲宽度的大小,与触发脉冲宽度()。A、有关B、无关C、相同D、成比例22、图示触发器电路,正确的输出波形是()。(设初态为0)A、Q1 B、Q2C、Q3D、Q423、有11位地址和8位字长的存储器,其存储容量为().A、2048×8B、112×8C、11×8D、1024×824、下列说法正确的是()。A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态D、多谐振荡器有两个稳态和一个暂稳态25、(10010111)8421BCD的十进制数为()。A、151B、97 C、150D、9826、下列表达式中正确的是()。A、1.0=1 B、1+0=0C、1+A=A D、1+1=127、与相等的表达式是()。A、 B、 C、AB+C D、28、要表示十进制数的十个数码,需要二进制码的位数至少是()。A、2位 B、3位 C、4位 D、5位29、TTL三态逻辑门的逻辑符号如下图所示,E端为控制端,其正确的表达式为()。A、 B、C、 D、30、8路数据分配器可以由带使能端的()构成。A、4位数据比较器芯片74285B、3线-8线译码器74138芯片C、8线-3线编码器74148芯片D、8选1数据选择器74151芯片二、判断题,正确的打√,错误的打×()1、OC与非门的输出端可以并联运行,实现“线与”关系,即L=L1﹒L2。()2、D触发器的特性方程为Qn+1=D。()3.要改变触发器的状态必须有CP脉冲的配合。()4、即使电源关闭,移位寄存器中的内容也可以保持下去。()5、ROM属于组合逻辑电路,RAM属于时序逻辑电路。()6、555定时器是仅用于产生定时脉冲的时序逻辑功能器件。()7、在二进制与十六进制的转换中,有下列关系:(1001110111110001)B=(9DF1)H()8、ASICC码和8421BCD码都是四位二进制代码。()9、二进制代码1001和二进制数1001都表示十进制数9。()10、在逻辑运算中,若1+A=B,则1+A+AB=B。()11、CMOS逻辑门多余输入端可以悬空。()12、对于TTL逻辑门,4输入与非门中多余输入端应当接地处理。()13、若两个逻辑函数具有不同的真值表,则两个逻辑函数必然不相等。()14、引起组合逻辑电路竞争冒险的原因是有干扰信号进入。()15、OC门和普通TTL门均可实现“线与”功能。()16、二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。()17、当选用共阳极LED时,应配置输出低电平有效的七段显示译码器。()18、把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。()19、由与非门组成的基本RS锁存器,在,时,锁存器置1。()20、逻辑函数的与或表达式是Y=(A+B)(C+D)。()21、施密特触发器可将输入的三角波变换成输出的矩形脉冲波。()22、D/A转换器是将模拟量转换为数字量的电路。()23、RAM的容量扩展可以是位扩展、字扩展或字、位同时扩展。()24、数字电路中最基本的算术运算电路是半加器和全加器。()25、脉冲信号可以通过自激振荡电路产生。()26、通常将二进制计数器与五进制计数器相连接,可以构成十进制计数器,若将十进制计数器与六进制计数器相连接,可得十六进制计数器。()27、通用移位寄存器可用于将串行数据变为并行数据。()28、计数器的模是指对输入的计数脉冲的个数。()29、环形计数器在每个时钟脉冲CP作用时,仅有一位触发器发生状态更新。()30、转换精度和转换速度是衡量A/D、D/A转换器性能优劣的主要指标。三、电路分析与设计1、逻辑电路如图,写出输出SI、CO的表达式并化简为最简表达式,说明电路实现的逻辑功能。2、下图为双4选1数据选择器构成的组合逻辑电路,输入量为A、B、C,试写出输出逻辑数F1和F2的标准与或表达式。3、用4选1数据选择器实现函数,写出详细步骤,画出电路图。4、试用双4选1数据选择器芯片CC14539实现组合逻辑函数5、设计一个1位数的全减器,设被减数和减数分别为变量A、B,低位向高位的借位信号为V;本位的差为D,本位向高位的借位为Y。按要求完成下列问题:(1)试列出真值表,写出输出变量的最小项表达式。(2)用3/8译码器74HC138和必要门电路实现,画出电路连接图。6、由3线-8线译码器74LS138和门电路连接的电路如图所示,试写出输出的函数表达式,试说出该电路所实现的逻辑功能。7、已知电路和脉冲波形如下图所示,请画出Q端的波形,设电路的初始状态为0。8、设正边沿D触发器的初态为0,信号如图所示,试画出Q端的波形。9、设正边沿D触发器的初态为0,输入信号如下图所示,试画出Q端的波形。10、电路如图所示,按要求回答下列,(1)写出特性方程;(2)写出激励方程;(3)求解状态方程;(4)画出完整的状态转换图并检查自启动;(5)说明电路的逻辑功能。11、电路如图所示,按要求回答下列,(1)写出特性方程;(2)写出激励方程;(3)求解状态方程;(4)画出完整的状态转换图并检查自启动能力;(5)说明电路的逻辑功能。12、电路如图所示,按要求回答下列,(1)写出特性方程;(2)写出激励方程;(3)求解状态方程;(4)画出完整的状态转换图并检查自启动;(5)说明电路实现的逻辑功能。13、4位二进制计数器74160构成的模可变计数器和功能表如下所示,试分析当控制信号M=0和M=1时计数器的进制。.14、指出下列电路构成的是几进制计数器?画出电路的状态转换图。15、电路如下图所示,分析电路实现几进制?并画出电路的状态转换图。

电子技术模拟题解答一、单项选择题1-6:B,D,A,D,A、A。7-12:、D、B,C,A,A,B。13-18:D,A,B,B,C;B。19-24:D、C,B,B,A,C。25-30:B,D,C,C,A;B。二、判断题,正确的打√,错误的打×1-6:√,√,×,×,√,×。7-12:√,×,×,√,×;×13-18:√,×,×,√,√;×19-24:√,×,√,×,√,√。25-30:√,×,√,√,×,√。三、电路分析与设计1、解:由电路图写表达式:,根据输入和输出进行归纳总结,实现A、B、C三个二进数相加的全加器,其中SI为输出和,CO为进位输出信号。其真值表如表所示。2、解:根据数据选择器的输出函数表达式有,。3、解:用4选1数据选择器实现,首先把输入变量AB和4选1数据选择器的地址码一一相连,使能端。由式子变换有:则4选1的数据端。电路连接图如下所示:4、解:由4选1数据选择器的表达式有:而待实现的组合逻辑电路有:。在电路连接中,变量AB接,则实现的电路连接图如下图所示:5、解:真值表如下所示。表达式:,。ABVDY00000001110101101101100101010011000111116、解:由电路图可得:该电路实现三位二进制相加的加法器,其中A、B、C为三个二进制数,为本位的和,为向高位的进位信号。7、触发器的触发方式:下降沿触发,触发器的特性方程:;把代入特性方程中,得到状态方程为,所以,每出现1个CP的下降沿,波形如下:8、触发器的触发方式:上升沿触发,触发器的特性方程:;每出现1个CP的上升沿按照相应逻辑功能变化。在CP其它时间段处于保持功能。波形如下:9、D触发器的特性方程:,当D=0时,波形如图所示。10、解:如图均为JK触发器,(1)特性方程如下:(2)激励方程如下:(3)求解状态方程如下:

输出方程:状态转换真值表:状态图如下:状态变量说明:(4)由上图可知状态000和100均能经过一个时钟脉冲后进入有效循环,电路能够自启动。上述状态图即为完整状态图。(5)

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论