网络工程师计算机组成与结构、数据通信基础模拟题_第1页
网络工程师计算机组成与结构、数据通信基础模拟题_第2页
网络工程师计算机组成与结构、数据通信基础模拟题_第3页
网络工程师计算机组成与结构、数据通信基础模拟题_第4页
网络工程师计算机组成与结构、数据通信基础模拟题_第5页
已阅读5页,还剩14页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

[模拟]网络工程师计算机组成与结构、数据通信基础选择题地址编号从80000H到BFFFFH且按字节编址的内存容量为 KB,若用TOC\o"1-5"\h\z16KX4bit的存储器芯片构成该内存,共需多少 片。第1题:1282565121024参考答案:B地址编号从80000H到BFFFFH且按字节编址的内存容量是3FFFFH,即为262144B=256KB。若用16X4bit的存储器芯片构成该内存,共需多少256/8=32片。第2题:8TOC\o"1-5"\h\z163264参考答案:C第3题:若计算机存储数据采用的是双符号位(00表示正号、11表示负号),两个符号相同的数相加时,如果运算结果的两个符号位经 运算得1,则可断定这两个数相加的结果产生了溢出。逻辑与逻辑或逻辑同或逻辑异或参考答案:D计算机运算溢出检测机制,采用双符号位,00表示正号,11表示负号。如果进位将会导致符号位不一致,从而检测出溢出。结果的符号位为01时,称为上溢;为10时,称为下溢。如果运算结果的两个符号位经逻辑异或运算得1,则可断定这两个数相加的结果产生了溢出。第4题:以下关于数的定点表示或浮点表示的叙述中,不正确的是 。定点表示法表示的数(称为定点数)常分为定点整数和定点小数两种定点表示法中,小数点需要占用一个存储位浮点表示法用阶码和尾数来表示数,称为浮点数在总位数相同的情况下,浮点表示法可以表示更大的数参考答案:B实际处理的数既有整数部分又有小数部分,根据小数点位置是否固定,分为两种表示格式:定点格式和浮点格式。计算机中的小数点是虚的,所以不占用存储空间。第5题:若某整数的16位补码为FFFFH(H表示十六进制),则该数的十进制值为0-12<sup>16</sup>-1-2<sup>16</sup>-1参考答案:B负数的补码:符号位为1,其余位为该数绝对值的原码按位取反,然后整个数加1。-1的原码为1000000000000001,-1的反码为1111111111111110,因此-1的补码为1111111111111111=FFFF。第6题:若计算机采用8位整数补码表示数据,则 运算将产生溢出。-127+1-127-1127+1127-1参考答案:C第7题:指令寄存器的位数取决于 存储器的容量指令字长数据总线的宽度D.地址总线的宽度参考答案:B指令寄存器(IR,InstruetionRegister)存放当前从主存储器读出的正在执行的—条指令。当执行一条指令时,先把它从内存取到数据寄存器(DR,DataRegister)中,然后再传送至IR。指令划分为操作码和地址码字段,由二进制数字组成。因此,指令寄存器的位数取决于指令字长。第8题:在CPU中, 不仅要保证指令的正确执行,还要能够处理异常事件。运算器控制器寄存器租内部总线参考答案:B运算器主要完成算术运算、逻辑运算和移位操作;控制器用于实现指令的读入、寄存、译码和在执行过程中有序地发出控制信号;寄存器用于暂存寻址和计算过程中的信息。第9题:TOC\o"1-5"\h\z采用CRC进行差错校验,生成多项式为G(X)=X<sup>4</sup>+X+l,信息码字为10111,则计算出的CRC校验码是 。0000010000101100参考答案:D第10题:在CPU中用于跟踪指令地址的寄存器是 地址寄存器(MAR)数据寄存器(MDR)程序计数器(PC)指令寄存器(IR)参考答案:C程序计数器是用于存放下一条指令所在单元的地址的地方。第11题:编写汇编语言程序时,下列寄存器中,程序员可访问的是 。程序计数器(PC)指令寄存器(IR)存储器数据寄存器(MDR)存储器地址寄存器(MAR)参考答案:A为了保证程序能够连续地执行下去,CPU必须具有某些手段来确定一条指令的地址。程序计数器PC的作用就是控制下一指令的位置,包括控制跳转。第12题:若某条无条件转移汇编指令采用直接寻址,则该指令的功能是将指令中的地址码送入 。PC(程序计数器)AR(地址寄存器)AC(累加器)ALU(算逻运算单元)参考答案:a程序计数器是用于存放下一条指令所在单元的地址的地方。单片机及汇编语言中常称作PC(programcounter)。 为了保证程序(在操作系统中理解为进程)能够连续地执行下去,CPU必须具有某些手段来确定下一条指令的地址。而程序计数器正是起到这种作用,所以通常又称为指令计数器。在程序开始执行前,必须将它的起始地址,即程序的一条指令所在的内存单元地址送入PC,因此PC的内容即是从内存提取的第一条指令的地址。当执行指令时,CPU将自动修改PC的内容,即每执行一条指令PC增加一个量,这个量等于指令所含的字节数,以便使其保持的总是将要执行的下一条指令的地址。由于大多数指令都是按顺序来执行的,所以修改的过程通常只是简单的对PC加1。 当程序转移时,转移指令执行的最终结果就是要改变PC的值,此PC值就是转去的地址,以此实现转移。有些机器中也称PC为指令指针IP(InstruetionPointer)。第13题:常用的虚拟存储器由 两级存储器组成。主存-辅存主存-网盘Caehe-主存Caehe-硬盘参考答案:A主存-辅存内存在计算机中的作用很大,电脑中所有运行的程序都需要经过内存来执行,如果执行的程序很大或很多,就会导致内存消耗殆尽。为了解决这个问题,Windows扣运用了虚拟内存技术,即拿出一部分硬盘空间来处理。第14题:在程序执行过程中,Cache与主存的地址映像由 。硬件自动完成程序员调度操作系统管理程序员与操作系统协同完成参考答案:A程序执行过程中,Cache和主存都被分成若干个大小相等的块,每块由若干个字节组成,主存和Cache的数据交换是以块为单位,需要考虑二者地址的逻辑关系。地址映像:把主存地址空间映像到Cache地址空间,即按某种规则把主存的块复制到Cache中。映像可分为全相联映像、直接映像和组相联映像等。Cache的地址变换和数据块的替换算法都采用硬件。第15题:若某计算机字长为32位,内存容量为2GB,按字编址,则可寻址范围为TOC\o"1-5"\h\z1024M1GB512MB2GB参考答案:C计算机字长为32位,内存容量为2GB,按字节编址,它的寻址范围是2G。 按字编址,它的寻址范围是2GX8/32=0.5G=512MB。第16题:位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由 完成。硬件软件用户程序员参考答案:A基本概念题,Cache与内存之间的地址转换由硬件完成。第17题:内存单元按字节编址,地址OOOOAOOOH〜OOOOBFFFH共有 个存储单元。TOC\o"1-5"\h\z8192K1024K13K8K参考答案:DBFFFH-A000H+l=2000H=2<sup>13</sup>=2<sup>3</sup>X2<sup>10</sup>=8K。第18题:相联存储器按 访问地址先入后出的方式内容先入先出的方式参考答案:C相联存储器是一种按内容寻址的存储器。其工作原理就是把数据或数据的某一部分作为关键字,将该关键字与存储器中的每一单元进行比较,找出存储器中所有与关键字相同的数据。第19题:计算机中主存储器主要由存储体、控制线路、地址寄存器、数据寄存器和 组成。地址译码电路地址和数据总线微操作形成部件指令译码器参考答案:A主存储器一般由地址寄存器、数据寄存器、存储体、控制线路和地址译码电路等部分组成。第20题:在程序的执行过程中,Cache与主存的地址映像由 专门的硬件自动完成程序员进行调度操作系统进行管理程序员和操作系统共同协调完成参考答案:A程序执行过程中,Cache和主存都被分成若干个大小相等的块,每块由若干个字节组成,主存和Cache的数据交换是以块为单位,需要考虑二者地址的逻辑关系。地址映像:把主存地址空间映像到Cache地址空间,即按某种规则把主存的块复制到Cache中。 映像可分为全相联映像、直接映像和组相联映像等。Cache的地址变换和数据块的替换算法都采用硬件实现。第21题:若某计算机系统的I/O接口与主存采用统一编址,则输入输出操作是通过 指令来完成的。控制中断输入输出访存参考答案:DCPU对I/O端口的编址方式主要有两种:一是独立编址方式,二是统一编址方式。独立编址方式是指系统使用一个不同于主存地址空间之外的单独的一个地址空间为外围设备及接口中的所有I/O端口分配I/O地址。在这种方式下,CPU指令系统中有专门的用于与设备进行数据传输的输入输出指令,对设备的访问必须使用这些专用指令进行。统一编址方式是指I/O端口与主存单元使用同一个地址空间进行统一编址。在这种方式下,CPU指令系统中无须设置专门的与设备进行数据传输的输入输出指令,I/O端口被当成主存单元同样对待,对主存单元进行访问和操作的指令可以同样用于对I/O端口的访问和操作。第22题:中断向量可提供 。I/O设备的端口地址所传送数据的起始地址中断服务程序的入口地址主程序的断点地址参考答案:C早期的微机系统中将由硬件产生的中断标识码(中断源的识别标志,可用来形成相应的中断服务程序的入口地址或存放中断服务程序的首地址)称为中断向量。中断向量是中断服务程序的入口地址。在某些计算机中,中断向量的位置存放一条跳转到中断服务程序入口地址的跳转指令。第23题:为了便于实现多级中断,使用 来保护断点和现场最有效。ROM中断向量表通用寄存器堆栈参考答案:D堆栈是一种数据项按序排列的数据结构,只能在一端(称为栈顶(top))对数据项进行插入和删除。为了便于实现多级中断,使用堆栈来保护断点和现场最有效。第24题:DMA工作方式下,在 之间建立直接的数据通信。CPU与外设CPU与主存主存与外设外设与外设参考答案:CDMA即直接内存访问模式,简单地说,总线控制权在CPU“手上”,外设无权直接访问内存,需要CPU参与,但DMA控制器从CPU那“偷出”几个时钟来控制总线,让外设可以直接访问内存,这样外设的读写就不需要CPU参与,降低了CPU的占用率。第25题:在输入输出控制方法中,采用 可以使得设备与主存间的数据块传送无需CPU干预。程序控制输入输出中断DMA总线控制参考答案:CDMA(DirectMemoryAccess)技术通过硬件控制将数据块在内存和输入输出设备间直接传送,不需要CPU的任何干涉,只需CPU在过程开始启动与过程结束时的处理,实际操作由DMA硬件直接执行完成,CPU在传送过程中可做别的事情。第26题:在计算机系统中采用总线结构,便于实现系统的积木化构造,同时可以提高数据传输速度提高数据传输量减少信息传输线的数量减少指令系统的复杂性参考答案:C计算机系统中采用总线结构可以减少信息传输线的数量。第27题:若CPU要执行的指令为“MOVR1,#45”(即将数值45传送到寄存器R1中),则该指令中采用的寻址方式为 。直接寻址和立即寻址寄存器寻址和立即寻址相对寻址和直接寻址寄存器间接寻址和直接寻址参考答案:B操作数作为指令的一部分而直接写在指令中为立即寻址,把目标操作数存入寄存器的为寄存器寻址。第28题:指令系统中采用不同寻址方式的目的是 。提高从内存获取数据的速度提高从外存获取数据的速度降低操作码的译码难度扩大寻址空间并提高编程灵活性参考答案:D指令系统中采用不同寻址方式的目的是缩短指令长度,扩大寻址空间,提高编程灵活性。第29题:计算机指令一般包括操作码和地址码两部分,为分析执行一条指令,其操作码应存入指令寄存器(IR),地址码应存入程序计数器(PC)操作码应存入程序计数器(PC),地址码应存入指令寄存器(IR)操作码和地址码都应存入指令寄存器操作码和地址码都应存入程序计数器参考答案:C指令寄存器(IR)用来保存当前正在执行的一条指令。当执行一条指令时,先把它从内存取到数据寄存器(DR)中,然后再传送至IR。指令划分为操作码和地址码字段,由二进制数字组成。为了执行任何给定的指令,必须对操作码进行测试,以便识别所要求的操作。指令译码器就是做这项工作的。指令寄存器中操作码字段的输出就是指令译码器的输入。操作码一经译码后,即可向操作控制器发出具体操作的特定信号。第30题:某计算机系统由下图所示的部件构成,假定每个部件的千小时可靠度为R,则该系统的干小时可靠度为 。R+2R/4R+R<sup>2</sup>/4R(1-(1-R)<sup>2</sup>)R(1-(1-R)<sup>2</sup>)<sup>2</sup>参考答案:D并行的可靠度=1-(1-R)(1-R) 总可靠度=(1-(1-R)(1-R))XRX(1-(1-R)(1-R))第31题:软件产品的可靠度并不取决于 。潜在错误的数量潜在错误的位置软件产品的使用方法软件产品的开发方式参考答案:D软件产品的可靠度取决于潜在错误的数量、潜在错误的位置以及软件产品的使用方法,所以选D。第32题:TOC\o"1-5"\h\z设信道带宽为3000Hz,信噪比为30dB,则信道可达到的最大数据速率约为 b/s。10000200003000040000参考答案:C香农定理描述了一个有噪声信道的极限数据速率和带宽之间的关系,该公式为:C=WXlog<sub>2</sub>(l+S/N),其中,C表示信道的极限数据速率,W表示信道带宽,S表示信道内所传送信号的平均功率,N为信道内的噪声功率,S/N叫做信噪比。 本题中信噪比是30dB,即S/N=1000,因此我们有C=3000Xlog<sub>2</sub>(l+1000)信道可达到的最大数据速率约为C约为300000bps。第33题:TOC\o"1-5"\h\z在相隔400km的两地间通过电缆以4800bit/s的速率传送3000bit长的数据包,从开始发送到接收完数据需要的时间是 。480ms607ms612ms627ms参考答案:D总时间=线路延迟+调制延迟线路延迟=传输距离/传输速度。电信号在电缆上的传输速度大约是200000km/s。因此线路延迟=400/200000=2ms调制延迟二数据帧大小/比特率=3000/4800=625ms 因此,总时间=2+625=627ms。第34题:TOC\o"1-5"\h\z在地面上相隔2000km的两地之间通过卫星信道传送4000bit长的数据包,如果数据速率为64kb/s,则从开始发送到接收完成需要的时间是 。48ms640ms322.5ms332.5ms参考答案:D总的时间=4000bit长的数据包的发送时间+卫星传输延迟时间。 发送4000bit需要4000b/64kb/s=62.5ms。卫星传输延迟较大,大约为270ms。因此总的时间为62.5+270=332.5ms。第35题:光纤分为单模光纤和多模光纤,这两种光纤的区别是 。单模光纤的数据速率比多模光纤低多模光纤比单模光纤传输距离更远单模光纤比多模光纤的价格更便宜多模光纤比单模光纤的纤芯直径粗参考答案:D多模光纤纤芯直径较大,可为50口m和61.5口m两种;单模光纤纤芯直径较小,一般为9〜10口m。可见多模光纤比单模光纤的纤芯直径粗,选项D是正确的。由于单模光纤纤芯直径很小,理论上只能传导一种模式的光,从而避免了模态色散,光在其中无反射地沿直线传播,因此具有较高的数据速率,传输距离较长但成本较高。相对而言,多模光纤的传输速率较低,传输距离较短。曼彻斯特编码的效率是 %,4B/5B编码的效率是 %。第36题:TOC\o"1-5"\h\z405080100参考答案:B曼彻斯特编码中的每个比特位需要两次信号变化,因此编码效率只有50%,mB/nB编码的效率计算公式为:m/n*100%,对于4B/5B编码和8B/10B编码,编码效率均为80%。第37题:TOC\o"1-5"\h\z405080100参考答案:C10BASE-T以太网使用曼彻斯特编码,其编码效率为 %,在快速以太网中使用4B/5B编码,其编码效率为 %。第38题:TOC\o"1-5"\h\z30508090参考答案:B曼彻斯特编码每个比特位需要两次信号变化,因此编码效率只有50%,这意味着比特率只是波特率的一半。这种编码效率在低速的通信系统(如10兆以太网)中尚可以接受,但在高速通信系统中是难以接受的。 mB/nB编码的效率计算公式为:m/n*100%。由于m〈n,所以mB/nB编码的效率并不能达到100%,对于4B/5B编码和8B/10B编码,编码效率均为80%,而64B/66B编码的编码效率则达到96.97%。第39题:30508090参考答案:C第40题:下图中画出了曼彻斯特编码和差分曼彻斯特编码的波形图,实际传送的比特串为 。10101100011100100101001110001101参考答案:C曼彻斯特编码是一种双相码。高电平到低电平的转换边表示0,而用低电平到高电平的转换边表示1,位中间的电平转换边既表示了数据代码,也作为定时信号使用。差分曼彻斯特编码也是一种双相码。这种编码的码元中间的电平转换边只作为定时信号,而不表示数据。数据的表示在于每一位开始处是否有电平转换:有电平转换表示0,无电平转换表示1。所以图中所示的比特串应为01010011。第41题:下面关于Manchester编码的叙述中,错误的是 。A.Manchester编码是一种双相码B.Manchester编码提供了比特同步信息Manchester编码的效率为50%Manchester编码应用在高速以太网中参考答案:DManchester编码是一种双相码,用电平的跳变表示二进制位:从高电平到低电平的转换边表示“0”,用低电平到高电平的转换边表示“1”,相反表示也可。这种编码的电平转换既表示了数据,也可作为定时信号使用。由于每位中间都有一次电平跳变,因此波特率是数据传输速率的2倍,可见编码的效率仅为50%。Manchester编码应用在以太网中,而不是高速以太网中。在异步通信中,每个字符包含1位起始位、7位数据位、1位奇偶位和1位终止位,每秒钟传送200个字符,采用DPSK调制,则码元速率为 ,有效数据速率为 。第42题:200波特500波特1000波特2000波特参考答案:D每个字符的位数为1+7+1+1=10,每秒传送200个字符,故每秒传送的位数为200*10=2000,即码元速率为2000波特。每个字符中的有效数据占7位,因此每秒传送的有效数据为1400bit,则有效数据速率为1400b/s。第43题:200b/s1000b/s1400b/s2000b/s参考答案:C第44题:TOC\o"1-5"\h\z设信道采用2DPSK调制,码元速率为300波特,则最大数据速率为 b/so3006009001200参考答案:A数据传输速率R二Blog<sub>2</sub>N,其中B为码元速率,N为码元的种类。本题采用二相差分相移键控(2DPSK)对信号进行调制。2DPSK不是利用载波相位的绝对数值传送数字信息,而是用前后码元的相对载波相位值传送数字信息。载波的起始相位与前一码元载波的起始相位相同表示“0”,载波的起始相位与前—码元载波的起始相位相差n表示“1”。采用2DPSK调制,码元有两种状态,即N=2,可以计算数据传输速率为300xlog<sub>2</sub>2=300b/so第45题:假设模拟信号的频率范围是3-9MHz,采用频率必须大于 ,才能使得到的样本信号不失真。6MHz12MHz18MHz20MHz参考答案:C根据尼奎斯特定理:如果采样速率大于模拟信号最高频率的2倍,则可以用得到的样本空间恢复原来的模拟信号。可知,要是得到的样本信号不失真,采样频率必须大于9*2=18MHz。第46题:设信道带宽为3400Hz,采用PCM编码,采样周期为125口s,每个样本量化为256个等级,则信道的数据速率为 。10Kb/s16Kb/s56Kb/s64Kb/s参考答案:D256=2<sup>8</sup>,故速率为8b/125口s=64Kb/s。第47题:设信道带宽为4000Hz,采用PCM编码,采样周期为125口s,每个样本量化为128个等级,则信道的数据速率为 。10Kb/s16Kb/s56Kb/s64Kb/s参考答案:C采样周期为125口s,则采样频率为8000Hz,满足尼奎斯特取样定理。量化等级分为128级,则需要7位二进制数来表示,用0000000〜1111111等128个二进制数来代表128个不同的电平幅度。每个量化后的样本值变成相应的二进制代码,可以得到相应的二进制代码序列,每个二进制代码都可用一个7位的脉冲串来表示。信道的数据传输速率为7X8000=56000b/s=56Kb/s。第48题:假设模拟信号的最高频率为10MHz,采样频率必须大于 时,才能使得到的样本信号不失真。6MHz12MHz18MHz20MHz参考答案:D奈奎斯特证明:当采样频率大于等于模拟信号最高频分量频率的两倍时,所得的离散信号可以无失真地还原回被采样的模拟信号。第49题:在异步通信中,每个字符包含1位起始位,7位数据位,1位奇偶位和2位终止位,每秒钟传送100个字符,则有效数据速率为 。100b/s500b/s700b/s1000b/s参考答案:C每个字符的位数为1+7+1+2=11,每秒传送100个字符,故每秒传送的位数为100*11=1100,即码元速率为1100波特。每个字符中的有效数据占7位,因此每秒传送的有效数据为700bit,则有效数据速率为700b/s。第50题:TOC\o"1-5"\h\z下列选项中,不采用虚电路通信的网络是 网。X.25帧中继ATMIP参考答案:DX.25、帧中继和ATM都是采用虚电路通信的网络。第51题:在异步通信中,每个字符包含1位起始位、7位数据位、1位奇偶位和2位终止位,每秒钟传送100个字符,则有效数据速率为 。500b/s700b/s770b/s1100b/s参考答案:B数据传输速率为每秒传送的位数。本题中,每秒传送10HD个字符,每个字符中的有效数据占7位,因此每秒传送的有效数据为700bit,则有效数据速率为700b/s,总的数据速率为1100b/s。E1载波的数据速率是 Mb/s,T1载波的数据速率是 Mb/s。第52题:1.5442.0486.3128.448参考答案:BT1载波的数据速率是1.544Mbps,E1载波的数据速率是2.048Mbps,E2载波数据速率为8.448Mbps,E3载波数据速率为34.368Mbps,E4载波数据速率为139.24Mbps,E5载波数据速率为565.148Mbps。第53题:TOC\o"1-5"\h\z1.5442.0486.3128.448参考答案:AEI信道的数据速率是 ,其中每个话音信道的数据速率是 第54题:1.544Mb/s2.048Mb/s6.312Mb/s44.736Mb/s参考答案:BE1载波在北美和日本以外的国家中使用(欧洲标准)。该载波把一个时分复用帧(其长度T=125us)共划分为32个相等的时隙,每个时隙8位,时隙的编号为CHO〜

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论