中等职业教育电子信息类专业国家规划教材及配套教学课件_第1页
中等职业教育电子信息类专业国家规划教材及配套教学课件_第2页
中等职业教育电子信息类专业国家规划教材及配套教学课件_第3页
中等职业教育电子信息类专业国家规划教材及配套教学课件_第4页
中等职业教育电子信息类专业国家规划教材及配套教学课件_第5页
已阅读5页,还剩43页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

中等职业教育电子信息类专业国家规划教材及配套教学用书

电子线路第8章组合逻辑电路

教学演示文稿

主编陈振源教材介绍

1

组合逻辑电路是由与门、或门、与非门、或非门等几种逻辑电路组合而成的,它的基本特点是:输出状态仅取决于该时刻的输入信号,与输入信号作用前的电路状态无关。本章先介绍组合逻辑电路的基本知识,然后介绍编码器、译码器、数据选择器、数据分配器等常见的组合逻辑电路原理及使用方法。

8.1组合逻辑电路的基本知识8.3译码器

8.2编码器8.4数据选择器及分配器本章小结

8.1组合逻辑电路的基本知识8.3译码器8.28.1.1组合逻辑电路的读图方法组合逻辑电路的读图一般按以的步骤进行:

组合逻辑电路的读图步骤

根据给定的逻辑原理电路图,由输入到输出逐级推导出输出逻辑函数表达式。对所得到的表达式进行化简和变换,得到最简式。依据简化的逻辑函数表达式列出真值表,根据真值表分析、确定电路所完成的逻辑功能。

8.1组合逻辑电路的基本知识8.1.1组合逻辑电路的读图方法8.1组合逻辑电3例题读右图,分析电路的逻辑功能。解:第一步,根据电路逐级写出逻辑表达式。

例题逻辑电路

第二步,对逻辑表达式进行化简。

第三步,由化简逻辑函数表达式列出真值表。第四步,根据真值表分析确定逻辑功能为:“一致判别电路”例题读右图,分析电路的逻辑功能。48.1.2组合逻辑电路的设计组合逻辑电路的设计就是根据给定的功能要求,画出实现该功能的逻辑电路。组合逻辑电路的设计步骤为:

组合逻辑电路的设计步骤

根据实际问题的逻辑关建立真值表;由真值表写出逻辑函数表达式;化简逻辑函数式;根据逻辑函数式画出由门电路组成的逻辑电路图。8.1.2组合逻辑电路的设计5在数字电路中,经常要把输入的各种信号转换成若干位二进制码,这种转换过程称为编码。完成编码功能的组合逻辑电路称为编码器。8.2.1二进制编码器能够将各种输人信息编成二进制代码的电路称为二进制编码器。3位二进制编码器的功能示意如下图。I0、I1、I2、…、I7表示8路输入,分别代表十进制数0、1、2、…、7的8个数字。编码器的输出是3位二进制代码,用Y0、Y1、Y2表示。8.2编码器3位二进制编码器示意图

在数字电路中,经常要把输入的各种信号转换成若干位二进制码,这63位二进制编码器的逻辑函数表达式

Y0=I1+I3+I5+I7Y1=I2+I3+I6+I7Y2=I4+I5+I6+I7普通编码器在任何时刻只能对0、1、2、…、7中的一个输入信号进行编号,不允许同时输入两个1。

编码输出3位二进制编码器逻辑图

3位二进制编码器的逻辑函数表达式:编码输出3位二进制78.2.2二—十进制编码器将十进制数0~9的十个数字编成二进制代码的电路,叫做二一十进制编码器。二—十进制编码器的功能示意如下图,I0、I1、I2、…I9表示10个输入端,分别代表十进制数0、1、2、…、9的10个数字。编码器的输出Y0、Y1、Y2、Y3表示8421BCD编码。

二一十进制编码器示意图

8.2.2二—十进制编码器二一十进制编码器示意图874LS147是一种常用的842lBCD码集成优先编码器,它有的10个输入端,有的4位BCD码输出。输入、输出均为低电平有效,即0表示有信号,1表示无信号,其真值表见下表。4LSl47集成电路引脚功能图

74LS147是一种常用的842lBCD码集成优先编码器,它9译码的功能是把某种代码“翻译”成一个相应的输出信号,例如把编码器产生的二进制码复原为原来的十进制数就是一个典型的应用。8.3.1通用译码器通用译码器常用的有二进制译码器、二一十进制译码器。1.二进制译码器(1)类型

将二进制码按其原意翻译成相应的输出信号的电路,称为二进制译码器。2—4线译码器,即有2条输入线A0、A1,有4种输入信息00、01、10、11,输出的4条线Y0~Y3分别代表0、1、2、3四个数字。

2—4线译码器

3—8线译码器3—8线译码器则有3条输入线A0、A1、A2,8条输出线Y0~Y7。

8.3译码器译码的功能是把某种代码“翻译”成一个相应的输出信号,例如把编10(2)典型译码器74LS138的逻辑图及外引脚排列如右图所示,它有3条输入线A0、A1、A2,8条输出线Y0~Y7,输出低电平时表示有信号,高电平表示无信号。

74LS138集成译码器引脚功能图

(2)典型译码器74LS138的逻辑图及外引脚排列如112.二—十进制译码器将BCD码翻译成对应的10个十进制输出信号的电路称为二一十进制译码器。74LS42译码器的集成电路引脚排列如右图所示。

74LS42译码器引脚功能

2.二—十进制译码器74LS42译码器引脚功能128.3.2显示译码器显示译码器的功能是将输入的BCD码译成能用于显示器件的十进制数的信号,并驱动显示器显示数字。显示译码器通常由显示译码集成电路和显示器两部分组成。

显示译码器的组成1.数码显示器

半导体数码管实物照片如图所示,它是将7个发光二极管(LED)排列成“日”字形状制成的。

(a)实物照片(b)发光线段分段图(c)发光线段组成的数字图形七段数码显示器8.3.2显示译码器13半导体数码管的7个发光二极管内部接法可分为共阴极和共阳极两种。

(a)共阴极(b)共阳极数码管内部的发光二极管电路

CT5449外引脚排图2.显示译码集成电路显示译码集成电路CT5449的外引脚排列如图所示,A0、A1、A2、A3为BCD码的4个输入端,Ya、Yb、Yc、Yd、Ye、Yf、Yg为七段码的7个输出端,与数码管对应的a、b、c、d、e、f、g引脚连接,为消隐控制端。半导体数码管的7个发光二极管内部接法可分为共阴极和共阳极两种14应用提示

对于共阴极数码管,与其配套的显示译码集成电路的输出端Ya~Yg必须是低电平有效的,对于共阳极数码管,与其配套的显示译码集成电路的输出端Ya~Yg应为高电平有效的。装接显示译码器时,若出现数码管没有任何显示的故障,应先检查数码管的公共端有没有漏接线,消隐控制端的电平设置是否正确;其次应检查数码管与显示译码集成电路是否配套。数码管的显示若出现缺段的故障,应先查显示译码集成电路与数码管的连接是否良好;其次可通过替换数码管以确定器件是否良好;若数码管没问题,则是译码集成电路有问题,应更换之。若出现数码管显示偏暗的问题。首先用万用表测工作电压是否偏低,不正常时应排除电源电路的故障;其次可通过适当调小数码管的限流电阻值来提高显示亮度。

应用提示15应用实例

用显示译码器CT5449构成的闪烁数码显示器如下图所示。

闪烁数码显示器

图中CC4011构成多谐振荡器,当E端为高电平时,振荡器输出1Hz左右的矩形脉冲耦合到CT5449的消隐控制端。当矩形脉冲高电平时,=1,显示器正常显示;当矩形脉冲的低电平时,=0,显示器不能正常工作,即显示器七段全灭,不显示。因此,显示器是以每秒一次的频率闪烁显示。应用实例用显示译码器CT5449构成的闪烁数码显示器如下16数据选择器和数据分配器构成的数据总线传输系统如图所示。

数据传输示意

8.4.1数据选择器8选1数据选择器74HC151的作用相当于单刀八掷开关。74HC151引脚排列图74HC151逻辑功能示意8.4数据选择器及分配器数据选择器和数据分配器构成的数据总线传输系统如图所示。8.17中等职业教育电子信息类专业国家规划教材及配套教学课件188.4.2数据分配器数据分配器的功能和数据选择器相反,它能根据地址信号将输入数据按需要分配到多路装置中的某一对应的输入端去。1.双4路数据分配器双4路数据分配器集成电路74HC139的功能类似两个单刀多掷开关。74HCl39集成电路引脚74HCl39等效功能8.4.2数据分配器192.8路数据分配器二进制译码器74LS138可用作8路数据分配器。使用时将74LS138的A0、A1、A2作为数据分配器的地址输入端,将、脚并接后作为数据分配器的使能端,另一使能端SA作为数据输入端。74LS138用作8路数据分配器2.8路数据分配器74LS138用作8路数据分配器20

图(a)为数据选择器74LS251与数据分配器74LS138通过总线相联,构成的典型的数据总线传输系统,功能如图(b)所示。

(a)逻辑电路(b)功能示意图

数据总线传输系统应用实例

图(a)为数据选择器74LS251与数据分配器21本章小结

1.组合逻辑电路的读图是根据已知的逻辑电路,找出输出与输人信号间的逻辑关系,确定电路的逻辑功能。2.组合逻辑电路的设计是电路分析的逆过程,其任务是根据需要设计一个符合逻辑功能的最佳逻辑电路。3.组合逻辑电路现多采用集成电路来实现,组合逻辑电路种类很多,应用也很广泛,常见的有编码器、译码器、数据选择器、数据分配器等,本章讨论了以上常用集成组合逻辑电路的功能、工作原理及应用方法。4.编码器是将输入的电平信号编制成二进制代码,而通用译码器的功能正好相反,它是将输入的二进制数码译成相应的输出信号。显示译码器的功能是将输入的BCD码译成能用于显示器件的十进制数的信号,并驱动显示器显示数字。5.数据选择器为多输入端、单输出端的组合逻辑电路,它在地址输入码的控制下,从多路输入通道中选择其中的一路信号输出。而数据分配器则为单输入端、多输出端的组合逻辑电路,在地址输入码的控制下,将输入数据分配到相应的输出端去。本章小结

1.组合逻辑电路的读图是根据已知的逻辑电路22谢谢!

Thanks!《电子线路》编写组制作

Chen-zhenyuan@本资料仅供课堂教学使用图文未经允许不得复制出版谢谢!

23教材简介书名:电子线路(双色)(附学习卡)作者:陈振源出版单位:高等教育出版社出版日期:2006-06-01书号:7-04-018716-7适用层次:中职定价:29.20

本书参照教育部颁布的中等职业学校电子线路教学大纲,根据近几年中职生源的变化情况,贯彻落实“以服务为宗旨,以就业为导向,以能力为本位”的职业教育办学指导思想,结合相关行业的职业技能鉴定规范,力图贴近生产实际,贴近岗位需求。本书的主要内容包括半导体器件、放大电路基础、常用放大器、直流稳压电源、正弦波振荡器、高频信号处理电路、数字电路基础、组合逻辑电路、集成触发器、时序逻辑电路、脉冲波形的产生与变换等。教材中的“应用实例”和“应用提示”具有工程背景,在实践性、实用性和针对性方面凸显了本书的职教特色。本书采用双色印刷,图文并茂,表述简约清楚,重点突出,元器件外形多采用实物图片,部分典型电路图有对应的实物连接图,适宜中等职业教育电子信息类专业学生使用。本书附学习卡,登录高等教育出版社“”4A网络教学平台,可获得网上教学资源。本书可作为中等职业学校电子信息类专业电子线路课程教材,也可作为岗位培训教材。

24

中等职业教育电子信息类专业国家规划教材及配套教学用书

电子线路第8章组合逻辑电路

教学演示文稿

主编陈振源教材介绍

25

组合逻辑电路是由与门、或门、与非门、或非门等几种逻辑电路组合而成的,它的基本特点是:输出状态仅取决于该时刻的输入信号,与输入信号作用前的电路状态无关。本章先介绍组合逻辑电路的基本知识,然后介绍编码器、译码器、数据选择器、数据分配器等常见的组合逻辑电路原理及使用方法。

8.1组合逻辑电路的基本知识8.3译码器

8.2编码器8.4数据选择器及分配器本章小结

8.1组合逻辑电路的基本知识8.3译码器8.268.1.1组合逻辑电路的读图方法组合逻辑电路的读图一般按以的步骤进行:

组合逻辑电路的读图步骤

根据给定的逻辑原理电路图,由输入到输出逐级推导出输出逻辑函数表达式。对所得到的表达式进行化简和变换,得到最简式。依据简化的逻辑函数表达式列出真值表,根据真值表分析、确定电路所完成的逻辑功能。

8.1组合逻辑电路的基本知识8.1.1组合逻辑电路的读图方法8.1组合逻辑电27例题读右图,分析电路的逻辑功能。解:第一步,根据电路逐级写出逻辑表达式。

例题逻辑电路

第二步,对逻辑表达式进行化简。

第三步,由化简逻辑函数表达式列出真值表。第四步,根据真值表分析确定逻辑功能为:“一致判别电路”例题读右图,分析电路的逻辑功能。288.1.2组合逻辑电路的设计组合逻辑电路的设计就是根据给定的功能要求,画出实现该功能的逻辑电路。组合逻辑电路的设计步骤为:

组合逻辑电路的设计步骤

根据实际问题的逻辑关建立真值表;由真值表写出逻辑函数表达式;化简逻辑函数式;根据逻辑函数式画出由门电路组成的逻辑电路图。8.1.2组合逻辑电路的设计29在数字电路中,经常要把输入的各种信号转换成若干位二进制码,这种转换过程称为编码。完成编码功能的组合逻辑电路称为编码器。8.2.1二进制编码器能够将各种输人信息编成二进制代码的电路称为二进制编码器。3位二进制编码器的功能示意如下图。I0、I1、I2、…、I7表示8路输入,分别代表十进制数0、1、2、…、7的8个数字。编码器的输出是3位二进制代码,用Y0、Y1、Y2表示。8.2编码器3位二进制编码器示意图

在数字电路中,经常要把输入的各种信号转换成若干位二进制码,这303位二进制编码器的逻辑函数表达式

Y0=I1+I3+I5+I7Y1=I2+I3+I6+I7Y2=I4+I5+I6+I7普通编码器在任何时刻只能对0、1、2、…、7中的一个输入信号进行编号,不允许同时输入两个1。

编码输出3位二进制编码器逻辑图

3位二进制编码器的逻辑函数表达式:编码输出3位二进制318.2.2二—十进制编码器将十进制数0~9的十个数字编成二进制代码的电路,叫做二一十进制编码器。二—十进制编码器的功能示意如下图,I0、I1、I2、…I9表示10个输入端,分别代表十进制数0、1、2、…、9的10个数字。编码器的输出Y0、Y1、Y2、Y3表示8421BCD编码。

二一十进制编码器示意图

8.2.2二—十进制编码器二一十进制编码器示意图3274LS147是一种常用的842lBCD码集成优先编码器,它有的10个输入端,有的4位BCD码输出。输入、输出均为低电平有效,即0表示有信号,1表示无信号,其真值表见下表。4LSl47集成电路引脚功能图

74LS147是一种常用的842lBCD码集成优先编码器,它33译码的功能是把某种代码“翻译”成一个相应的输出信号,例如把编码器产生的二进制码复原为原来的十进制数就是一个典型的应用。8.3.1通用译码器通用译码器常用的有二进制译码器、二一十进制译码器。1.二进制译码器(1)类型

将二进制码按其原意翻译成相应的输出信号的电路,称为二进制译码器。2—4线译码器,即有2条输入线A0、A1,有4种输入信息00、01、10、11,输出的4条线Y0~Y3分别代表0、1、2、3四个数字。

2—4线译码器

3—8线译码器3—8线译码器则有3条输入线A0、A1、A2,8条输出线Y0~Y7。

8.3译码器译码的功能是把某种代码“翻译”成一个相应的输出信号,例如把编34(2)典型译码器74LS138的逻辑图及外引脚排列如右图所示,它有3条输入线A0、A1、A2,8条输出线Y0~Y7,输出低电平时表示有信号,高电平表示无信号。

74LS138集成译码器引脚功能图

(2)典型译码器74LS138的逻辑图及外引脚排列如352.二—十进制译码器将BCD码翻译成对应的10个十进制输出信号的电路称为二一十进制译码器。74LS42译码器的集成电路引脚排列如右图所示。

74LS42译码器引脚功能

2.二—十进制译码器74LS42译码器引脚功能368.3.2显示译码器显示译码器的功能是将输入的BCD码译成能用于显示器件的十进制数的信号,并驱动显示器显示数字。显示译码器通常由显示译码集成电路和显示器两部分组成。

显示译码器的组成1.数码显示器

半导体数码管实物照片如图所示,它是将7个发光二极管(LED)排列成“日”字形状制成的。

(a)实物照片(b)发光线段分段图(c)发光线段组成的数字图形七段数码显示器8.3.2显示译码器37半导体数码管的7个发光二极管内部接法可分为共阴极和共阳极两种。

(a)共阴极(b)共阳极数码管内部的发光二极管电路

CT5449外引脚排图2.显示译码集成电路显示译码集成电路CT5449的外引脚排列如图所示,A0、A1、A2、A3为BCD码的4个输入端,Ya、Yb、Yc、Yd、Ye、Yf、Yg为七段码的7个输出端,与数码管对应的a、b、c、d、e、f、g引脚连接,为消隐控制端。半导体数码管的7个发光二极管内部接法可分为共阴极和共阳极两种38应用提示

对于共阴极数码管,与其配套的显示译码集成电路的输出端Ya~Yg必须是低电平有效的,对于共阳极数码管,与其配套的显示译码集成电路的输出端Ya~Yg应为高电平有效的。装接显示译码器时,若出现数码管没有任何显示的故障,应先检查数码管的公共端有没有漏接线,消隐控制端的电平设置是否正确;其次应检查数码管与显示译码集成电路是否配套。数码管的显示若出现缺段的故障,应先查显示译码集成电路与数码管的连接是否良好;其次可通过替换数码管以确定器件是否良好;若数码管没问题,则是译码集成电路有问题,应更换之。若出现数码管显示偏暗的问题。首先用万用表测工作电压是否偏低,不正常时应排除电源电路的故障;其次可通过适当调小数码管的限流电阻值来提高显示亮度。

应用提示39应用实例

用显示译码器CT5449构成的闪烁数码显示器如下图所示。

闪烁数码显示器

图中CC4011构成多谐振荡器,当E端为高电平时,振荡器输出1Hz左右的矩形脉冲耦合到CT5449的消隐控制端。当矩形脉冲高电平时,=1,显示器正常显示;当矩形脉冲的低电平时,=0,显示器不能正常工作,即显示器七段全灭,不显示。因此,显示器是以每秒一次的频率闪烁显示。应用实例用显示译码器CT5449构成的闪烁数码显示器如下40数据选择器和数据分配器构成的数据总线传输系统如图所示。

数据传输示意

8.4.1数据选择器8选1数据选择器74HC151的作用相当于单刀八掷开关。74HC151引脚排列图74HC151逻辑功能示意8.4数据选择器及分配器数据选择器和数据分配器构成的数据总线传输系统如图所示。8.41中等职业教育电子信息类专业国家规划教材及配套教学课件428.4.2数据分配器数据分配器的功能和数据选择器相反,它能根据地址信号将输入数据按需要分配到多路装置中的某一对应的输入端去。1.双4路数据分配器双4路数据分配器集成电路74HC139的功能类似两个单刀多掷开关。74HCl39集成电路引脚74HCl39等效功能8.4.2数据分配器432.8路数据分配器二进制译码器74LS138可用作8路数据分配器。使用时将74LS138的A0、A1、A2作为数据分配器的地址输入端,将、脚并接后作为数据分配器的使能端,另一使能端SA作为数据输入端。74LS138用作8路数据分配器2.8路数据分配器74LS138用作8路数据分配器44

图(a)为数据选择器74LS251与数据分配器74LS138通过总线相联,构成的典型的数据总线传输系统,功能如图(b)所示。

(a)逻辑电路

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论