《数字逻辑电路(A)》复习题第六章时序电路_第1页
《数字逻辑电路(A)》复习题第六章时序电路_第2页
《数字逻辑电路(A)》复习题第六章时序电路_第3页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

时序逻辑电路一、选择题同步计数器和异步计数器比较,同步计数器的显著优点是 。A.工作速度高B.触发器利用率高 C.电路简单 D.不受时钟CP控制。3.下列逻辑电路中为时序逻辑电路的是 。A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器N个触发器可以构成最大计数长度(进制数)为 的计数器。N B.2N C.N2 D.2NN个触发器可以构成能寄存 位二进制数码的寄存器。N-1 B.N C.N+1 D.26..同步时序电路和异步时序电路比较,其差异在于后者 。A.没有触发器 B.没有统一的时钟脉冲控制C.没有稳定状态 D.输出只与内部状态有关.一位8421BCD码计数器至少需要 个触发器。A.3 B.4 C.5 D.109.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用 个触发器。A.2 B.3 C.4 D.810.8位移位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。A.1 B.2 C.4 D.8二、判断题(正确打√,错误的打×)同步时序电路由组合电路和存储器两部分组成(√)组合电路不含有记忆功能的器件(√)时序电路不含有记忆功能的器件(×)同步时序电路具有统一的时钟CP(√)异步时序电路的各级触发器类型不同(×)环形计数器在每个时钟脉冲CP(×)环形计数器如果不作自启动修改,则总有孤立状态存在(√)计数器的模是指构成计数器的触发器的个数(×)Qn1DQnD(×)13(×)14NSN0(√)三、填空题寄存器按照功能不同可分为两类: 寄存器和 寄存器。.数字电路按照是否有记忆功能通常可分为两类: 、 。.由四位环形移位寄存器构成的顺序脉冲发生器可产生 个顺序脉冲。.时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路时序电路。.用电位触发的D触发器(同步式触发器)构成的寄存器称为 。nn四、时序电路的分析1、分析以下电路,说明电路功能。2、分析下图所示时序电路,作出状态表和状态图,指出其逻辑功能。第七章答案一、选择题ADCDBABB10.D11.D12.A13.B14.AB15.A16.C二、判断题1.√2.√3.√4.√5.×6.×7.√8.×9.×10.×11.√12.×13.×14.√三、填空题1数码2.组合逻辑电路 时序逻辑电路3.4同步异步锁存器N, n n n 无2n,无四、1.(、J Q1 0

, J Q0

, K K 10 1(2、Q1n1

QQ 、1nQ0n1

QQ0n(3、Q1nQ0nQ1n+1Q

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论