数字电路与逻辑设计模拟试题_第1页
数字电路与逻辑设计模拟试题_第2页
数字电路与逻辑设计模拟试题_第3页
数字电路与逻辑设计模拟试题_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一.判断1.8421BCD码共有16种状态。( )2.集电极开路门和三态门的输出都能并接、都能实现线与逻辑。( )3.A/D变换的原理有逐次迫近型和倒T型等多种形式。( )4.用ROM储存器可实现组合逻辑函数。( )5.“0”的补码只有一种形式。( )二.选择题1.F=A+B的反函数表达式是:( )(a)A+B(b)AB(c)AB2.除去竞争冒险的方法有:( )。(a)接入滤波电容(b)引当选通脉冲(c)修改逻辑设计

3.为防止一次性变化现象,应该采纳( )的触发器。(a)主从触发(b)边缘触发(c)电平触发4.按输出状态论,施密特触发器属于( )触发器。(a)双稳态(b)单稳态(c)无稳态石英晶体组成的多谐振荡器的振荡频次由( )决定。(a)石英晶体固有频次(b)耦合电容(c)两者共同6.权衡A/D、D/A变换器的重要指标是( )。(a)变换速度(b)变换精度(c)变换速度和变换精度7.表示随意两位十进制数,需要()位二进制数。(a)6(b)7(c)8(d)98.为组成4096×8的RAM,需要几片1024×2的RAM,需要有几根译码地点线。()(a)4片,10根(b)16片,12根(c)16片,10根(d)4片,12根假如要将一个最大幅值为的模拟信号变换为数字信号,要求分辨出5mV的输入信号的变化,应选()位的A/D变换器。(a)8(b)9(c)10(d)11三.逻辑函数化简。1.代数法化简F=ACDBCBDABACBC2.用卡诺图化简函数:F2(A,B,C,D)=Σm(0,2,3,4,5)+Σd(8,10,11,12,13,14,15)说明:Σd为没关项。

四.已知TTL逻辑门VOH=,VOL=,门限电压VT=,试求图示电路中各电压表的读数&&1V1V2V3&V1=V2=V3=五、设计一个图a所示多功能逻辑电路,实现功能如图b所示,此中C1、C2为控制端,A、B为数据输入端,F为输出端。要求用8选1数据选择器74LS151和少许与非门实现。74LS151的符号和功能表如图c、d所示。C1多功能C1C2FC2逻辑F00AAB电路01AB图a

V4V5图bFA2A174LS151ENDDDDDDDD01234567图cENA2A1A0F1×××00000D00001D10010D20011D30100D七、由移位存放器74194和4选1数据选择器组成的电路如图所示。试:1.列出该电路的状态变换表。2.写出Z的输出序

列码。1D0MUX0D1YZDA1A01Q0Q1Q2Q3DS11SL741940CPCPCrD0D1D2D3八.试剖析图六(a)、图六(b)所示由74161计数器组成的电路是几分频电路。并列出计数状态表。74161功能表CPCrLDEEPQT×01××0↑10××置数图六(a)图六(b)

CP1CP2Q1Q210、用555准时器设计可重复触发单稳态触发器并画出电路图九、由边缘D触发器组成的时序电路和CP1、CP2的波形如

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论