数字逻辑电路习题集_第1页
数字逻辑电路习题集_第2页
数字逻辑电路习题集_第3页
数字逻辑电路习题集_第4页
数字逻辑电路习题集_第5页
已阅读5页,还剩15页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第一章数字逻辑电路基础一、填空题1、模拟信号的特色是在和上都是变化的。(幅度、时间、连续)2、数字信号的特色是在和上都是变化的。(幅度、时间、不连续)3、数字电路主要研究与信号之间的对应关系。(输出、输入、逻辑)4、用二进制数表示文字、符号等信息的过程称为_____________。(编码)5、(11011)2()10,(1110110)2()8,(21)10()2。(27、166、10101)6、(101010)2()10,(74)8()2,(D7)16()2。(42、111100、)7、最基本的三种逻辑运算是、、。(与、或、非)8、逻辑等式三个规则分别是、、。(代入、对偶、反演)9、逻辑函数化简的方法主要有化简法和化简法。(公式、卡诺图)10、逻辑函数常用的表示方法有、和。(真值表、表达式、卡诺图、逻辑图、波形图五种方法任选三种即可)11、任何一个逻辑函数的是独一的,可是它的可有不一样的形式,逻辑函数的各样表示方法在实质上是的,能够交换。(真值表、表达式、一致或同样)12、写出下边逻辑图所表示的逻辑函数Y=。(Y(AB)C)13、写出下边逻辑图所表示的逻辑函数Y=。(Y(AB)(AC))14、半导体二极管拥有性,可作为开关元件。(单导游电)15、半导体二极管时,相当于短路;时,相当于开路。(导通、截止)16、半导体三极管作为开关元件时工作在状态和状态。(饱和、截止)二、判断题1、十进制数

74变换为

8421BCD码应该是

(01110100)

8421BCD

。(√)2、二进制只好够用来表示数字,不可以够用来表示文字和符号等。3、十进制变换为二进制的时候,整数部分和小数部分都要采纳除

(╳)2取余法。(╳)4、若两个函数相等,则它们的真值表必定同样;反之,若两个函数的真值表完整同样,则这两个函数未必相等。(╳)5、证明两个函数能否相等,只需比较它们的真值表能否同样即可。(√)6、在逻辑函数表达式中,假如一个乘积项包含的输入变量最少,那么该乘积项叫做最小项。(╳)7、当决定一件事情的所有条件所有具备时,这件事情才发生,这样的逻辑关系称为非。(╳)8、在所有输入是“0”的状况下,函数YAB运算的结果是逻辑“0”。(╳)9、逻辑变量取值的0和1表示事物相互独立而又联系的两个方面。(√)10、在变量A、B取值相异时,其逻辑函数值为1,同样时为0,称为异或运算。(√)11、逻辑函数的卡诺图中,相邻最小项能够归并。(√)12、对随意一个最小项,只有一组变量取值使得它的值为1.(√)13、随意的两个最小项之积恒为0。(√)14、半导体二极管由于其有导通、截止两种工作状态,所以能够作为开关元件使用;半导体三极管由于其有饱和、截止、放大三种工作状态,所以其不可以够作为开关元件使用。(╳)15、半导体二极管、三极管、MOS管在数字电路中均能够作为开关元件来使用。(√)三、选择题1、以下哪些信号属于数字信号(B)。A、正弦波信号B、时钟脉冲信号C、音频信号D、视频图像信号2、数字电路中的三极管工作在(C)。A、饱和区B、截止区C、饱和区或截止区D、放大区3、十进制整数变换为二进制数一般采纳(A)A、除2取余法B、除2取整法C、除10取余法D、除10取整法4、将十进制小数变换为二进制数一般采纳(B)A、乘

2取余法

B、乘

2取整法

C、乘

10取余法

D、乘

10取整法5、在(A)的状况下,函数

Y

AB运算的结果是逻辑“

0”A、所有输入是“

0”

B、任一输入是“

0”

C、任一输入是“

1”

D、所有输入是“

1”6、在(B)的状况下,函数

Y

AB运算的结果是逻辑“

1”A、所有输入是“

0”

B、任一输入是“

0”

C、任一输入是“

1”

D、所有输入是“

1”7、在(D)的状况下,函数

Y

AB运算的结果是逻辑“

1”A、所有输入是“

0”

B、任一输入是“

0”

C、任一输入是“

1”

D、所有输入是“

1”8、逻辑表达式

A

BC

(C)A、

AB

B、

A

C

C、

(A

B)(A

C)

D、

B

C9、逻辑表达式

ABC=(B)A、

A

B

C

B、A

BC

C、

A

B

C

D、

A?B?C10、以下逻辑式中,正确的选项是(A)A、AAAB、AA0C、AA1D、A?A111、以下逻辑式中,正确的选项是(A)A、A?A0B、A?A1C、A?A0D、AA012、逻辑函数式ABABAB,化简后结果是(C)A、ABB、ABABC、ABD、ABAB13、所有的最小项之和恒为(B)A、0B、1C、0或1D、非0非114、关于四变量逻辑函数,最小项有(D)个A、0B、1C、4D、1615、正逻辑是指(C)A、高电平用“1”表示B、低电平用“0”表示C、高电平用“1”表示,低电平用“0”表示D、高电平用“0”表示,低电平用“1”表示四、简答题1、数制变换(要求写出必需的计算过程)(10011011)2( )8( )16答:233、9B2、数制变换(要求写出必需的计算过程)(AE)16( )2( )8答:、2563、数制变换(要求写出必需的计算过程)(1)(125)10( )2(2)(13.375)10( )2答:(1)1111101(2)4、应用逻辑代数运算法例证明以下各式:(1)ABABABAB(2)A(AB)B(BC)BB证明:(1)等式右侧AB?AB(AB)(AB)ABAB,得证。(2)等式左侧ABBBCB,得证。5、应用逻辑代数运算法例证明以下各式:(1)ABABA(2)ABABACAC1证明:(1)左ABABABABA右,得证。2)左A(BB)A(CC)AA1右,得证。6、化简逻辑表达式:(1)YAB(BCA)(2)Y(ABC)(BBC)(BCC)解:(1)YAB(BCA)ABCABAB(2)Y(ABC)(BBC)(BCC)(ABC)(1C)(B1)ABC7、把下边各逻辑函数写成最小项表达式。(1)YABBCAC(2)YABCB解:(1)Y=m1+m2+m3+m5+m7(2)Y=m2+m4+m5+m6五、剖析计算题1、分别采纳公式法及卡诺图法化简以下逻辑表达式,并列出真值表。YABCABCABCABCABC解:(1)公式法YABC

ABC

ABC

ABC

ABC

ABC

ABC

ABC

ABC

ABC

ABC

ABCAB

AC

BC

ABC

A(B

C)

BC

ABC

ABC

BC

ABC

ABC(2)卡诺图法(略)(3)真值表第二章逻辑门电路一、填空题1、在逻辑门电路中,最基本的逻辑门是、和。(与门、或门、非门)2、与门电路和或门电路拥有个输入端和个输出端。(多、一)3、非门电路是端输入、端输出的电路。(单、单)4、TTL门电路拥有、和等长处。(负载能力强、抗干扰能力强、变换速度高)5、OC门是一种特别的TTL与非门,它的特色是输出端能够并联输出,即。(线与)6、三态门除了高电平、低电平两个状态外,还有第三个状态,这第三个状态常称为。(高阻态)二、判断题1、与门、或门和非门都拥有多个输入端和一个输出端。(╳)2、在与门电路后边加上非门,就构成了与非门电路。(√)3、TTL门电路拥有负载能力强、抗扰乱能力强和变换速度高等特色。(√)4、门电路的应用日趋宽泛,利用它的组合产生新逻辑功能,构成触发器、振荡器,并实现各样控制功能。(√)5、CMOS门电路的输入端在使用中不一样意悬空。(√)三、选择题1、输出端可并联使用的TTL门电路是(B)A、三态门B、OC门C、与非门D、或非门2、下边哪项不是三态门的主要用途(C)A、构成数据总线B、用作多路开关C、输出端并联输出D、用于双向传输四、简答题1、画出逻辑函数LABAB的逻辑图。2、写出以下图逻辑图的函数表达式。解:LABBCAC(第一题)(第二题)第三章组合逻辑电路一、填空题1、依据逻辑功能的不一样特色,逻辑电路可分为两大类:和。(组合逻辑电路、时序逻辑电路)2、组合逻辑电路主假如由、3、只考虑,而不考虑4、不单考虑,并且考虑

和三种基本逻辑门电路构成的。(与门、或门、非门)的运算电路,称为半加器。(加数和被加数,低位进位)的运算电路,称为全加器。(加数和被加数,低位进位)5、是编码的逆过程。(译码)6、数据选择器是在的作用下,从中选择作为输出的组合逻辑电路。(选择信号、多个数据、某一数据或一个数据)7、从奇偶校验角度来说,数码8、只读储存器用于寄存

1011011是码,1001011是码。(奇性、偶性),它只好按给定地点,而不可以。简称为

ROM。(信号、读取、写入)9、PLD的基本构造是由

,再加上

电路构成的。(与门阵列、或门阵列、输入输出)10、PLD的每个输出是其输入的。(标准与或表达式)二、判断题1、在任何时刻,电路的输出状态只取决于该时刻的输入,而与该时刻以前的电路状态没关的逻辑电路,称为组合逻辑电路。(√)2、组合逻辑电路的逻辑功能可用逻辑图、真值表、逻辑表达式、卡诺图和波形图五种方法来描绘,它们在实质上是相通的,能够相互变换。(√)3、AA型竞争冒险也称为1型竞争冒险。(╳)4、A?A型竞争冒险也称为0型竞争冒险。(╳)5、3位二进制译码器应有3个输入端和8个输出端。(√)6、显示译码器只有一种,是发光二极管显示器(LED)。(√)7、LCD是液晶显示器,是显示译码器的一种。(√)8、3线—8线译码电路是三—八进制译码器。(╳)9、十六路数据选择器的地点输入端有四个。(√)10、能将一个数据,依据需要传递到多个输出端的任何一个输出端的电路,称为数据选择器。(╳)11、只读储存器是由地点编码器和储存体两部分构成的。(╳)12、ROM的逻辑构造能够当作一个与门阵列和一个或门阵列的组合。(√)13、储存器所储存的二进制信息的总位数称为储存器的储存容量。(√)14、用PLD能够实现任何组合逻辑函数,PLD配合触发器可实现任何时序逻辑电路。(√)15、用PLA实现逻辑函数时,第一将逻辑函数化简为最简与或式。(√)三、选择题1、组合逻辑电路的输出取决于(A)A、输入信号的现态B、输出信号的现态C、输出信号的次态D、输入信号的现态和输出信号的现态2、组合逻辑电路是由(A)构成。A、门电路B、触发器C、门电路和触发器D、计数器3、组合逻辑电路(B)A、拥有记忆功能B、没有记忆功能C、有时有记忆功能,有时没有D、以上都不对4、半加器的逻辑功能是(A)A、两个同位的二进制数相加B、两个二进制数相加C、两个同位的二进制数及来自低位的进位三者相加D、两个二进制数的和的一半5、全加器的逻辑功能是(C)A、两个同位的二进制数相加B、两个二进制数相加C、两个同位的二进制数及来自低位的进位三者相加D、不带进位的两个二进制数相加6、关于两个4位二进制数A(A3A2A1A0)、B(B3B2B1B0),下边说法正确的选项是(A)A、假如

A3>B3,则

A>B

B、假如

A3<B3,则

A>BC、假如

A0>B0,则

A>B

D、假如

A0<B0,则

A>B7、关于

8421BCD码优先编码器,下边说法正确的选项是(

A)A、有

10根输入线,

4根输出线

B、有

16根输入线,

4根输出线C、有

4根输入线,

16根输出线

D、有

4根输入线,

10根输出线8、关于

8线—3线优先编码器,下边说法正确的选项是(

B)A、有

3根输入线,

8根输出线

B、有

8根输入线,

3根输出线C、有

8根输入线,

8根输出线

D、有

3根输入线,

3根输出线9、3线-8

线译码电路是(

A)译码器A、三位二进制

B、三进制

C、三-八进制

D、八进制10、实现多输入、单输出逻辑函数,应选(C)A、编码器B、译码器C、数据选择器D、数据分派器11、实现单输入、多输出逻辑函数,应选(D)A、编码器B、译码器C、数据选择器D、数据分派器12、1路—4路数据分派器有(A)A、一个数据输入端,两个选择控制端,四个数据输出端B、四个数据输入端,两个选择控制端,一个数据输出端C、一个数据输入端,一个选择控制端,四个数据输出端D、四个数据输入端,一个选择控制端,一个数据输出端13、只好读出不可以写入,但信息可永远保留的储存器是(A)A、ROMB、RAMC、RPROMD、PROM14、一个拥有n根地点输入线和k条输出线的ROM储存容量是(C)A、nkB、n2kC、2nkD、n2k15、PLA是指(A)A、可编程逻辑阵列B、现场可编程门阵列C、随机读写储存器D、通用阵列逻辑四、剖析计算题1、组合电路以下图,剖析该电路的逻辑功能。解:(1)写表达式:PABC,LAPBPCPAABCBABCCABC(2)化简与变换:LABC(ABC)ABCABCABCABC(3)由表达式列出真值表:(4)剖析逻辑功能:当A、B、C三个变量不一致时,电路输出为“1”,所以这个电路称为“不一致电路”。2、剖析以下图的组合逻辑电路的功能。解:(1)写表达式:YAB?BC?CA(2)化简与变换:YAB?BC?CAABBCCAABBCCA(3)由表达式列出真值表:(4)剖析逻辑功能:当A、B、C三个变量一致时,电路输出为“0”,不然输出为“1”,所以这个电路称为“一致电路”。3、设计一个楼上、楼下开关的控制逻辑电路来控制楼梯上的路灯,要求:使之在上楼前,用楼下开关翻开电灯,上楼后,用楼上开关关灭电灯;或许在下楼前,用楼上开关翻开电灯,下楼后,用楼下开关关灭电灯。解:设楼上开关为A,楼下开关为B,灯泡为Y。并设A、B闭合时为1,断开时为0;灯亮时Y为1,灯灭时Y为0。依据逻辑要求列出真值表。ABY000011101110

A=1YYABABB4、用与非门设计一个举重裁判表决电路,要求:(1)设举重竞赛有3个裁判,一个主裁判和两个副裁判。(2)杠铃完整举上的判决由每一个裁判按一下自己眼前的按钮来确立。(3)只有当两个或两个以上裁判判明成功,并且此中有一个为主裁判时,表示成功的灯才亮。解:设主裁判为变量A,副裁判分别为B和C;表示成功与否的灯为Y,依据逻辑要求列出真值表。A&ABCYABCY000010000010101101001101

BA

&Y&01101111

CYABCABCABCYABBCAB?BC5、某设施有开关A、B、C,要求:只有开关A接通的条件下,开关B才能接通;开关C只有在开关B接通的条件下才能接通。违犯这一规程,则发出报警信号。设计一个由与非门构成的能实现这一功能的报警控制电路。解:(1)剖析题意,写出真值表:由题意可知,该报警电路的输入变量是三个开关A、B、C的状态,设开关接通用1表示,开关断开用0表示;设该电路的输出报警信号为F,F为1表示报警,F为0表示不报警。(2)由真值表写表达式:FABCABCABCABC()化简函数表达式:FABCABCABCABCFABBCABBC3(4)画逻辑图6、设有甲乙丙三人进行表决,如有两人以上(包含两人)赞同,则经过表决,用ABC代表甲乙丙,用L表示表决结果。试写出真值表,逻辑表达式,并画出用与非门构成的逻辑图。解:(1)剖析题意,写出真值表:用1表示赞同,0表示反对或弃权。可列出真值表以下:(2)由真值表写表达式LABCABCABCABCLABCABCABCABCACABBC(3)化简函数表达式ACABBCACABBC(4)画逻辑图7、试用译码器74LS138和门电路实现逻辑函数:LABBCAC解:将逻辑函数变换成最小项表达式,再变换成与非—与非形式。LABCABCABCABC=m3+m5+m6+m7=mmm3567用一片74138加一个与非门便可实现该逻辑函数。8、用74LS138实现逻辑函数F=∑(1,2,4,7)。解:化简逻辑函数F(A,B,C)

(1,2,4,7)

ABC

ABC

ABC

ABCABCABC

ABC

ABC令A2=A,A1=B,A0=C,则

F

A2A1A0

A2A1A0

A2

A1A0

A2

A1A0

F1

F2

F4

F79、用全译码器

74LS138实现逻辑函数

f

ABC

ABC

ABC

ABC解:(1)全译码器的输出为输入变量的相应最小项之非,故先将逻辑函数式f写成最小项之反的形式。由摩根定理fABCABCABCABC。(2)f有三个变量,因此采纳三变量译码器。(3)变量C、B、A分别接三变量译码器的C、B、A端,则fY0Y2Y1Y7。(4)连线:(第七题)

(第八题)

(第九题)10、用八选一数据选择器74LS151实现以下逻辑函数:解:(1)将逻辑函数变换成最小项表达式:LABC

LABC

ABCABC

ABCABCABCABC=m3+m5+m6+m7(2)画出连线图。11、试用八选一数据选择器74LS151实现逻辑函数:F(A,B,C)=∑(m1,m2,m4,m7)。12、试用四选一数据选择器74LS151实现逻辑函数:F(A,B,C)=∑(m1,m2,m4,m7)。解:

F

ABC

ABC

ABC

ABC

ABC

ABC

ABC

ABCFA1A0D0

A1A0D1

A1A0D2

A1A0D3(第十一题)

(第十二题)

(

第十三题)13、试用

4选

1数据选择器

74LS151实现逻辑函数:

L

AB

BC

AC解:将

A、B接到地点输入端,

C加到适合的数据输入端。作出逻辑函数

L的真值表,依据真值表画出连线图。第四章触发器一、填空题1、触发器拥有个稳固状态,在输入信号消逝后,它能保持。(2、稳固状态)2、在基本RS触发器暗中,输入端RD或RD能使触发器处于状态,输入端SD或SD能使触发器处于状态。(复位、置位)3、同步RS触发器状态的改变是与信号同步的。(CP脉冲)4、在CP有效时期,若同步触发器的输入信号发生多次变化时,其输出状态也会相应产生多次变化,这类现象称为。(触发器的空翻)5、同步D触发器的特征方程为。(Qn1D)6、主从触发器是一种能防备现象的触发器。(空翻)7、在CP脉冲和输入信号作用下,JK触发器能够拥有、、、和的逻辑功能。(保持、置0、置1、翻转)8、在CP脉冲有效时期,D触发器的次态方程Qn1=,JK触发器的次态方程Qn1=。(D、JQnKQn)9、关于JK触发器,当CP脉冲有效时期,若J=K=0时,触发器状态;若JK时,触发器或;若J=K=1时,触发器状态。(保持、置0、置1、翻转)10、同步触发器属触发的触发器;主从触发器属触发的触发器。(电平、边缘)11、边缘触发器是一种能防备现象的触发器。(一次翻转)12、与主从触发器对比,触发器的抗扰乱能力较强。(边缘)13、关于JK触发器,若J=K,则可达成触发器的逻辑功能。(T)14、关于JK触发器,若JK,则可达成触发器的逻辑功能。(D)15、将D触发器的D端与Q端直接相连时,D触发器可变换成触发器。(T’)二、判断题1、触发器有两个稳固状态,一个是现态,一个是次态。(╳)2、触发器有两个稳固状态,在外界输入信号的作用下,能够从一个稳固状态转变成另一个稳固状态。(√)3、触发器的逻辑功能能够用真值表、卡诺图、特征方程、状态图和波形图等五种方式描绘。(√)4、同步D触发器的Q端和D端的状态在任何时刻都是同样的。(╳)5、主从触发器能防止触发器的空翻现象。(√)6、主从触发器存在“一次翻转”现象。(√)7、主从JK触发器和边缘JK触发器的特征方程是同样的。(√)8、采纳边缘触发器是为了防备空翻。(╳)9、同一逻辑功能的触发器,其电路构造必定同样。(╳)10、仅拥有反正功能的触发器是T触发器。(╳)三、选择题1、关于触发器和组合逻辑电路,以下(D)的说法是正确的。A、二者都有记忆能力B、二者都无记忆能力C、只有组合逻辑电路有记忆能力D、只有触发器有记忆能力2、CP有效时期,同步RS触发器的特征方程是(B)。A、Qn1SRQnB、Qn1nn1SRQnD、Qn1nSRQ(RS=0)C、QSRQ(RS=0)3、CP有效时期,同步D触发器特征方程是(A)。A、Qn1DB、Qn1DQnC、Qn1DQnD、Qn1DQn4、关于JK触发器,输入J=0、K=1,CP脉冲作用后,触发器的Qn1应为()。AA、0B、1C、可能是0,也可能是1D、与Qn相关5、JK触发器在CP脉冲作用下,若使Qn1Qn,则输入信号应为(A)。A、JK1B、JQ,KQC、JQ,KQD、JK06、拥有“置0”“置1”“保持”“翻转”功能的触发器叫(A)。A、JK触发器B、基本RS触发器C、同步D触发器D、同步RS触发器7、边缘控制触发的触发器的触发方式为(C)。A、上涨沿触发B、降落沿触发C、能够是上涨沿触发,也能够是降落沿触发D、能够是高电平触发,也能够是低电平触发8、为防止一次翻转现象,应采纳(D)触发器。A、高电平B、低电平C、主从D、边缘9、仅拥有“保持”“翻转”功能的触发器叫(D)。A、JK触发器B、RS触发器C、D触发器D、T触发器10、仅拥有“翻转”功能的触发器叫(D)。A、JK触发器B、RS触发器C、D触发器D、T’触发器四、简答题1、画出用边缘JK触发器实现边缘T触发器的逻辑图。答:略2、画出用主从RS触发器实现Qn1JQnKQn的逻辑图。答:略3、画出用JK触发器实现Qn1Qn的逻辑图。答:略4、画出用主从RS触发器实现Qn1JQnKQn的逻辑图。答:略5、已知同步D触发器的输入信号波形,画出输出Q端信号波形。答:略6、已知主从JK触发器J、K的波形以下图,画出输出Q的波形图(设初始状态为0)。答:第五章时序逻辑电路一、填空题1、时序逻辑电路任何时刻的输出信号不单取决于,并且还取决于。(当时的输入信号、电路本来的状态)2、时序逻辑电路逻辑功能的表示方法有、、、和四种。(方程、状态变换真值表、状态变换图、时序图)3、进行时序逻辑电路的剖析时,需要列出逻辑电路的一些方程式,这些方程式包括、、和。(时钟方程、输出方程、驱动方程、状态方程)4、用来记忆和统计输入CP脉冲个数的电路,称为。(计数器)5、用以寄存二进制代码的电路称为。(寄存器)6、拥有寄存数码和使数码逐位右移或左移的电路称为。(移位寄存器或移存器)7、产生的电路称为次序脉冲发生器。(次序脉冲信号)二、判断题1、时序逻辑电路的特色是在任何时刻的输出不单和输入相关,并且还取决于电路本来的状态。(√)2、时序逻辑电路由储存电路和触发器两部分构成。(╳)3、为了记忆电路的状态,时序电路一定包含储存电路,储存电路往常以触发器为基本单元电路组成。(√)4、计数器能够记忆输入CP脉冲的最大数量,叫做这个计数器的长度,也称为计数器的“模”。(√)5、同步时序电路和异步时序电路的最主要差别是,前者没有CP脉冲,后者有CP脉冲。(╳)6、同步时序电路和异步时序电路的最主要差别是,前者的所有触发器受同一时钟脉冲控制,后者的各触发器受不一样的时钟脉冲控制。(√)7、时序电路的逻辑功能可用逻辑图、逻辑表达式、状态表、卡诺图、状态图和时序图等方法来描述,它们在实质上是相通的,能够相互变换。(√)8、当时序逻辑电路进入无效状态后,若能自动返回有效工作状态,该电路能自启动。(√)9、74LS163是集成4位二进制(十六进制)同步加法计数器。(√)三、选择题1、时序逻辑电路中必定包含(A)A、触发器B、编码器C、移位寄存器D、译码器2、时序电路某一时刻的输出状态,与该时刻以前的输入信号(A)A、相关

B、没关

C、有时相关,有时没关

D、以上都不对3、用

n个触发器构成计数器,可获得的最大计数长度为(

D)A、n

B

、2n

C、n2

D

、2n4、同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者(

B)A、没有触发器

B、没有一致的时钟脉冲控制

C、没有稳固状态

D、输出只与内部状态相关5、一位

8421BCD计数器,起码需要(

B)个触发器。A、3

B

、4

C

、5

D

、106、经过有限个

CP,可由随意一个无效状态进入有效状态的计数器是(

A)自启动的计数器。A、能

B

、不可以

C、不必定能

D、以上都不对7、构成数码寄存器和移位寄存器的触发器,其逻辑功能必定为(B)A、JK触发器B、D触发器C、基本RS触发器D、T触发器8、要想把串行数据变换成并行数据,应选(C)。A、并行输入串行输出方式B、串行输入串行输出方式C、串行输入并行输出方式D、并行输入并行输出方式9、寄存器在电路构成上的特色是(B)A、有

CP输入端,无数码输入端。

B、有

CP输入端和数码输入端。C、无

CP输入端,有数码输入端。

D、无

CP输入端和数码输入端。10、往常寄存器应拥有(

D)功能。A、存数和取数

B、清零和置数

C、A和

B都有

D、只有存数、取数和清零,没有置数。三、剖析计算题1、剖析图示时序逻辑电路。解:(1)写方程式:异步时序电路,时钟方程:CP2Q1,CP1Q0,CP0CP。驱动方程:D2Q2n,D1Q1n,D0Q0n(2)求状态方程:D触发器的特征方程:Qn1D将各触发器的驱动方程代入,即得电路的状Q2n1态方程:Q1n1Q0n1

D2Q2nQ1上涨沿时刻有效nD1Q1Q0上涨沿时刻有效nD0Q0CP上涨沿时刻有效(3)计算、列状态表:(4)画状态图、时序图:Q2n1Q2nQ1Q2n1Q1n1Q1nQ0Q1n1Q0n1Q0nCPQ0n1

1不变1不变10,CP(5)电路功能:由状态图能够看出,在时钟脉冲CP的作用下,电路的8个状态按递减规律循环变化,即:000→111→110→101→100→011→010→001→000→电路拥有递减计数功能,是一个3位二进制异步减法计数器。2、用JK触发器设计一个4位二进制异步加法计数器解:3、用74LS161构成十进制计数器。解:当74LS161计数到Q3Q2Q1Q0=1001时,使LD0,为置数创建了条件。当下一个计数脉冲一到,各置数端数据立刻送到输出端,预置数端D3D2D1D0=0000。电路以下图。4、用74LS161构成一个十二进制计数器。5、用74LS163构成一个十二进制计数器。解:(1)写出状态SN-1的二进制代码。SN-

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论