数字逻辑电路_第1页
数字逻辑电路_第2页
数字逻辑电路_第3页
数字逻辑电路_第4页
数字逻辑电路_第5页
已阅读5页,还剩23页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字逻辑电路《数字逻辑电路》习题答案⼀、单选题1、⼀个最⼤4位的⼗进制数转换成⼆进制数,⾄少需要(A)位。A、12B、10C、9D、72、当x=-10000时,则有(D)。A、[x]原=100000B、[x]反=100001C、[x]补=101111D、[x]补=1100003、奇偶校验码满⾜(B)。A、能纠错的要求B、发现单错的能⼒C、对码的位序有特定要求D、传输正确的代码的校验和必为零4、在n变量的逻辑函数F中,有(C)。A、若mi为1,则Mi也为1B、若F所有mi为0,则F为1C、若F所有Mi为1,则F为1D、F的任⼀最⼩项标记为mni(i=1~2n)5、输⼊⽆反变量函数F的化简,讨论的是(B)。A、函数F的标准与或式B、⽤禁⽌逻辑法寻找F的共享禁⽌项C、函数F中不能出现⾮运算D、在F的卡诺图上所有的质蕴涵6、符合六变量m5的相邻最⼩项,有下列(C)说法成⽴。A、共有5个相邻最⼩项B、m0、m4、m7、m13是它的相邻项C、共有6个相邻最⼩项D、m4、m21、m13、m38是它的相邻项7、在状态化简中,判断状态等效与状态相容时不同点是(A)。A、传递性B、次态应满⾜的条件C、隐含表的作⽤D、最⼤等效类与最⼤相容类的的确定8、下列哪些信号属于数字信号(B)。A、正弦波信号B、时钟脉冲信号C、⾳频信号D、视频图像信号9、⼗进制整数转换为⼆进制数⼀般采⽤(A)。A、除2取余法B、除2取整法C、除10取余法D、除10取整法10、在(D)的情况下,函数ABY运算的结果是逻辑“1”A、全部输⼊是“0”B、任⼀输⼊是“0”C、任⼀输⼊是“1”D、全部输⼊是“1”11、逻辑表达式ABC=(B)A、CBA++B、CBA++C、CBA++D、CBA??12、全部的最⼩项之和恒为(B)A、0B、1C、0或1D、⾮0⾮113、⼋进制(273)8中,它的第三位数2的位权为(B)。A、(128)10B、(64)10C、(256)10D、(8)1014、已知逻辑表达式CBCAABF++=,与它功能相等的函数表达式(B)。A、ABF=B、CABF+=C、CAABF+=D、CBABF+=15、连续异或1985个1的结果是(B)。A、0B、1C、不确定D、逻辑概念错误16、数字系统中,采⽤(C)可以将减法运算转化为加法运算。A.原码B.ASCII码C.补码D.BCD码17、⼗进制数25⽤8421BCD码表⽰为(B)。A.10101B.00100101C.100101D.1010118、当逻辑函数有n个变量时,共有(D)个变量取值组合?A.nB.2nC.n2D.2n/1919、在下列逻辑电路中,不是组合逻辑电路的有(D)。A.译码器B.编码器C.全加器D.寄存器20、⽤四选⼀数据选择器实现函数Y=0101AAAA+,应使(A)。A.D0=D2=0,D1=D3=1B.D0=D2=1,D1=D3=0C.D0=D1=0,D2=D3=1D.D0=D1=1,D2=D3=021、存储8位⼆进制信息要(D)个触发器。A.2B.3C.4D.822、对于JK触发器,若J=K,则可完成(C)触发器的逻辑功能。A.RSB.DC.TD.Tˊ23、对于D触发器,欲使Qn+1=Qn,应使输⼊D=(C)。A.0B.1C.QD.Q24、下列逻辑电路中为时序逻辑电路的是(C)。A.变量译码器B.加法器C.数码寄存器D.数据选择器25、N个触发器可以构成能寄存(B)位⼆进制数码的寄存器。A.N-1B.NC.N+1D.2N26、⼀位8421BCD码计数器⾄少需要(B)个触发器。A.3B.4C.5D.1027、DEBCAY+=的反函数为Y=(B)。A.EDCBAY+++?=B.EDCBAY+++?=C.)(EDCBAY+++?=D.)(EDCBAY+++?=28、⼗进制数25⽤8421BCD码表⽰为(C)。A.10101B.00100101C.100101D.1010129、若⽤1表⽰⾼电平,0表⽰低电平,则是(A)。A.正逻辑B.负逻辑C.正、负逻辑D.任意逻辑30、下逻辑图的逻辑表达式为(A)。A.ACBCABY=B.BCACABY++=C.BCACABY++=D.BCACABY=31、三态门的逻辑值正确是指它有(B)。A.1个B.2个C.3个D.4个32、组合逻辑电路在电路结构上的特点下列不正确的是(D)。A.在结构上只能由各种门电路组成B.电路中不包含记忆(存储)元件C.有输⼊到输出的通路D.有输出到输⼊的反馈回路33、已知74LS138译码器的输⼊三个使能端(E1=1,022==BAEE)时,地址码A2A1A0=011,则输出07~YY为(C)。A.11111101B.10111111C.11110111D.1111111134、下列四个数中最⼤的是(B)。A.(AF)16B.(001010000010)8421C.(10100000)2D.(198)1035、8位移位寄存器,串⾏输⼊时经(D)个脉冲后,8位数码全部移⼊寄存器中。A.1B.2C.4D.836、⽤⼆进制异步计数器从0做加法,计到⼗进制数178,则最少需要(D)个触发器。A.2B.6C.7D.8E.1037、⼀个8选⼀的数据选择器,其地址输⼊(选择控制输⼊)端有(B)个。A.1B.3C.4D.1638、组合逻辑电路(B)。A、具有记忆功能B、没有记忆功能C、有时有记忆功能,有时没有D、以上都不对39、全加器的逻辑功能是(C)。A、两个同位的⼆进制数相加B、两个⼆进制数相加C、两个同位的⼆进制数及来⾃低位的进位三者相加D、不带进位的两个⼆进制数相加40、对于8421BCD码优先编码器,下⾯说法正确的是(A)。A、有10根输⼊线,4根输出线B、有16根输⼊线,4根输出线C、有4根输⼊线,16根输出线D、有4根输⼊线,10根输出线41、实现单输⼊、多输出逻辑函数,应选(D)。A、编码器B、译码器C、数据选择器D、数据分配器42、只能读出不能写⼊,但信息可永久保存的存储器是(A)。A、ROMB、RAMC、RPROMD、PROM43、PLA是指(A)。A、可编程逻辑阵列B、现场可编程门阵列C、随机读写存储器D、通⽤阵列逻辑44、CP有效期间,同步D触发器特性⽅程是(A)。A、DQn=+1B、nnDQQ=+1C、nnQDQ⊕=+1D、nnQDQ⊕=+145、JK触发器在CP脉冲作⽤下,若使nnQQ=+1,则输⼊信号应为(A)。A、1==KJB、QKQJ==,C、QKQJ==,D、0==KJ46、时序逻辑电路中⼀定包含(A)。A、触发器B、编码器C、移位寄存器D、译码器47、⽤n个触发器构成计数器,可得到的最⼤计数长度为(D)。A、nB、n2C、2nD、n248、⼀位8421BCD计数器,⾄少需要(B)个触发器。A、3B、4C、5D、1049、存储4位⼆进制信息要(C)个触发器。A.2B.3C.4D.850、把⼀个五进制计数器与⼀个四进制计数器串联可得到(D)进制计数器。A.4B.5C.9D.2051、使触发器呈计数状态的控制函数是(A)。A、J=K=1B、D=QC、/S=Q,/R=QD、T=052、在⽤跳跃的⽅法实现任意模数的计数器时,若Sa为起跳状态,则有(C)。A、强制位电平在Sa时有效B、强制位电平在S0时有效C、预置位电平在Sa时有效D、预置位电平在Sa+1时有效53、4LS169为⼀个同步四位⼆进制可逆计数器,有下列(B)说法成⽴。A、置输⼊信号UP/DN=0,则为加1计数;B、置输⼊信号UP/DN=0,则为减1计数;C、Rco仅为进位信号;D、计数器不能⽤跳跃的⽅法实现任意模数的计数。54、逻辑表达式=+BCA(C)A、ABB、CA+C、))((CABA++D、CB+55、下列逻辑式中,正确的是(A)A、AAA=+D、1=?AA56、对于四变量逻辑函数,最⼩项有(D)个A、0B、1C、4D、1657、对于JK触发器,输⼊J=0、K=1,CP脉冲作⽤后,触发器的1+nQ应为(A)。A、0B、1C、可能是0,也可能是1D、与nQ有关58、具有“置0”“置1”“保持”“翻转”功能的触发器叫(A)。A、JK触发器B、基本RS触发器C、同步D触发器D、同步RS触发器59、⼀个具有n根地址输⼊线和k条输出线的ROM存储容量是(C)A、kn?B、kn?2C、kn?2D、kn2?60、使触发器呈计数状态的控制函数是(A)。A.J=K=1B.D=QC./S=Q,/R=QD.T=061、与逻辑函数DCBAF+++=功能相等的表达式为(C)。A.DCBAF+++=B.DCBAF+++=C.DCBAF=D.DCBAF++=62、连续异或1986个1的结果是(A)。A.0B.1C.不确定D.逻辑概念错误63、将⼗进制⼩数转换为⼆进制数⼀般采⽤(B)C、乘10取余法D、乘10取整法64、在(A)的情况下,函数BAY+=运算的结果是逻辑“0”A、全部输⼊是“0”B、任⼀输⼊是“0”C、任⼀输⼊是“1”D、全部输⼊是“1”65、在(B)的情况下,函数ABY=运算的结果是逻辑“1”A、全部输⼊是“0”B、任⼀输⼊是“0”C、任⼀输⼊是“1”D、全部输⼊是“1”66、逻辑表达式=+BCA(C)A、ABB、CA+C、))((CABA++D、CB+67、下⾯哪项不是三态门的主要⽤途(C)A、构成数据总线B、⽤作多路开关C、输出端并联输出D、⽤于双向传输68、如图所⽰电路,若输⼊CP脉冲的频率为100KHZ,则输出Q的频率为(D)A.500KHzB.200KHzC.100KHzD.50KHz69、下列器件中,属于时序部件的是(A)A.计数器B.译码器C.加法器D.多路选择器70、下图是共阴极七段LED数码管显⽰译码器框图,若要显⽰字符“5”,则译码器输出a~g应为(C)A.0100100B.1100011C.1011011D.001101171、组合逻辑电路的输出取决于(A)A、输⼊信号的现态B、输出信号的现态C、输出信号的次态D、输⼊信号的现态和输出信号的现态72、在下列逻辑电路中,不是组合逻辑电路的有(A)。A.寄存器B.编码器C.全加器D.译码器73、半加器的逻辑功能是(A)A、两个同位的⼆进制数相加B、两个⼆进制数相加C、两个同位的⼆进制数及来⾃低位的进位三者相加D、两个⼆进制数的和的⼀半3A2A1A)、B(B3B2B1B),下⾯说法正确的是(A)A、如果A3>B3,则A>BB、如果A3<B3,则A>BC、如果A0>B,则A>BD、如果A<B,则A>B75、3-8译码电路是(A)译码器A、三位⼆进制B、三进制C、三-⼋进制D、⼋进制76、对于JK触发器,输⼊J=0、K=1,CP脉冲作⽤后,触发器的1nQ应为(A)A、0C、可能是0,也可能是1D、与nQ有关77、为避免⼀次翻转现象,应采⽤(D)触发器。A、⾼电平B、低电平C、主从D、边沿78、通常寄存器应具有(D)功能。A、存数和取数B、清零和置数C、A和B都有D、只有存数、取数和清零,没有置数。79、以下表达式中符合逻辑运算法则的是(D)。A.C·C=C2B.1+1=10C.0<1D.A+1=180、将⼗六进制数(4E.C)16转换成⼗进制数是(D)。A.(54.12)10B.(54.75)10C.(78.12)10D.(78.75)1081、下列四个数中与⼗进制(163)10不相等的是(D)A.(43)16B.(10100011)2C.(000101100011)8421D.(1001000011)882、n个变量可以构成(C)个最⼩项B.2nC.2nD.2n-183、标准与或式是由(B)构成的逻辑表达式A.与项相或B.最⼩项相或C.最⼤项相与D.或项相与84、下列关于异或运算的式⼦中,不正确的是(B)A.A⊕A=0B.A⊕A=1C.A⊕0=AD.A⊕1=A85、⼀个16选⼀的数据选择器,其地址输⼊(选择控制输⼊)端有(C)个。A.1B.2C.4D.1686、下列逻辑式中,正确的是(A)A、0=?AAB、1=?AAC、0=?AAD、0=+AA87、逻辑函数式ABBABA++,化简后结果是(C)A、ABB、BABA+C、BA+D、ABBA+88、、对于四变量逻辑函数,最⼩项有(D)个A、0B、1C、4D、1689、正逻辑是指(C)B、低电平⽤“0”表⽰C、⾼电平⽤“1”表⽰,低电平⽤“0”表⽰D、⾼电平⽤“0”表⽰,低电平⽤“1”表⽰90、同步时序逻辑电路和异步时序逻辑电路⽐较,其差异在于后者(B)A、没有触发器B、没有统⼀的时钟脉冲控制C、没有稳定状态D、输出只与内部状态有关91、1路—4路数据分配器有(A)A、⼀个数据输⼊端,两个选择控制端,四个数据输出端B、四个数据输⼊端,两个选择控制端,⼀个数据输出端C、⼀个数据输⼊端,⼀个选择控制端,四个数据输出端D、四个数据输⼊端,⼀个选择控制端,⼀个数据输出端92、对于8线—3线优先编码器,下⾯说法正确的是(B)A、有3根输⼊线,8根输出线B、有8根输⼊线,3根输出线C、有8根输⼊线,8根输出线D、有3根输⼊线,3根输出线93、对于两个4位⼆进制数A(A3A2A1A0)、B(B3B2B1B0),下⾯说法正确的是(A)A、如果A3>B3,则A>BB、如果A3<B3,则A>BC、如果A0>B0,则A>BD、如果A0<B0,则A>B94、时序电路某⼀时刻的输出状态,与该时刻之前的输⼊信号(A)A、有关B、⽆关C、有时有关,有时⽆关D、以上都不对95、要想把串⾏数据转换成并⾏数据,应选(C)。A、并⾏输⼊串⾏输出⽅式B、串⾏输⼊串⾏输出⽅式C、串⾏输⼊并⾏输出⽅式D、并⾏输⼊并⾏输出⽅式96、通常寄存器应具有(D)功能。A、存数和取数C、A和B都有D、只有存数、取数和清零,没有置数97、表⽰两个相邻脉冲重复出现的时间间隔的参数叫(A)。A、脉冲周期B、脉冲宽度C、脉冲前沿D、脉冲后沿⼆、多选题1、下列哪些信号不属于数字信号(ACD)。A、正弦波信号B、时钟脉冲信号C、⾳频信号D、视频图像信号2、数字电路中的三极管⼯作在(C)。A、饱和区B、截⽌区C、饱和区或截⽌区D、放⼤区3、在(ACD)的情况下,函数ABY=运算的结果是逻辑“0”。A、全部输⼊是“0”B、任⼀输⼊是“0”、C、任⼀输⼊是“1”D、全部输⼊是“1”4、在(ABC)的情况下,函数ABY=运算的结果是逻辑“0”。A、全部输⼊是“0”B、任⼀输⼊是“0”C、任⼀输⼊是“1”D、全部输⼊是“1”5、逻辑表达式=+BCA(C)。A、ABB、CA+C、))((CABA++D、CB+6、逻辑表达式ABC=(B)。CBA++C、CBA++D、CBA??7、下列逻辑式中,不正确的是(BCD)。A、AAA=+B、0=+AAC、1=+AAD、1=?AA8、在(BCD)的情况下,函数BAY+=运算的结果是逻辑“1”A、全部输⼊是“0”B、任⼀输⼊是“0”C、任⼀输⼊是“1”D、全部输⼊是“1”三、判断题1、逻辑函数的真值表是惟⼀的,但表达式不⼀定是惟⼀的。(T)2、在基数乘除法中,整数部分的转换采⽤“除基取余”法,⼩数部分的转换采⽤“乘基取整”法。(T)3、2421码是⼀种⽤⼆进制数表⽰⼗进制数的代码,且为有权码。(T)4、格雷码是⼀种可以发现⼀位单错的可靠性编码。(T)5、在带符号数的代码表⽰中,符号位是⽤“0”或“1”表⽰的。(T)6、逻辑约定是说明逻辑电路中信号的物理量(即逻辑电平)与逻辑状态表⽰之间的关系。(T)7、⼗进制数74转换为8421BCD码应当是BCD8421)01110100(。(T)8、当决定⼀件事情的所有条件全部具备时,这件事情才发⽣,这样的逻辑关系称为⾮。(F)9、若两个函数具有不同的真值表,则两个逻辑函数必然不相等。(T)10、任意的两个最⼩项之积恒为0。(T)11、若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。(F)12、逻辑函数的卡诺图中,相邻最⼩项可以合并。(T)13、⼗进制转换为⼆进制的时候,整数部分和⼩数部分都要采⽤除2取余法。(F)14、逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本⾝。(T)15、同步时序电路由组合电路和存储器两部分组成。(T)16、⽅波的占空⽐为0.5。(T)17、8421码1001⽐0001⼤。(F)18、数字电路中⽤“1”和“0”分别表⽰两种状态,⼆者⽆⼤⼩之分。(T)19、⼋进制数(18)8⽐⼗进制数(18)20、当传送⼗进制数5时,在8421奇校验码的校验位上值应为1。(T)21、在时间和幅度上都断续变化的信号是数字信号,语⾳信号不是数字信号(T)22、⼗进制数(9)10⽐⼗六进制数(9)16⼩。(F)23、逻辑变量的取值,1⽐0⼤。(F)。24、异或函数与同或函数在逻辑上互为反函数。(T)。25、若两个函数具有相同的真值表,则两个逻辑函数必然相等。(T)。26、逻辑函数Y=AB+AB+BC+BC已是最简与或表达式。(F)27、对逻辑函数Y=AB+AB+BC+BC利⽤代⼊规则,令A=BC代⼊,得Y=BCB+BCB+BC+BC=BC+BC成⽴。(F)28、当TTL与⾮门的输⼊端悬空时相当于输⼊为逻辑1。(T)29、普通的逻辑门电路的输出端不可以并联在⼀起,否则可能会损坏器件。(T)30、三态门的三种状态分别为:⾼电平、低电平、不⾼不低的电压。(F)31、⼀般TTL门电路的输出端可以直接相连,实现线与。(F)32、组合电路不含有记忆功能的器件。(T)33、时序电路不含有记忆功能的器件。(F)34、数据选择器和数据分配器的功能正好相反,互为逆过程。(T)35、⽤数据选择器可实现时序逻辑电路。(F)36、D触发器的特性⽅程为Qn+1=D,与Qn⽆关,所以它没有记忆功能。(F)37、⽤数据选择器可实现时序逻辑电路。(F)38、计数器的模是指构成计数器的触发器的个数。(F)39、计数器的模是指对输⼊的计数脉冲的个数。(T)40、⼗六路数据选择器的地址输⼊端有四个。(T)41、只读存储器是由地址编码器和存储体两部分组成的。(F)42、⽤PLA实现逻辑函数时,⾸先将逻辑函数化简为最简与或式。(T)43、74LS163是集成4位⼆进制(⼗六进制)同步加法计数器。(T)44、⼀个触发器必须有两个稳定状态,可以表⽰两位⼆进制码。(F)45、简单PLD是由与阵列和或阵列构成的。(T)46、数字系统由控制单元和信息处理单元组成。(T)47、⼆进制只可以⽤来表⽰数字,不可以⽤来表⽰⽂字和符号等。(F)48、若两个函数相等,则它们的真值表⼀定相同;反之,若两个函数的真值表50、⼀个触发器必须有两个稳定状态,可以表⽰两位⼆进制码。(F)51、简单PLD是由与阵列和或阵列构成的。(T)52、证明两个函数是否相等,只要⽐较它们的真值表是否相同即可。(T)53、在逻辑函数表达式中,如果⼀个乘积项包含的输⼊变量最少,那么该乘积项叫做最⼩项。(F)54、在全部输⼊是“0”的情况下,函数B=运算的结果是逻辑“0”。(F)Y+A55、逻辑变量取值的0和1表⽰事物相互独⽴⽽⼜联系的两个⽅⾯。(T)56、对任意⼀个最⼩项,只有⼀组变量取值使得它的值为1.(T)57、.ROM的逻辑结构可以看成⼀个与门阵列和⼀个或门阵列的组合。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论