NI R系列智能数据 采集进行比特错误率 测试_第1页
NI R系列智能数据 采集进行比特错误率 测试_第2页
NI R系列智能数据 采集进行比特错误率 测试_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

NIR系列智能数据采集进行比特错误率测试"我们的新系统将单位成本降低了4倍,并且提供了对需要增加测试需求的通信接口的定制能力。"-StephenKulakowski,HarrisRFCommunicationsDivisionTheChallenge:更换传统的箱式仪器以便支持新型产品和现有产品的测试。TheSolution:使用NILabVIEWFPGA和R系列智能数据采集,开发更为灵活的系统对实际文件传输进行测试,同时将单位成本减少到1/4。HarrisRFCommunicationsDivision开发了上述控制面板,该面板所属的比特误码率测试系统使成本降低了4倍之多Author(s):StephenKulakowski-HarrisRFCommunicationsDivisionHarris是一家国际的通信与信息技术公司。我们需要对传统的箱式仪器进行更换,以便对新型和现有产品的测试提供支持。我们测试的射频产品主要是数据发送器和数据接收器,其中有三个不同的串行接口必须进行验证。由于老系统支持有限的通信类型,因此我们需要找出一种灵活、可扩展的现成解决方案。比特错误率(BER)测试系统使用NIPXI-7833RFPGA模块以及在自定义电路板上的广域网(WAN)收发器芯片,我们实现了完整的串行比特错误率(BER)测试系统。需要检验的物理接口是RS232、RS422和RS485,后两者是用于高达1.6Mb/s高速应用的平衡接口。原系统仅支持8位同步和异步通信接口类型,而且成本相对较高。连接到R系列PXI-7833R模块的接口是定制的印刷电路板,它使用的是用于不同物理层串行接口的SipexSP514WAN接口IC。该电路板还包含了一个温度补偿晶振(TCXO)和一个直接数字合成(DDS)电路,用于生成PXI-7833R同步数据的高速时钟。1ppm精度的TCXO可以用作被测单元的高可靠性时钟源,也可将来用于振动测试和分析。数据接口界面是基于DB-25端口的EIA-530通信标准。为了提高在高速状态下的信号完整性,所有的时钟和数据线我们都使用了同轴电缆。目标机上的NILabVIEWFPGAVI包含了典型BER测试系统的所有功能。该VI接受所有的用户输入来配置定时、物理接口、块大小、握手信号以及同步数据块尺寸。我们还可以选择在系统测试中插入一个位错误。位错误函数随机地翻转发送数据模式中的一位,对发送数据进行修改。这些功能还可以直接在主机VI上使用,主机VI提供实际模式数据并完成接收数据字节后的测试分析:报告BER、比特错误、丢失比特以及同步。系统同步为了在系统中进行多次同步,BER测试器连续地发送用户制定大小的同步数据,通常这些数据大小小于255字节。FPGA代码检查并比较同步字节以及停止位,来告知用户或程序同步是否有效。(这也通过对模式传送中的每个特定字节的比较来验证。)如果失败且有重要比特错误,就会生成一个文件供用户比较BER测试器发送和接受的数据。如果没有检测到同步信号,但是同步位仍然是可用的,对象代码就会使用时钟移位的方法,设法将接受到的输入数据和同步数据数值对齐。如果在同步数据块中没有实现同步,测试系统会在发送报告“无同步”,并且开始重新测试。基本上,每个测试通常包含两个Harris产品:一个作为数据发送器,另一个作为数据接收器,并且具有合适的连接到BER测试器的物理接口。系统通常通过几英尺长的50Ω电缆以及射频衰减器进行连接,从而确保高灵敏度及通信产品之间的高信噪比。预制的随机或伪随机数据模式以给定的波特率传送到被测发送器系统中;新型的BER测试器可以以1.6Mb/s的速率进行测试。信息由发送系统进行调制,并以一定的载波频率通过射频进行发送。接收系统接收射频信号并解调,再将它重新传回BER测试系统。此时,BER测试系统算法确定性地比较接收到的数据与发送的数据,并报告错误字节的数量。发送数据和接收数据存储在目标对象内存中,之后由主机VI应用程序进行读取,并报告模式位错误,对模式BER进行计算。BER测试应用算法还报告丢失位以及同步时间。高速串行数据处理为了达到1.6Mb/s的高速串行数据处理速度,应用程序需要编译、运行时钟速度在80MHz的FPGA。我们需要将数据以20nS的数据分辨率进行处理,而在新系统中,我们可以确保目标对象数据处理时间为12.5nS/位。这对于相对较慢的内部内存操作和实时数据比较而言是十分关键的。我们以80MHz的频率,在多个测试系统中反复优化编译了目标对象VI。我们使用直接模式内存比较实现了LabVIEWFPGA定制内存块之间的确定性数据比较。内存块对于提高负载数据传输和比较而言是必要的;否则,只有很小的数据块能够进行传输。现在,用户可以在下拉菜单中选择使用高达30Kb的数据模式。从主机VI调用目标对象软件是支持完整ATE产品测试的关键整合步骤。我们目前的测试软件架构使用LabVIEW以及NITestStand。测试单元能够使用回环电缆连接输入输出的时钟和数据来执行自检,还可以使用SPDT开关仿真调制解调器的握手信号,验证测试步骤。测试结果必须是零丢失,也就是完全同步,0比特丢失、0比特错误。在我们设法找出支持PXI测试平台的现成解决方案时遇到的问题之一是找出能够进行定制,以便与产品通信界面与测试一起工作的选择。我们找到的第一个仪器选择无法满足我们产品基础的接口要求。有了LabVIEWFPGA测试选择,我们可以对多个串行通信的物理层进行测试,而无需大范围连接板卡。新型仪器还提供了许多附加的灵活性,可以测试实时文件传输以及可能在系统之间连载的图像。它也是一个基于PXI的解决方案。结论1/2新型系统将单位成本降低了约4倍,并且提供了需要增加测试需求的通信接口的定制能力。我们现在利用两个PXI-7833R可重新配置FPGA模块,对超高速系统(超过2Mb/s)进行研究。如果您有任何问题,请留言给NI工程师,我们会尽快给您回电!HarrisRFCommunicationsDivision开发了上述控制面板,该面板所属的比特误码率测试系统使成本降低了4倍之多LegalThiscasestudy(this"casestudy")wasdevelopedbyaNationalInstruments("NI")customer.THIS

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论