FPGA的RFID板级标签设计与实现_第1页
FPGA的RFID板级标签设计与实现_第2页
FPGA的RFID板级标签设计与实现_第3页
FPGA的RFID板级标签设计与实现_第4页
FPGA的RFID板级标签设计与实现_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、【Word版本下载可任意编辑】 FPGA的RFID板级标签设计与实现 引 言 射频识别(Radio Frequency Identification,RFID)技术是一种新兴的非接触式自动识别技术,在工业自动化、商业自动化、交通运输控制管理、防伪及军事等众多领域都有广泛的应用前景。它利用无线射频方式开展非接触双向数据通信,以到达目标识别并交换数据的目的,可用来跟踪并管理几乎所有的物理对象。RFID电子标签已经成为21世纪自动识别技术发展的主要方向。目前,RFID已经得到了广泛应用,且有国际标准ISO10536,ISO14443,ISO15693,ISO18000,EPC Global等几种。其

2、中,ISO18000-6C属于超高频射频识别技术标准,它融合了EPC C1G2标准。该标准的特点是速度快,可以同时读取的标签数量多,理论上能读到1 000多个标签;功能强,具有多种写保护方式;安全性强。 在我国,由于射频识别技术起步较晚,应用的领域不是很广,主要的应用是基于中低频的应用,包括车辆管理、门禁管理等。目前,超高频射频识别技术及其应用在我国正处于初级发展阶段,国内目前还没有成熟的超高频电子标签芯片设计技术。 在此,首先介绍电子标签的工作原理及ISO18000-6C标准,并根据ISO18000-6C标准,设计了实现超高频电子标签验证平台的整体电路。重点讨论基于EP1C6Q240FPGA

3、的数字基带部分设计与实现。给出了该平台的测试结果,验证了平台设计的正确性和可靠性。 1 电子标签的工作原理 射频识别系统通常由读写器(Reader)和射频标签(RFID Tag)构成。附着在待识别物体上的射频标签内存有约定格式的电子数据,作为待识别物品的标识性信息。读写器可无接触地读出标签中所存的电子数据或者将信息写入标签,从而实现对各类物体的自动识别和管理。读写器与射频标签按照约定的通信协议采用先进的射频技术互相通信,其基本通信过程如下。 (1)读写器作用范围内的标签接收读写器发送的载波能量,上电复位; (2)标签接收读写器发送的命令并开展操作; (3)读写器发出选择和盘存命令对标签开展识别

4、, 选定单个标签开展通信,其余标签暂时处于休眠状态; (4)被识别的标签执行读写器发送的访问命令,并通过反向散射调制方式向读写器发送数据信息,进入睡眠状态,此后不再对读写器应答; (5)读写器对余下标签继续搜索,重复(3),(4)分别唤醒单个标签开展读取。直至识别出所有标签。 标签向读写器传送数据是通过反向散射调制技术,对于无源电子标签,其本身没有足够的发射能量,所以通过改变天线的匹配阻抗控制天线的反射强弱,阻抗不匹配时天线反射率很大,阻抗匹配时天线反射率很小,以此来表示输出信号的有无。 2 ISO18000-6C标准 ISO18000-6c标准为: 工作频率 标签应能够在860960 MHz

5、的频率范围内接收从读写器发出的功率并能够与读写器通信。 调制 读写器应采用DSB-ASK,SSB-ASK或PR-ASK调制方式开展通信。标签应该能够解调上述3种类型的调制。标签反向散射应采用ASK或PSK调制。标签商选择调制形式。读写器能够解调上述2种调制。 数据编码 读写器到标签的链路应采用PIE编码,标签将反射散射的数据编为该数据速率的副载波FMO基带或Miller调制。读写器发出编码选择的命令。 数据速率 读写器到标签的数据速率根据Tari值开展选择,数据速率可以从40640 Kbs。标签的反射速率由下面两个公式共同决定: 3 RFID板级标签验证平台的总体设计与实现 板级标签主要由模拟

6、射频和数字处理2部分组成。图1为板级电子标签验证平台的构造框图。 模拟射频部分采用分立元件实现,完成射频信号的接收,来自RFID读写器的信号通过天线和阻抗匹配网络,经过915 MHz的声表面滤波器滤波,开展包络检波后,通过一个运放构成的一阶有源低通滤波器,再由电压比较器完成高低电平的判决。数字部分由EP1C6Q240FPGA实现,完成ISO18000-6C协议处理,EP1C6Q240FPGA接收来自前端的TTL电平,完成PIE解码、CRC校验、命令解析、状态转移、数据存储、FMO编码等功能。FMO编码通过反相散射调制输出,改变天线的反射阻抗实现。 数字基带部分的设计在Altera公司的EP1C

7、6Q240FPGA上实现。经过对协议内容的深入研究,实现标签数字部分采用Top-down的设计方法,首先对电路功能开展详细描述,按照功能对整个系统开展模块划分;再用Vexilog硬件描述语言开展RTL代码设计。数字基带构造框图如图2所示,它包括译码模块、循环冗余校验(Cyclic Redundancy Check,CRC)校验模块、状态机模块、CRC产生模块、存储器、编码模块和时钟分频模块。译码模块接收模拟部分解调出的命令信号,根据协议中规定的命令格式将信号译码成标签数字部分可识别的二进制数据,并发送到CRC校验模块和状态机模块。CRC校验模块对收到的命令开展完整性校验,若确认为有效命令,则触

8、发状态机模块,控制标签执行相应操作,如读写存储器、防冲突控制等。处理完成后,则将要发送的数据送至CRC:产生模块产生相应的CRC校验码,然后将要发送的数据和校验码一起送至编码模块,由编码模块以特定的脉冲形式发送给模拟部分开展处理后,再采用射频技术发送给读写器。 4 测试结果 Quartus6.0是Altera FPGACPLD的综合性集成设计平台。该平台集成了设计输入、仿真、逻辑综合、布局布线与实现、时序分析、芯片与配置、功率分析等几乎所有设计流程所需的工具。Verilog HDL程序在Quartus6.O环境下编译、仿真和,板级标签经过总体设计、PCB板设计与实现、代码设计、仿真与,以及系统

9、调试后,能够与支持ISO18000-6C标准的读写器(Cetc7 Rlid Reader V 1.0)开展通信,快速准确地收发信息,并实现防冲突功能。图3显示板级标签能够解码来自阅读器的命令信息,在状态机的控制下,正确地输出FM0编码信号。图4显示板级标签能够支持ISO18000-6C标准的阅读器正确读取(读取到的EPC码与标签一致),读取效果良好(73次10 s),读取性能稳定。测试说明,板级标签能够实现ISO18000-6C标准中的读写功能,标签工作性能稳定,可靠性都能到达预期的效果。 5 结 语 根据ISO18000-6C标准,采用EP1C6Q240FPGA以及模拟射频分立元件,经过总体设计、PCB板设计与实现、代码设计、仿真与,以及

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论