与阵列用以产生“与”逻辑项(乘积项)或阵列用以把与门输出的乘积项构成“与-或”逻辑函数市公开课获奖课件_第1页
与阵列用以产生“与”逻辑项(乘积项)或阵列用以把与门输出的乘积项构成“与-或”逻辑函数市公开课获奖课件_第2页
与阵列用以产生“与”逻辑项(乘积项)或阵列用以把与门输出的乘积项构成“与-或”逻辑函数市公开课获奖课件_第3页
与阵列用以产生“与”逻辑项(乘积项)或阵列用以把与门输出的乘积项构成“与-或”逻辑函数市公开课获奖课件_第4页
与阵列用以产生“与”逻辑项(乘积项)或阵列用以把与门输出的乘积项构成“与-或”逻辑函数市公开课获奖课件_第5页
已阅读5页,还剩18页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第9章 可编程逻辑器件 与阵列用以产生“与”逻辑项(乘积项) 或阵列用以把与门输出乘积项构成“与-或”逻辑函数9.1 概述1 什么是PLD?可编程逻辑器件(Programmable Logic Device ) 简称PLD2 PLD基本结构类同于ROM第1页第1页3 PLD器件分类PROM 、EPROM、EPROM低密度PLD (LPLD) : 与阵列、或阵列均可编程, 器件利用率低 与阵列可编程,或阵列固定,含有各种输出 结构结构与PAL同样但增长了输出逻辑宏单元 (OLMC),提升了设计灵活性,采用EECOMS工艺,可多次编 程与擦写.PLA: (Programmable Logic Ar

2、ray)PAL: (Programmable Array Logic) GAL: (Generic Array Logic )第2页第2页 复杂可编程逻辑器件现场逻辑块门阵列 增长了内部连线、对逻辑宏和I/O单元作了较大改进,允许有更多输入、输出信号,更多乘积项和宏单元,内部有多个逻辑块,每个逻辑块相称于一个GAL,各块之间可资源共享。高密度PLD (HPLD)CPLD : (Complex Programmable Logic Device)FPGA :(Field Programmable Gate Array)第3页第3页4 PLD中门电路习惯表示办法与门或门互补输出三态输出编程连接固定

3、连接第4页第4页1 可编程逻辑阵列基本结构(PLA)9.2 PLA和PAL电路结构第5页第5页可编程与阵列可编程或阵列第6页第6页2 可编程阵列逻辑基本结构(PAL)第7页第7页与阵列可编程或阵列可编程第8页第8页编程后PAL电路F4=I1I2+I1I2F3=I1I2+I1I2F2=I1I2+I2I3 +I3I4+I1I4F1=I1I2I3+I2I3I4 +I1I3I4+I1I2I4第9页第9页PAL几种输出电路结构形式(1) 专用输出结构(固定输出)(2) 可控输出结构(3) 可编程输入、输出结构(4) 存储器输出结构第10页第10页(4) 存储器输出结构第11页第11页4 几种惯用 可编程

4、逻辑器件 PAL16L8器件第12页第12页 PAL16R8第13页第13页主页 / 产品 / CPLD 莱迪思 CPLD 和 XPLD 下一代 CPLD 产品莱迪思经过其超大、超快及超宽(BFW)CPLD 产品,为您提供领先一代 CPLD 处理方案。这些经过优化器件结构,能满足 CPLD 设计各种需要。该方法与其它 CPLD 供应商一个尺寸满足全部需要方法完全不同。 领先超快(SuperFAST)器件性能 运行频率最高达 400MHz 零功耗 CPLD 待机电流仅有 20 微安,是业界最低 混合信号 CPLD(ispPAC-POWR1208 和 ispPAC-POWR604) 用于定序、监控

5、和产生监督信号耐用 CPLD 领先低功耗性能 动态功耗降低 50%,静态功耗为 1.8mW 领先超大(SuperBIG)密度 宏单元数目最高达 1024 个 领先超宽(SuperWIDE)逻辑支持 具备带 68 个输入逻辑块 齐全供电电压支持 提供 1.8, 2.5, 3.3 和 5 伏器件。全部器件均为在系统可编程(ISPTM)器件或 ispXPTM 器件。 多功效块(MFB)结构综合了存放、CAM、FIFO、逻辑以及 CPLD 易于设计特性。 CPLD 器件相关资讯 数据手册系统图参考设计应用文章常见问题IBIS 模型BSDL 模型封装ISP 使用查阅所有与 CPLD 相关文献资料器件系列

6、密度速度tPDFmaxI/Os逻辑块输入存储(千位) PLLs宏单元nsMHzispXPLD 5000MC256-10243.5300141-3816864-5122ispMACH 4000C32-5122.540030-20836ispMACH 4000Z32-2563.526732-12836器件系列密度速度tPDFmaxI/Os逻辑块输入存储(千位)PLLs宏单元nsMHzispXPLD 5000MB256-10243.5300141-3816864-5122ispMACH 5000B128-5123.527592-25668ispMACH 4000B32-5122.540030-20836器件系列密度速度tPDFmaxI/Os逻辑块输入存储(千位)PLLs宏单元nsMHzispXPLD 5000MV256-10243.5300141-3816864-5122ispMACH 4000V32-5122.540030-20836ispMACH 5000VG768-10245178196-384682ispLSI 5000VE128-512518072-25668ispMACH 4A332-512518232-25633-36器件系列密度速度tPDFmaxI/Os逻辑块输入存储(千位)PLLs宏单元nsMHzispMACH 4A532-256518232-12833-3

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论