中职数字电子技术题库-填空题_第1页
中职数字电子技术题库-填空题_第2页
中职数字电子技术题库-填空题_第3页
中职数字电子技术题库-填空题_第4页
中职数字电子技术题库-填空题_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电子技术习题库填空题一、填空题1(28.25)10= 2= 8421BCD (6B.2)16= 2= 82 能自行振荡产生周期性脉冲波形的电路是 ;可将正弦波变成同频率的矩形波的电路是 。3同一逻辑函数的任意两个最小项之积为 0。4F=A+BC的对偶式是 。5半加器具有 个输入端, 个输出端。6T触发器的特性方程为 。7存储器EPROM-2764为8K8位的芯片,则其地址线为 根,数据线为 根。 8A/D转换器由 和 两部分组成。9在(10110)2,(11)10,(110)8,(011)16,(10010001)8421BCD这一组数中的最大数是 最小数是 10对于TTL电路,或非门的输

2、入端悬空时,输出端的状态为 。11多谐振荡器的功能为 。12TTL三态门的输出有 , , 三种状态.13D触发器的特性方程为 。141K8的ROM芯片,则其地址线为 根,输出线为 根。15时间和幅度都是离散的信号称为 。16高电平对应1低电平对应0的关系称为 。17数字电路中,常用的数制是 、 、 。18常用的BCD码有 、 、 、 、 。19逻辑代数的基本运算有 、 、 。20逻辑函数的化简法有 、 。21数字电路按结构分为 和 两类。22组合电路中,输入信号改变时,输出可能出现不正常的干扰信号,使电路产生错误输出,这种现象称为 。23触发器按结构可分为 、 、 、 。24多谐振荡器称为 。

3、25BCD码是用 代表一位十进制数的编码,最常用的是 。26CMOS电路的优点是 、 、 、 、 ,缺点是 。 27逻辑代数的基本运算有 、 、 。20逻辑函数的化简法有 、 。21数字电路按结构分为 和 两类。22组合电路中,输入信号改变时,输出可能出现不正常的干扰信号,使电路产生错误输出,这种现象称为 。23触发器按结构可分为 、 、 、 。28单稳态触发器的主要用途是 、 和 。 29DAC可以把 转换成 。 30普通门电路的输出有两种状态 或 。即 或 。31时序逻辑电路是由具有 功能的触发器组成的,它的 状态不但与当前输入有关,还与 状态有关。32施密特触发器中称 ,称 。33将信号

4、编为二进制代码的电路称 电路。对于m位二进制数,可表示个信号。34触发器具有两个性质(1)有 个稳定状态,(2)在一定 作用下,可从一种稳态转变到另一种稳态。35单稳态触发器无外加触发信号时,电路处于 , 在外加触发信号作用下,它由稳态进入 。36三极管在数字电路中主要用到了 和 状态。37组合逻辑电路任何时刻的输出只与该时刻的 状态有关,而与先前的输入状态 。38触发器根据功能不同可分为 、 、 和 触发器。39.施密特触发器具有 个稳定状态,它从一个稳态翻转到另一个稳态,要靠 达到某一额定值来实现。40TTL集成电路是 极型集成逻辑门电路,MOS电路是 极型集成逻辑门 电路。41几种实用组

5、合逻辑电路有 器、 器、 器和分配器。42维持阻塞D触发器是靠CP脉冲的 沿触发翻转的,从而克服了 现象。43单稳态触发器暂稳态维持时间长短取决于电路中所用的 ,而与外加触发脉冲 。44二进制译码器是将输入的 代码转换成特定的 信号。45寄存器具有 、 及 数码的功能。46用555构成的施密特触发器两个阈值电压分别是_ _。47二进制的基数为 。即它所使用的数字符号只有 或 。48异或门的逻辑表达式为 _,此门的含义:相同出 、相异出 。498线3线编码器有 个输入端, 个输出端。50具有 功能的逻辑器件称计数器,它的基本计数单元是由 触发器 组成的。51555集成定时器最基本应用有 、 和

6、。52F=的对偶式F/= 。53(3525)10=(_)2=( _)8421BCD54RAM的存储容量为2n m位,其中n代表 m代表 的数量。55ADC可以把 转换成 。56按触发脉冲输入方式的不同,时序电路分为 和 两类。57同或门的逻辑表达式为 。58的对偶式是 。59在(100110)2,(92)10,(110)8,(011)16,(10010001)8421BCD这一组数中的最大数是 , 最小数是 。60半加器能完成 个一位二进制数相加,而不考虑低位的 。61一般PLD器件是由两种逻辑门阵列 和 组成的。62JK触发器的特性方程为 _。63对于TTL电路,同或门的输入相同时,输出端的

7、状态为 1 。64触发器是一种具有 功能的逻辑电路。65判断竞争冒险除实验法外还有 和 。66(37.5)10=(100101.1)2=(45.4)8672K8的ROM芯片,则其地址线为 _根,输出线为 根。68寄存器有 和 工作方式。696位二进制加法计数器所累计的输入脉冲数最大为 。70施密特触发器属于 触发,存在 现象。71(58A)16= ( 010110001010) 2=( 1418)1072施密特触发器可以将输入不规则波形变换 。73集电极开路与非门简称_,可以完成输入信号的线与功能。 74存储器EPROM-2764为4K2位的芯片,则其地址线为 根,数据线为 根。 75在(10

8、110)2,(15)10,(110)8,(011)16,(1010010001)8421BCD这一组数中最小数是 _ 、最大数是_。76为了不失真的用取样后的输出信号o来表示输入模拟信号i,取样频率fs必须满足 定理,用公式表示为 。77二极管从导通到截止所需时间,称为二极管的 _ 。78数据分配器可以将一个输入数据按照 -_ 的不同分别传送到不同的输出端。79单稳态触发器的主要用途是整形、延时和 。 80NMOS集成电路是 极型集成逻辑门电路。81维持-阻塞D触发器是利用电路内部维持阻塞线克服了 _ 现象。82F=对偶式是 _。83高电平对应1低电平对应0的逻辑关系称为 _ 。84按记忆功能

9、分,数字电路可分为 和 两类。85PROM是由固定的阵列和可编程的阵列组成。86(52.15)16= (_ ) 2=(_ )887移位寄存器除具有寄存数码的功能外,还可以在移位脉冲的作用下使数码 或 。88译码器分为二进制、 _ 和 译码器三种类型。89COMS电路不用的多余端 悬空。90不需要CP脉冲触发就可工作的触发器是 触发器。91的对偶式F/= 。 92“有1出1,全0出0”93如果把D触发器的输出端与输入端短接,则触发器具有 功能。94逻辑表达的最简式为 _ 。9564K1的ROM芯片,则其地址线为 根,输出线为 根。968421BCD码的二-十进制计数器当计数状态是 _ 时,再输入

10、一个计数脉冲,计数状态为0000,然后向高位发 信号。97ADC转换器通过 _ 、 _ 及量化和编码四个步骤将模拟信号转换成数字信号的。98PAL的 _ 是可以编程的,而 是不可编程的。 99.数字逻辑电路中三种基本逻辑关系是_与_、_或_和_非_,能实现这三种逻辑关系的电路分别是_与门电路_、_或门电路_和_非门电路_。100.逻辑电路的两种逻辑体制中,正逻辑的高电平用_表示,低电平用_表示;负逻辑的高电平用_表示,低电平用_表示。101.在最基本的逻辑门电路中,利用二极管的开关特性构成的基本逻辑门电路是_与门_和_或门_,而利用三极管的开关特性构成的基本逻辑门电路是_。102.TTL集成“

11、与非”门电路是由_输入级_、_中间级_和_输出级_三部分组成。103.MOS门电路以_绝缘栅型场效应管_为基本元件组成,MOS场效应管有_NMOS_和_两类。104._CMOS传输门_是一种控制信号能否通过的电子开关。105.二进制只有_和_两个数码,计数规律是_,十进制有_个数码,计数规律是_。106.(365)10=(_)2107.8421BCD码是一种_有权_码,即从高位到低位的二进制数码的_,分别是_、_、_和_。108.逻辑函数的表示方法有_逻辑函数式_、_和_。109.逻辑图是由_和_等逻辑符号及它们之间的_所构成的图形。110.组合逻辑电路是数字逻辑电路中的一种类型,它是由若干个

12、_和_组成的,是一种_逻辑电路。111.组合逻辑电路的特点是该电路在任一时刻的输出状态取决于该时刻电路的_状态,与电路_无关。112.常用的组合逻辑电路是_和_。113.三位二进制编码器有_个输入端;_个输出端。114.需将十进制数09编成二进制代码,最少需要_位二进制代码。115.译码器又称为_器,可分为_和_。116.显示译码器有_、_和_等。117.按七段数码显示器内二极管的连接方式不同,可分为_和_两种方式。118.触发器是最常用的具有_的基本单元电路。119.触发器和时序逻辑电路都具有_功能,在某一时刻的输出不仅取决于此时的_,还与电路_有关。120“与非”门构成的基本RS触发器,输

13、入端是_和_,输出端是_和_。将_称为触发器的0状态,_称为触发器的1状态。121.“与非”门构成的基本RS触发器时,其输出端状态为_。122.触发器电路中,端、端的根据需要预先将触发器_或_,而不受_的同步控制。123.在时钟脉冲的控制下,JK触发器根据输入信号J、K的不同情况,具有_、_、_和_功能。124.在时钟控制脉冲下,JK触发器输入端J=0、K=0时,触发器状态为_;J=0、K=1时,触发器状态为_ ; J =1、K=0时,触发器状态为_; J =1、K=1时,触发器状态随CP脉冲的到来而_。125.在CP脉冲到来后,D触发器的状态与其_的状态相同。126.在时钟脉冲控制下T触发器

14、具有_保持_和_功能。127.T触发器受T端输入信号控制,T=_时,不计数;T=_时计数,因此,它是一种可控的计数器。128.寄存器是一种用来暂时存放_的逻辑部件,由_和_组成,它具有_、_和_的功能。129.寄存器中,一个触发器可以存放_位二进制代码,要存放n位二进制代码,就要有_个触发器。130.按逻辑功能的不同,寄存器可分为_和_。131.计数器是由_和_组成的一种_电路,它可以用来_输入脉冲的个数,还可以用来_、_或者进行数字运算等。132.计数器按计数的进制不同,可分为_ _、_ _和_计数器。133.计数器按计数过程中数字的增减可分为_、_和_。134.将模拟信号转换成数字信号的电

15、路称为_转换器,简记为_;将数字信号转换为模拟信号的电路称为_转换器,简记为_。135.一个n位DAC是由_、_、_、_和_等组成。136.模/数转换器通常要经过_、_、_和_四个步骤来完成。137.数字信号的特点是在_上都是断续变化的,其高电平和低电平常用_和_。139.数字电路中,常用的数制除十进制外,还有_、_进制。常用的编码有_8421BCD码_、_等。140.描述脉冲波形的主要参数有_、_、_、_、_、_。141.逻辑代数中与普通代数相似的定律有_、_、_。摩根定律又称为_。142.模拟信号是在时间上和数值上都是_变化的信号。143.常见的脉冲波形有,矩形波、_、三角波、_和阶梯波。

16、144.数字电路研究的对象是电路的_之间的逻辑关系。145.理想二极管正向导通时,其端电压为0,相当于开关的_。146.数字信号是指在时间和数值上都是_的信号,是脉冲信号的一种。147.TTL集成电路的电源电压为_V,TTL集成电路的输出_直接接地或电源正极。148.逻辑函数Y=A+B+C,若A=B=1、C=0,则Y=_。149.组合逻辑电路的分析,一般按以下步骤进行:第一步:根据给定的逻辑电路,写出_。第二步:化简逻辑电路的_。第三步:根据化简后的逻辑函数表达式列_。第四步:描述_逻辑电路实现的功能_。150.数字电路中的逻辑电路按功能可分为_电路和_电路两种类型。151.一个输出N位代码的

17、二进制编码器,可以表示_种输入信号。152.译码器按具体功能不同分为_、_、_三种。153.当两个本位数相加,考虑_进位数时,叫_。154.全加器一个输出为_,另一个输出为_。155.二-十进制编码器是将_分别编成对应的_的电路。156.使用_门可以实现总线结构;使用_门可实现“线与”逻辑。157.半导体数码管按内部发光二极管的接法不同,可分为_和_两种。158.TTL门输入端口为_逻辑关系时,多余的输入端可_处理。159.一般TTL集成电路和CMOS集成电路相比,_集成门的带负载能力强,_集成门的抗干扰能力强;_集成门电路的输入端通常不可以悬空。160.能将某种特定信息转换成机器识别的_制数

18、码的逻辑电路,称之为_器。161.全加器有_个输入,_个输出。162.电路的分析是根据给定的_电路,写出_表达式,并以此来描述它的_,确定_对于_的关系。163.RS触发器按结构不同可分为无时钟输入端的_触发器和有时钟输入部端的_触发器。164.通常把一个CP脉冲引起触发器两次翻转的现象称为_。165.RS触发器提供了_、_、_三种功能。166.D触发器提供了_、_两种功能。167.JK触发器提供了_、_、_、_四种功能。168.触发器具有_个稳定状态,在输入信号消失后,它能保持_不变。169.主从触发器是一种能防止_现象的实用触发器。170.同步RS触发器状态的改变是与_信号同步的。171.

19、与非门构成的基本RS触发器中,当=0,=1时,其输出状态是_。172.在时钟脉冲控制下,根据输入信号及J、K的不同情况,能够具有_、_、_和_功能的电路,称为JK触发器。173.同步RS触发器状态的改变是与_信号同步的。174.DAC的分辨率是指_。175.完成一次A/D转换所需要的时间称为_。176.衡量A/D转换器性能的两个重要指标是_、_。177.单稳态触发器暂稳态维持的时间取决于_的快慢,单稳态触发器主要用于_、_、_方面。178.单稳态触发器是一种_电路,在外加触发脉冲信号输入后,能够产生具有一定宽度和幅度的_信号。179.施密特触发器具有_特性,回差电压为_。180.DAC的转换精

20、度是指_。181.输入一定频率的正弦波,适当调节施密特触发器的回差电压,输出矩形波的脉冲宽度_改变,其频率_改变。182.施密特触发器是一种_触发器,具有_个穏态。183.多谐振荡器电路没有_,电路不停地在两个_之间转换,而这个转换的快慢主要取决于_的速度。184.单稳态触发器可用于实现脉冲信号的_、_和_等功能。185.当时序逻辑电路的触发器位数为n,电路状态按_数的自然态序循环,经历的独立状态为2n个,这时,我们称此类电路为_计数器。_计数器除了按_分类外,按计数的_规律可分为_计数器、_计数器和_计数器。186.寄存器可分为_寄存器和_寄 存器,集成74LS194属于_移位寄存器。187

21、._器是可用来存放数码、运算结果或指令的电路,通常由具有存储功能的多位_器组合起来构成。一位_器可以存储1个二进制代码,存放n个二进制代码的_器,需用n位_器来构成。188.在_计数器中,要表示一位十进制数时,至少要用_位触发器才能实现。十进制计数电路中最常采用的是用_代码来表示一位十进制数。189.时序逻辑电路按各位触发器接受_信号的不同,可分为_步时序逻辑电路和_步时序逻辑电路两大类。在_步时序逻辑电路中,各位触发器无统一的_信号,输出状态的变化通常不是_发生的。190.用来累计和寄存输入脉冲数目的部件称为_-。191.电路的输出状态不仅与该时刻的_有关,而且与电路的_有关,具备这种逻辑功

22、能特点的电路叫做时序逻辑电路。时序逻辑电路是由_和_两部分组成。192.把JK触发器_就构成了T触发器,T触发器具有的逻辑功能是_和_。193.同步RS触发器,在正常工作时,不允许输入端R=S=_,约束条件为_。194.组合逻辑电路的基本单元是_。195.两个与非门组成的基本RS触发器,在正常工作时,不允许_。196.通常把一个Cp脉冲引起触发器两次翻转的现象称为_。197.D触发器提供了_、_两种功能。198.电路的分析是根据给定的_电路,写出_表达式,并以此来描述它的_,确定_对于_的关系。199.全加器有_个输入,_个输出。200.一般TTL集成电路和CMOS集成电路相比,_集成门的带负

23、载能力强,_ 集成门的抗干扰能力强;_集成门电路的输入端通常不可以悬空。数字电子技术习题库填空题答案一、填空题1=(11100.01)2=(00101000.00100101)8421BCD = (01101011.0010) 2= (153.1) 82 多谐振荡器 ; 施密特触发器 。3 0。4 。5 2 , 2 6 。7 13 , 8 。 8 取样和保持 . 量化和编码 。9(10010001)8421BCD, (11)1010 0 。11 产生矩形脉冲 。12 高电平 , 低电平 , 高阻 .13 。14 10 , 8 15 数字信号 。16正逻辑 。17 十进制 、 二进制 、 十六进

24、制 。18 8421BCD 、 5421BCD 、 余3BCD 、 2421码 、 格雷码 。19 与 、 或 、 非 。20公式法 、 卡诺图法 。21 分立元件电路 和 集成电路 两类。22竞争冒险现象 。23基本RS触发器 、 同步RS触发器 、 维持阻塞触发器 、 主从触发器、边沿触发器 。24 无稳态电路 。25 四位二进制 8421BCD码。26 功耗小 、 抗干扰能力强 、 带负载能力强 、 集成度高 、 电源电压允许范围较大, 工作速度低 。 272021222328定时 、 延时 和 整形 。 29 数字量 模拟量 。 30高电平 低电平。 1或0。31 记忆 输出 原来所处

25、32上限阈值电平,下限阈值电平。33 二进制编码器34 两 外界信号 35 稳态 , 暂稳态 。 截止 和饱和 。 输入 无关 。 RS 、 JK 、 T 和 D 。 两 输入信号 40 双 单 41 编码 器、 译码 器、 选择 器42边 空翻 43 RC参数 , 无关 。44 二进制 输出 45存放 、 接收 及 传送 。46、。47 2 。 1 或 0 。48 0 1 。49 8 , 350 计数 触发器 51 多谐振荡器 、 单稳态触发器 和 施密特触发器。52F/= 。53(100011.01)2=( 00110101.00100101 )8421BCD54地址线 数据线 。55模拟

26、量 数字量 。56 异步 同步 57。58. 。59(92)10 , (011)16 。60 2 进位 。61 与 和 或 62。63 1 。64 记忆 65 代数法 和 卡诺图法 。66=(100101.1)2=(45.4)86711根,8根。68 双拍和 单拍 。69 64 。70 电平 输出电压变化滞后 。71(58A)16= ( 010110001010) 2=( 1418)1072 矩形脉冲 。73OC门,线与功能。 7412 根, 2 根。 75(15)10 、(1010010001)8421BCD。76 取样 。77 反向恢复时间 。78地坛 79 定时 。 80 单 81 空翻

27、 82。83正逻辑 。84 组合逻辑电路 和 时序逻辑电路 两类。85与或86 (01010010.00010101 ) 2=(122.052 )887 左 或 右移 。88 二十进制 和 显示 89COMS电路不用的多余端 不能 悬空。90 基本 。91 。 92 或门 。93 计数 94 AB+C 。95 16 根, 1 根。96 1001 时, 1 97 取样 、 保持 98 与阵列 或阵列 99._与_、_或_和_非_,_与门电路_、_或门电路_和_非门电路_。100._1_0_0_1_表示。101._与门_和_或门_非门。102_输入级_、_中间级_和_输出级_103_绝缘栅型场效应管_NMOS_和_PMOS_两类。_CMOS传输门_ 105._0_和_1_逢二进一_,_10_逢十进一_。106.(365)10=(_101101101_)2107_有权_权_,分别是_8_、_4_、_2_和_1_。108._逻辑函数式_、_真值表_和_逻辑电路图_。109._基本门_和_复合门_连线_ 110._基本逻辑门电路_和复

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论