数字集成电路(中文)电路设计题_第1页
数字集成电路(中文)电路设计题_第2页
数字集成电路(中文)电路设计题_第3页
数字集成电路(中文)电路设计题_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、在MOS晶体管级设计完成功能为FA|(BCDIBE)的CMOS静态逻辑门、为了使设计出的电路具有最小延时提出个MOS晶体管的尺寸比例。分析下图电路功能,并指出其优缺点和可能存在的问题。图1版图分析题:N阱a图2参照图2,写出版图对应的逻辑表达式;图 画出晶体管级电路图;描述此类电路的特点和主要应用场合。版图分析题:图3参照图3,写出版图对应的逻辑表达式画出晶体管级电路图版图分析题:12图 参照图4,(a)写出版图对应的逻辑表达式(b)画出晶体管级电路图逻辑设计题:请分别采用标准CMOS设计方法、镜像电路设计方法、基于传输门的方法设计一个两输入的XOR电路。分析图5电路工作原理,说明该电路完成什

2、么功能。分析该电路的建立时间、保持时间、以及clk_q的时间。图5设计两输入CMOS同或门,要求画出其晶体管电路图。分析图6,i和2为两相时钟,且1超前2,分析下面电路工作过程,并说明功能。21NMOS电路设计题:用CMOS传输门和反向器设计一个上升沿触发的D触发器。11.使用互补CMOS电路实现逻辑表达式F=A(B+C+D)(B+E)+G,当反相器的NMOSW/L=2,PMOSW/L=4时输出电阻相同,根据这个确定该网络中各个器件尺寸。12.分析下面电路,分析其工作原理,并给出该电路实现的逻辑功能。(给出分析过程)On13考虑图3,下面的CMOS晶体管网络实现什么逻辑功能?反相器的NMOSW/L=2,PMOSW/L=4时输出电阻相同,根据这个确定该网络中各个器件尺寸。最初的输入模式是什么,必须采用哪一种输入

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论