实验5 十进制加法计数器设计_第1页
实验5 十进制加法计数器设计_第2页
实验5 十进制加法计数器设计_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

十进制计数器74HC160 一片,其引脚特性如图5-1所示。图5-1十进制计数器74HC160芯片封装图图5-2七段译码器74LS48芯片封装图实验5十进制加法计数器设计【实验目的】了解触发器的设计过程掌握D触发器与JK触发器芯片外围特性掌握D触发器与JK触发器的工作过程。掌握无源晶振电路设计。【实验内容】绘制无源晶振电路绘制脉冲控制下单个触发器工作电路在面包板上实现D触发器与JK触发器工作电路。【实验器件】1.1) MR=0,计数器清零。MR=1,PE=0,装入初始值。MR=1,PE=1, CET=CEP=1,计数MR=1,PE=1, CET或CEP至少一个为0,计数值保持不变,这里,可以把CET设为1,CEP用开关控制。2.七段译码器74LS48 一片,其引脚特性如图5-2所示。3. 8字数码管1片,其引脚特性如图5-3所示图5-3 8字数码管芯片封装图12个10k的电阻和8个发光二极管,一个8路开关,5v电源,面包板一块,导线若干条。晶振电路与CD4060【实验步骤】1.在Cadence中绘制如图5-4所示的原理图图5-4十进制计数电路图3.在面包板上实现该电路根据实

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论