计算机组成原理练习答案_第1页
计算机组成原理练习答案_第2页
计算机组成原理练习答案_第3页
计算机组成原理练习答案_第4页
计算机组成原理练习答案_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、-. z.计算机组成原理练习3一、单项选择题1.设存放器容为80H,假设它对应的真值是 127,则该机器数是 。A.原码B.补码C.反码D.移码2.假设浮点数用补码表示,则判断运算结果是否为规格化数的方法是_。A.阶符与数符一样为规格化数;B.阶符与数符相异为规格化数;C.数符与尾数小数点后第一位数字相异为规格化数;D.数符与尾数小数点后第一位数字一样为规格化数。3.设机器数字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其寻址围是。A.224B.223C.222D.2214.在中断接口电路中,向量地址可通过送至CPU。A.地址线B.数据线C.控制线D.状态线5.在程序的执行过程中

2、,Cache与主存的地址映象是由。A.程序员调度的;B.操作系统管理的;C.由程序员和操作系统共同协调完成的;D.硬件自动完成的。6.总线复用方式可以_。A.提高总线的传输带宽;B.增加总线的功能;C.减少总线号线的数量;D.提高CUP利用率。7.以下说法中正确的选项是。A.Cache与主存统一编址,Cache的地址空间是主存地址空间的一局部;B.主存储器只由易失性的随机读写存储器构成;C.单体多字存储器主要解决访存速度的问题;D.Cache不与主存统一编址,Cache的地址空间不是主存地址空间的一局部。8.在采用增量计数器法的微指令中,下一条微指令的地址_。A.在当前的微指令中;B.在微指令

3、地址计数器中;C.在程序计数器;D.在CPU中。9.由于CPU部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由_来确定。A.指令周期;B.存取周期;C.间址周期;D.执行周期。10.RISC机器_。A.不一定采用流水技术;B.一定采用流水技术;C.CPU配备很少的通用存放器;D.CPU配备很多的通用存放器。11.在以下寻址方式中,寻址方式需要先计算,再访问主存。A.立即;B.变址;C.间接;D.直接。12.在浮点机中,判断补码规格化形式的原则是_。A.尾数的第一数位为1,数符任意;B.尾数的符号位与第一数位一样;C.尾数的符号位与第一数位不同;D.阶符与数符不同。13.I

4、/O采用统一编址时,进展输入输出操作的指令是_。A.控制指令B.访存指令C.输入输出指令D.程序指令14.设机器字长为32位,存储容量为16MB,假设按双字编址,其寻址围是。A.8MBB.2MC.4MD.16M15.寻址对于实现程序浮动提供了较好的支持。A.间接寻址B.变址寻址C.相对寻址D.直接寻址16.计算机使用总线构造的主要优点是便于实现积木化,同时_。A.减少了信息传输量B.提高了信息传输的速度C.减少了信息传输线的条数D.加重了CPU的工作量17.以下表达中错误的选项是_。A.指令周期的第一个操作是取指令;B.为了进展取指令操作,控制器需要得到相应的指令;C.取指令操作是控制器自动进

5、展的;D.指令周期的第一个操作是取数据。18.I/O与主主机交换信息的方式中,DMA方式的特点是_。A.CPU与设备串行工作,传送与主程序串行工作;B.CPU与设备并行工作,传送与主程序串行工作;C.CPU与设备并行工作,传送与主程序并行工作;D.CPU与设备串行工作,传送与主程序并行工作。19.假设9BH表示移码含1位符号位其对应的十进制数是_。A.27B.-27C.-101D.10120.计算机系统中的存贮器系统是指_。A.RAM存贮器B.ROM存贮器C.主存贮器D.cache、主存贮器和外存贮器21.EEPROM的意义是。A.只读存储器C.可编程只读存储器B.可擦可编程只读存储器D.电可

6、擦可编程只读存储器22.一个16K32位的存储器,其地址线和数据线的总和是 。A.48B.46C.36D.3223.*计算机字长是16位,它的存储容量是1MB,按字编址,它的寻址围是 。A.512KB.1MC.512KBD.1MB24.相联存贮器是按_进展寻址的存贮器。A.地址方式B.堆栈方式C.容指定方式D.地址与堆栈方式25.浮点数的表示围和精度取决于 。A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数;C.阶码的位数和尾数的位数;D.阶码的机器数形式和尾数的机器数形式。26.以下表达_是正确的。A.外部设备一旦发出中断请求,便立即得到CPU的响应;B.外部设备一旦发出中

7、断请求,CPU应立即响应;C.中断方式一般用于处理随机出现的效劳请求;D.程序查询用于键盘中断。27.加法器采用先行进位的目的是_ 。A.优化加法器的构造;B.节省器材;C.加速传递进位信号;D.增强加法器构造。28.变址寻址方式中,操作数的有效地址是_。A.基址存放器容加上形式地址位移量;B.程序计数器容加上形式地址;C.变址存放器容加上形式地址;D.存放器容加上形式地址。29.指令存放器的位数取决于_。A.存储器的容量B.指令字长C.机器字长D.存储字长30.在大量数据传送中常用的且有效的检验法是。A.CRC码B.海明码C.偶校验码D.奇校验码二、填空题32位字长的浮点数,其中阶码8位含1

8、位阶符,基值为2,尾数24位含1位数符,则其对应的最大正数是 【1】 ,最小的绝对值是 【2】 ;假设机器数采用补码表示,且尾数为规格化形式,则对应的最小正数是 【3】 ,最小负数是 【4】 。均用十进制表示一般8位的微型机系统以16位来表示地址,则该计算机系统有【5】个地址空间。主存和cache在存储管理上常用的替换算法有【6】 、【7】 等。微指令的编码方式有多种,假设其操作控制字段每1位代表一个微命令,这种编码方式称为【8】编码方式。CPU从主存取出一条指令并执行该指令的时间叫做【9】 ,它常常用假设干个【10】来表示,而后者又包含有假设干个【11】 。实现机器指令的微程序一般存放在【控

9、制存储器】中,而用户程序存放在【13】 。假设存储芯片容量为128K8位,访问该芯片需要【14】 位地址,假定该芯片在存储器中首地址为A0000H,末地址为【15】 。*Cache被成256块(块号为0-255),每个主存只与唯一的Cache块对应,主存第N块映射到Cache的块号为N Mod 256,这种映射称为【16】映射。设n =16位不包括符号位在,补码Booth算法需做 【17】 次移位,最多做 【18】 次加法。10CPU在【19】时刻采样中断请求信号(在开中断情况下),而在【20】时刻去采样DMA的总线请求信号二、填空题2(1-2)【2】22【3】22【4】-2【5】65536

10、【6】先进先出算法(FIFO) 【7】近期最少使用算法LRU【7】直接【9】指令周期 【10】机器周期 【11】时钟周期 【12】控制存储器【13】存储器【14】17 【15】BFFFFH 【16】直接【17】16 【18】17 【19】指令周期完毕前【20】总线周期完毕前三、计算题1、设*=+,y=+,试用变形补码计算*+y。答: *=+=0.1011,y=+=0.0111=00.1011, =00.0111此时,符号位为01,表示溢出,又因第一位符号位为0,表示结果的真正符号,故01表示正溢出。 2、设机器数字长为8位含一位符号,假设A=+15,B=+24,求 A-B补并复原成真值。3、一

11、个双面5英寸软盘片,每面40个磁道,每磁道8个扇区,每个扇区512个字节,试问盘片容量为多少?该盘驱动器转速为600转分,则平均等待时间为多少?最大传输速率为多少?软盘总容量面数每面道数每道扇区数每扇区字节数2408512320KB 平均等待时间为一转所需时间的一半,即1/2(60秒/600)50ms 盘每秒转10圈,每圈读一个磁道,为51284096字节,所以最大数据传输率为4096字节10/S40KB/S 4、假设阶码取3位,尾数取6位(均不包括符号位),机器数形式自定,浮点数运算规则计算下式结果并给出真值。5、在异步串行传送系统中,字符的格式为:1个起始位,8个数据位,1个校验位,2个停

12、顿位。假设每秒传送120个字符,试求传送的波特率和比特率。波特率=1+8+1+2*120=1440bps比特率=8*120=960bps四、问答题1*机主存容量为4M32位,且存储字长等于指令字长,假设该机的指令系统具备129种操作。操作码位数固定,且具有直接、间接、立即、相对、基址、变址六种寻址方式。1画出一地址指令格式并指出各字段的作用;2该指令直接寻址的最大围十进制表示;3一次间址的寻址围十进制表示;4相对寻址的位移量十进制表示。解:一地址指令格式为OPMAOP操作码字段,共9位,可反映129种操作;M寻址方式特征字段,共3位,可反映6种寻址方式;A形式地址字段,共32 9 3 = 20

13、位 直接寻址的最大围为220= 2048由于存储字长为32位,故一次间址的寻址围为232相对寻址的位移量为 1024 + 10232能不能说机器的主频越快,机器的速度就越快,为什么?答:不能说机器的主频越快,机器的速度就越快。因为机器的速度不仅与主频有关,还与机器周期中所含的时钟周期数以及指令周期中所含的机器周期数有关。同样主频的机器,由于机器周期所含时钟周期数不同,机器的速度也不同。机器周期中所含时钟周期数少的机器,速度更快。此外,机器的速度还和其他很多因素有关,如主存的速度、机器是否配有Cache、总线的数据传输率、以及机器是否采用流水技术等等。机器速度还可以用MIPS每秒执行百万条指令数

14、和CPI执行一条指令所需的时钟周期数来衡量。3设*机配有A、B、c三台设备,其优先顺序是A,B,c,为改变中断处理次序,将它们的屏蔽字分别设置为如表所示:请按图中的时间轴给出的设备请求中断的时刻,画出cPu执行程序的轨迹。设A、B中断效劳程序的执行时间均为20 us。4程序查询方式和程序中断方式都要由程序实现外围设备的输入输出,它们有何不同?程序查询方式是用户在程序中按排一段输入输出程序,它由I/O指令、测试指令和转移指令等组成。CPU一旦启动I/O后,就进入这段程序,时刻查询I/O准备的情况,假设未准备就绪就踏步等待;假设准备就绪就实现传送。输入输出的全部过程中,CPU停顿自身的操作。程序中

15、断方式虽也要用程序实现外部设务的输入、输出,但它只是以中断效劳程序的形式插入到用户现行程序中。即CPU启动I/O后,继续自身的工作,不必查询I/O的状态。而I/O被启动后,便进入自身的准备阶段,当其准备就绪时,向CPIJ提出中断请求,此时假设满足条件,CPU暂停现行程序,转入该设备的中断效劳程序,在效劳程序中实现数据的传送。5设CPU有以下部件:PC、IR、SP、AC、MAR、MDR和CU(见以下图),写出间接寻址的取数指令LDA *在取指周期、间指周期、执行周期的微操作命令。取指周期:PCMARM,CUM,MMDRIR PC+1(PC)间指周期:IR(Ad)MARM,CUM,MMDR执行周期

16、:MDRMARM,CUM,MMDRR06、设主存容量为256K字,CACHE容量为2K字,块长为4个字。 1设计CACHE的地址格式,CACHE中可装入多少块数据? 2在直接映射方式下,设计设技主存地址格式。 3在四路组相联映射下,设计设技主存地址格式。 4在全相联映射下,设计设技主存地址格式。解:(1) cache中可装入多少块数据=2K/4=512块 (2) 在直接映射方式下,设计主存地址格式为了 主存标记字块地址块地址792(3) 在四路组相联映射方式下,设计主存地址格式为 主存标记组地址块地址972(4) 在全相联映射方式下,设计主存地址格式为 主存标记块地址162设计算机采用直接映象cache,主存容量为4MB,cache容量为4096B,字块长度为8个字,每字32位,试分析主存的地址格式。五、设计题设CPU共有16根地址线,8根数据线,并用作访存控制信号低电平有效,用作读写控制信号高电平为读,低电平为写。现有以下芯片及各种门电路门电路自定,如下图。画出CPU与存储器的连接图,要求:1存储芯片地址空间分配为:最小4K地址空间为系统程

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论