实验五集成触发器_第1页
实验五集成触发器_第2页
实验五集成触发器_第3页
实验五集成触发器_第4页
实验五集成触发器_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验五 集成触发器一、实验目的 1.掌握D触发器和JK触发器的逻辑功能。 2.掌握D触发器和JK触发器功能的测试法 。二、所用器件 双D触发器74LS74、双JK触发器74LS112的管脚排列如图7.5.1所示。12三、设计要求 1设计测试D触发器特性表的实验步骤。 2设计测试JK触发器特性表的实验步骤。 3利用JK触发器构成时钟脉冲的二分频和四分频。 4设计将D触发器转换为JK触发器的电路(用与非门完成转换)。3四、预习要求 1. 熟练掌握触发器的逻辑功能及其描述方法,完成设计 任务。 2设计实验电路的连线图。五、实验内容 1D触发器逻辑功能测试 4 将D触发器的VCC端接至+5V电源上,将

2、GND(地端)接到电源的地端,用万用表检查集成片上的5V电压。按图7.5.2连接电路,按表7.5.1测试D触发器的逻辑功能。(1)观察D触发器的置“0”和置“1”功能(表7.5.1中1、2两项)把检测结果填入表7.5.1。5 (2) D触发器D端的控制功能(表7.5.1中3、4、5、6项)原状态用Qn直接置0端Rd和置1端Sd来改变,但务必注意,在置完原状态后,应将强迫置“0”端和强迫置“1”端均置为 “1”态。6 例如,在做第3项测试时,因为在第2项做完时Q=1,须将Rd端置为“0”,使Q=0,即将初态置为“0”,然后应将Rd置为“1”,否则,D和CP端都将无法起作用。当D、Qn按表7.5.1中每种状态组合时,来一个手动单脉冲(作CP脉冲)后,即得到新状态Qn+1,把检测结果填入表7.5.1。7 2. JK触发器逻辑功能测试 (1) 按图7.5.3连接电路,按表7.5.2测试JK触发器的逻辑功能,方法同上。8(2) 由JK触发器构成触发器 根据JK触发器的特性方Qn+1=J?+?Qn,将它转换为触发器的最简单方法就是令J=K=1,测试电路可参考图7.5.4,连续脉冲取自实验箱,频率1kHz。用示波器同时观察CP和Q的波形。注意Q在CP的哪个沿翻转,测量它们的频率关系。在此基础上,用两个JK触发器构成对时钟脉冲的四分频电路并加以测试。910 (3) 测试由D触发器转换

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论