中国海洋大学微机原理练习参考答案1-2_第1页
中国海洋大学微机原理练习参考答案1-2_第2页
中国海洋大学微机原理练习参考答案1-2_第3页
中国海洋大学微机原理练习参考答案1-2_第4页
中国海洋大学微机原理练习参考答案1-2_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第1章微型计算机概述1.1微处理器、微型计算机和微型计算机系统三者之间有什么不同?答: 微处理器是微型计算机的核心,是微型计算机的一部分。它是集成在一块芯 片上的CPU,由运算器和控制器组成。 微型计算机包括微处理器、存储器、I/O接口和系统总线,是微型计算机系统的主 体。微型计算机系统包括微型计算机、外设及系统软件三部分。1.2 CPU在部结构上由哪几部分组成?CPU应具备哪些主要功能?答:1.CPU在部结构上由以下几部分组成:算术逻辑部件(ALU);累加器和通用寄存器组;程序计数器(指令指针卜指令寄存器和译码器;时序和控制部件。2.CPU应具备以下主要功能:可以进行算术和逻辑运算;可保存少

2、量数据;能对指令进行译码并执行规定的动作;能和存储器、外设交换数据;提供整个系统所需要的定时和控制; 可以响应其他部件发来的中断请求。累加器和其他通用寄存器相比,有何不同?答:许多指令的执行过程以累加器为中心;输入/输出指令一般也以累加器来完成。微处理器的控制信号有哪两类?答:一类是通过对指令的译码,由CPU部产生的。这些信号由CPU送到存储器、I/O接口电路和其他部件。另一类是微型机系统的其他部件送到CPU的。通常用来向CPU发出请求。如中断请求、总线请求等。微型计算机采用总线结构有什么优点?答:首先是系统中各功能部件之间的相互关系变为各个部件面向总线的单一关系。其次是一个部件只要符合总线标

3、准,就可以连接到采用这种总线标准的系统中,使系统功能得到扩充。数据总线和地址总线在结构上有什么不同之处?如果一个系统的数据和地址合用一 套总线或者合用部分总线,那么,要靠什么来区分地址或数据?答:1.数据总线是双向三态;地址总线是单向输出三态。2.数据和地址复用时, 必须有一个地址选通信号来区分该总线上输出的是地址还 是数据。1.7控制总线传输的信号大致有哪几种?答:包括CPU送往存储器和I/O接口的控制信号,如读信号、写信号、中断响应信 号、存储器和I/O接口区分信号等。还包括其他部件送到CPU的信号,如时钟信号、中断请求信号、准备就绪信号等。第2章 8086微处理器总线接口部件有哪些功能?

4、请逐一进行说明。答:1.总线接口部件的功能是负责与存储器、I/O端口传送数据。2.具体讲: 总线接口部件要从存取指令送到指令队列;CPU执行指令时,总线接口部件要配合执行部件从指定的存单元 或者外设端口中取数据,将数据传送给执行部件,或者把执行部件的操作结果 传送到指定的存单元或外设端口中。8086的总线接口部件由哪几部分组成?答:4个段地址寄存器 CS、DS、ES、SS; 16位的指令指针寄存器IP; 20位的地址 加法器;6字节的指令队列。段寄存器CS=1200H,指令指针寄存器IP=FF00H,此时,指令的物理地址为多少?指向这一物理地址的 CS值和IP值是唯一的吗?答:1.该指令的物理

5、地址 =CSX 10H+IP=21F00H。2.指向这一物理地址的 CS值和IP值不是唯一的。8086的执行部件有什么功能?由哪几部分组成?答:1.8086的执行部件的功能是负责指令的执行。2.4个通用寄存器 AX、BX、CX、DX ; 4个专用寄存器 BP、SP、SI、DI ;标志 寄存器FLAGS和算术逻辑单元ALU。状态标志和控制标志有何不同?程序中是怎样利用这两类标志的?8086的状态标志和控制标志分别有哪些?答:1.不同之处在于:状态标志由前面指令执行操作的结果对状态标志产生影响,即 前面指令执行操作的结果决定状态标志的值。控制标志是人为设置的。2.利用状态标志可进行计算和判断等操作

6、。利用控制标志可对某一种特定功能(如单步操作、可屏蔽中断、串操作指令运行的方向)起控制作用。3.8086的状态标志有: SF、ZF、PF、CF、AF和OF计6个。8086的控制标志有: DF、IF、TF计3个。8086/8088和传统的计算机相比在执行指令方面有什么不同?这样的设计思想有什么优点?答:1.传统的计算机在执行指令时,指令的提取和执行是串行进行的。8086/8088 CPU的总线接口部件和执行部件在提取和执行指令时是并行同时工作的。2.8086/8088 CPU的设计思想有力地提高了 CPU的工作效率,这也正是8086/8088 成功的原因之一。总线周期的含义是什么?8086/80

7、88的基本总线周期由几个时钟组成?如一个 CPU的时钟频率为24MHz,那么,它的一个时钟周期为多少? 一个基本总线周期为多少? 如主频为15MHz呢?答:1.总线周期的含义是总线接口部件完成一个取指令或传送数据的完整操作所需的最少时钟周期数。2.8086/8088的基本总线周期由 4个时钟周期组成。.当主频为 24MHz 时,T1/24MHz =41.7ns, T 总=4T = 167ns。.当主频为 15MHz 时,T=1/15MHz = 66.7ns, T 总=4T = 267ns。2.8在总线周期的T1、T2、T3、T4状态,CPU分别执行什么动作?什么情况下需要插入等待状态Tw? T

8、w在哪儿插入?怎样插入?答:1.在总线周期的Ti、T2、T3、T4状态,CPU分别执行下列动作:Ti状态:CPU往多路复用总线上发出地址信息,以指出要寻找的存储单元 或外设端口的地址。T2状态:CPU从总线上撤销地址,而使总线的低16位浮置成高阻状态,为传输数据做准备。总线的高4位(A19A16)用来输出本总线周期的状态信息。T3状态:多路总线的高 4位继续提供状态信息。低 16位(8088为低8位) 上出现由CPU写出的数据或者 CPU从存储器或端口读入的数据。T4状态:总线周期结束。.当被写入数据或者被读取数据的外设或存储器不能及时地配合CPU传送数据。这时,外设或存储器会通过 READY

9、 ”信号线在T3状态启动之前向 CPU发 一个“数据未准备好的信号,于是CPU会在T3之后插入一个或多个附加的 时钟周期Two.Tw插在T3状态之后,紧挨着 T3状态。.插入的Tw状态时的总线上白M言息情况和T3状态的信息情况一样。当 CPU收到存储器或外设完成数据传送时发出的“准备好”信号时,会自动脱离Tw状态而进入T4状态。从引腿信号上看,8086和8088有什么区别?答:8086有16根数据/地址复用总线,8088只有8根,称AD7ADo。8086的第28腿为M/IO, 8088的第28腿为M/历(为兼容8080等)。8086的第34腿为BHE居,8088的第34腿为Ss0 。在对存储器

10、和I/O设备读写时,要用到IOR、IOW、MR、MW信号,这些信号在 最大模式和最小模式时分别可用怎样的电路得到?请画出示意图。M/IOIORM/IO答:1.最小模式(以8086为例):2.最大模式:用8288总线控制器来实现。2.11 CPU启动时,有哪些特征?如何寻找8086/8088系统的启动程序?答:1.CPU启动时,有以下特征:部寄存器等置为初值;禁止中断(可屏蔽中断);从FFFF0H开始执行程序;三态总线处于高阻状态。2.8086/8088系统的启动程序从 FFFF0H单元开始的无条件转移指令转入执行。2.12CPU在8086的微机系统中,为什么常用 AD0作为低8位数据的选通信号

11、?答:因为每当CPU和偶地址单元或偶地址端口交换数据时,在T1状态,AD0引腿传送的地址信号必定为低电平。而CPU的传输特性决定了只要是和偶地址单元或偶地址端口交换数据,则CPU必定通过总线低8位即AD7AD0传输数据。可见2.13AD。可以用来作为接于数据总线低8位上的8位外设接口芯片的选通信号。8086和8088在最大模式或最小模式时,引腿信号分别有什么不同?答:在此两种模式中,只有第 2431腿的信号不同。引腿 号2425262728293031最小模式信号INTAALEDENdt/rM/ IOWRHLDAHOLD最大模式信号QSiQS0瓯S1S2LOCKRQ /GTiRQ /GTo另外

12、8088的第34腿在最大模式时为高电平, 最小模式时为S&状态信号。8088的第28腿在最小模式时为 M/ IO信号。2.148086和8088是怎样解决地址线和数据线的复用问题的?ALE信号何时处于有效电平?答:1.在总线周期的Ti状态,复用总线用来输出要访问的存储器或I/O端口的地址给地址锁存器8282(3片)锁存;在其他状态为传送数据或作传送准备。地址锁存 器8282在收到CPU发出的地址锁存允许信号 ALE后,锁存地址。2.ALE信号在每个总线周期的 Ti状态为有效高电平。2.15BHE信号和A0信号是通过怎样的组合解决存储器和外设端口的读/写的?这种组合决定了 8086系统中存储器偶

13、地址体及奇地址体之间应该用什么信号来区分?怎样区 分? 答:1.组合情况如下:BHEA0操 作所用的数据引腿00从偶地址开始读/写一个字AD 15AD 010从偶地址单兀或端口读/写一个字节AD 7AD 001从奇地址单兀或端口读/写一个字节AD 15AD 80110从奇地址开始读/写一个字(在A个总线周期, 将低8位数送AD 15AD 8,在第二个总线周期, 将高8位数送AD 7AD 0)AD 15AD 8AD 7AD 02.用A0信号来区分偶地址体和奇地址体。3.当A0=0时选中偶地址体, A0=1时选中奇地址体。2.16RESET信号来到后,CPU的状态有哪些特点?答:复位信号来到后,

14、CPU便结束当前操作,并对处理器标志寄存器FR、IP、DS、SS、ES、其他寄存器及指令队列清0,而将CS设置为FFFFHo当复位信号变为低电平后,CPU从FFFF0H单元开始执行程序。在中断响应过程中,8086往8259A发的两个INTA信号分别起什么作用?答:第一个负脉冲通知外部设备的接口,它发出的中断请求已经得到允许;外设接口收到第二个负脉冲后,往数据总线上放中断类型码,从而 CPU得到了有关此中 断请求的详尽信息。总线保持过程是怎样产生和结束的?画出时序图。答:1.当系统中CPU之外的另一个主模块要求占用总线时,通过 HOLD引腿向CPU 发一个高电平的请求信号。如果CPU此时允许让出

15、总线,就在当前总线周期完成时,于T4状态从HLDA引腿发出一个应答信号,对刚才的HOLD请求做出响应。同时,CPU使地址/数据总线和控制状态线处于浮空状态。总线请求 部件收到HLDA信号后,就获得了总线控制权,在此后一段时间,HOLD和HLDA都保持高电平。在总线占有部件用完总线之后, 会把HOLD信号变为低 电平,表示现在放弃对总线的占有。 8086/8088收到低电平的 HOLD信号后, 也将HLDA变为低电平,这样,CPU又获得了地址/数据总线和控制状态线的 占有权。2.时序图为:2.198086系统在最小模式时应该怎样配置答:1.8086系统在最小模式时的配置是:?请画出这种配置并标出

16、主要信号的连接关系。8086CPU一片,8284A时钟发生器一片,RESETREADY8282地址锁存器三片,8286总线收发器二片。2.连接关系为:2.202.212.222.23时钟发生器的功能是什么?画出它的线路图。答:1.时钟发生器的功能是:提供频率恒定占空比符合标准的时钟信号,对准备好(READY)和复位(RESET)信号进行同步。.线路图见书21页图2.7所示。8086在最大模式下应当怎样配置?最大模式时为什么一定要用总线控制器?总线控 制器的输入信号是什么?输出信号是什么?答:1.8086在最大模式下的配置是:8086CPU 一片,8284A时钟发生器一片,8282地址锁存器三片

17、,8286总线收发器二片,8288总线控制器一片,8259A中断 优先级管理部件一片。.因为在最大模式下,需要用外加电路来对CPU发出的控制信号进行变换和组合,以得到对存储器和I/O端口的读/写信号和对锁存器 8282及总线收发器8286的控制信号。8288总线控制器就是完成上述这些功能的专用芯片。所以 必须用总线控制器。.总线控制器的输入信号是:来自CPU的S;、S;、S0状态信息,时钟 CLK信号,及决定本身工作方式的信号IOB、AEN、CEN。.总线控制器的输出信号是:用来作为CPU进行中断响应的信号INTA ,两组读/写控制信号 MRDC、MWTC、IORC、IOWC ,两个提前的写控

18、制信号 AMWC、 AIOWC ,送给地址锁存器的信号 ALE ,送给数据收发器的信号DEN和DT/ R。在编写程序时,为什么通常总要用开放中断指令来设置中断允许标志?答:因为在复位时,标志寄存器 FR被清0,则IF=0,禁止从INTR进入的可屏蔽中 断,所以必须在编写程序时,用指令来设置中断允许标志。Ti状态下,数据/地址复用总线上是什么信息?用哪个信号将此信息锁存起来?数据 信息是在什么时候给出的?用时序图表示出来。答:I.Ti状态下,数据/地址复用总线上是地址信息。.用ALE信号的下降沿将此地址信息锁存在三片8282中。.数据信息的给出时间分两种:总线读周期时,数据信息在 T3、Tw、T

19、4中间给出;总线写周期时,数据信息在 丁2、T3、Tw、T4中间给出。.时序图如下:CLKA19/S6A16/S3AD15-AD0AD15-AD0ALEBHE/S7地址数据输入BHE 输出画出8086最小模式时的读周期时序。答:见书27页图2.11所示。8086最多可有多少个中断?按照产生中断的方法分为哪两大类?答:1.8086最多可有256个中断。2.按照产生中断的方法分为硬件中断和软件中断两大类。2.26 非屏蔽中断有什么特点?可屏蔽中断有什么特点?分别用在什么场合?答:1.非屏蔽中断的特点有:中断请求从NMI引腿进入,不受中断允许标志IF的影响。非屏蔽中断只有一个,其中断类型码为2。.可

20、屏蔽中断的特点有:中断请求从INTR引腿进入,只有在IF=1时CPU才响应该中断。可屏蔽中断有若干个,其中断类型码可以是5255。.非屏蔽中断用来处理系统的重大故障,如掉电等。可屏蔽中断用在一般外部设 备申请的中断中。2.27 什么叫中断向量?它放在那里?对应于 1CH的中断向量存放在哪里?如果 1CH的中 断处理子程序从5110H:2030H开始,则中断向量应怎样存放? 答:1.中断处理子程序的入口地址就是中断向量。.中断向量放在0段的03FFH区域的中断向量表中。.对应于类型号为1CH的中断向量应放在 0007000073H的4个单元中。.若1CH的中断向量为5110H:2030H ,则中

21、断向量的存放方法为:00070H存放30H, 00071H 存放 20H (IP) ; 00072H 存放 10H , 00073H 存放 51H (CS)。从8086/8088的中断向量表中可以看到,如果一个用户想定义某个中断,应该选择在什么围?答:应该选择在中断类型码为32(20H)255(FFH)围。非屏蔽中断处理程序的入口地址怎样寻找?答:CPU在响应NMI引腿的中断请求时,CPU并不需要从中断类型码计算中断向量的地址,而是直接从中断向量表中读取000080000BH这4个单元对应于中断类型2的中断向量就行了。CPU将00008H、00009H两个单元的容装入 IP,而将0000AH、

22、0000BH两个单元的容装入 CS,于是就转入了对非屏蔽中断处理程序 的执行。叙述可屏蔽中断的响应过程,一个可屏蔽中断或者非屏蔽中断响应后,堆栈顶部四个单元中为什么容?答:首先在CPU的INTR引腿上有可屏蔽中断请求输入,且 IF=1。在当前指令执行 完后,CPU发两个 NA中断响应负脉冲,外设接到第二个负脉冲后,立即往数 据线上给CPU送来中断类型码。 然后CPU取中断类型码,将标志FR推入堆栈, 清除IF和TF,再将CS和IP推入堆栈来保护断点,进入中断处理子程序并执行, 最后弹出IP和CS及标志而中断返回。 中断响应后,堆栈顶部四个单元的容分别 是:IPl、IPh、CSl、CSho一个可

23、屏蔽中断请求来到时,通常只要中断允许标志为1,便可在执行完当前指令后响应,在哪些情况下有例外?答:1.正好遇到CPU执行封锁指令时,必须等下一条指令执行完后才响应中断。.正好执行往段寄存器传送数据的指令,必须等下一条指令执行完后才响应中 断。.执行WAIT或串操作指令时,可在指令执行中响应中断。2.32 在对堆栈指针进行修改时,要特别注意什么问题?为什么?答:1.必须先修改堆栈段寄存器 SS的值,接着修改堆栈指针 SP的值。2.因为,CPU在修改段寄存器值时不响应中断,待下一条指令执行后才响应中断。这样对SS、SP的修改是一个完整的过程。否则先修改SP后修改SS则可能中断响应而分开修改,导致堆

24、栈指针的错误,因此 CS、IP、FR进入错误的堆栈 区域而破坏该单元的数据或程序。2.33 在编写中断处理子程序时, 为什么要在子程序中保护许多寄存器?有些寄存器即使在 中断处理子程序中并没有用到也需要保护,这又是为什么(联系串操作指令执行时遇到中断这种情况来回答)?答:1.因为中断处理子程序运行时需要使用CPU部的寄存器,这些寄存器的值发生了改变。因此若不加保护在返回原程序时就修改了断点处的现场,而使程序不 能正常运行。2.因为串操作指令允许在执行过程中进入中断,若与串操作有关的寄存器未保护好,中断返回时串操作指令就不能正常继续运行。而且还有隐含寻址问题。2.34 一个可屏蔽中断响应时,CPU要执行哪些读/写周期?对一个软件中断又如何?答:1.对可屏蔽中断响应,CPU要执行的读/写周期如下:执行两个中断响应总线周期。并取得中断类型码。执行一个总线写周期。标志寄存器FR值入栈。执行一个总线写周期。CS值入栈。执行一个总线写周期。IP值入栈。 TOC o 1-5 h z 执行一个总线读周期。读取中

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论