栅压自举开关仿真及其分析_第1页
栅压自举开关仿真及其分析_第2页
栅压自举开关仿真及其分析_第3页
栅压自举开关仿真及其分析_第4页
栅压自举开关仿真及其分析_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、周报张茂林图1山压自举开关原理图(c + c ) c c c + c + c )V = (乏V *V(t ) V(t ) t_ V (1) gsc dd c 0 c 0 c inMl, M2, C1, C2及反相器构成Clock-booster circuit,他的作用是将控制M3的时钟信 号从0至Vdd提高到从Vdd至2Vdd。M4和M5构成反相器,为开关M8提供控制信号,M5的源端接的不是GND,这样接 的好处是使控制M8导通的低电位为Vin,而不是0,保证M8的端口压差不会超过Vdd。M8和M9起到开关作用,将C3跨接到采样开关的栅源端。它们会影响Vg的上升时间。M7和M10起到开关作用

2、,在采样开关断开状态时将Vg拉到0。M7保证M10的端口 压差不超过Vdd。在自举相,M7的漏端为Vin+Vdd,开始M7导通,源端电压被抬高向漏端 靠拢,当抬高到,Vdd-Vth时,M7截止,源端电压不在变高,从而保证M10的端口压差不 超过Vdd。二、电路仿真图2电路仿真图这个电路对比上面电路有所改进,M4的体电位接在M5的源端,当采样时M5开启,M6关断,此时M4的源端与体电位接在一起,有L= 叮,这种接法,ox L DD in th使Vbs=0,消除了阈值电压因Vbs变化而引入的非线性。当C1较小时,由(1)可得跨接在开关MOS上的Vgs较小。当提高C1时,Vgs增大。图 3 C1=1

3、00f图 4 C1=200f最开始在仿真线性度发时候,做FFT时用的点是跟随完后稳定的点,做出的FFT图就很 奇葩,因为在采样时决定采样点的开关并不是采样开关,而是采样电容之后的复位开关决定,这个开关在采样之前关断,此时电容上极板浮空,不再受采样开关的电荷注入的影响,增益误差得到改善。下图 FFT NP=1024, FS=27.7M ,FCLK=125M图5采样点为关断相是FFT图6采样点为采样相的FFT对于不同W的SFDR。W=1*2U/350n SFDR=76.03dBW=2*2U/350n SFDR=78.74dBW=10*2U/350nW=15*2U/350nW=20*2U/350n并不是W越大越好,W=5*2U/350n SFDR=76.15dBSFDR=

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论