数字电路锁存器触发器实用教案_第1页
数字电路锁存器触发器实用教案_第2页
数字电路锁存器触发器实用教案_第3页
数字电路锁存器触发器实用教案_第4页
数字电路锁存器触发器实用教案_第5页
已阅读5页,还剩57页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、教学基本(jbn)要求1、掌握 各类触发器的功能和电路简化(jinhu)表示。 2、掌握(zhngw)各类触发器的特性方程。3、 熟悉各类触发器的电路结构并能分析其工作原理。第5章 锁存器和触发器第1页/共62页第一页,共62页。第第5 5章章 锁存器和触发器锁存器和触发器5.1 双稳态存储单元(cn ch dn yun)电路双稳态的概念(ginin)1、双稳态的物理(wl)模型2、稳态和介稳态双稳态存储单元电路1、电路结构2、逻辑状态分析11QQG1G2vi1vi2图5.1.2 双稳态存储单元电路第2页/共62页第二页,共62页。11QQG1G2vi1vi22、逻辑状态(zhungti)分析

2、(1)若 Q=0,则 Q=1,Q=1,保证了 Q=0。形成(xngchng)了第一种稳态(2)若 Q=1,则 Q=0,Q=0,保证了 Q=1。形成(xngchng)了第二种稳态3、模拟特性分析vo1vi1(vi2)(vo2)daecbvo1vo2有3个交点(平衡点):M(稳态)、N(稳态)、P(介稳态)PMN两种稳态之一一旦出现,都可长期保持,固称为双稳态电路。G1传输特性G2传输特性第3页/共62页第三页,共62页。5.2 锁存器锁存器:是一种对脉冲电平(din pn)敏感的存储单元电路(2)逻辑(lu j)符号G1G2QQSR11触发器:是一种对脉冲(michng)边沿敏感的存储电路 SR

3、锁存器QRSQ1、基本SR锁存器(1)电路(3)由图得逻辑表达式Q = R + QQ = S + Q第4页/共62页第四页,共62页。S SR RQ QQ Q锁存器状态锁存器状态0 00 0不变不变不变不变保持保持0 01 10 01 10 01 10 01 10 01 11 11 10 00 0不确定不确定(3)逻辑(lu j)表达式(4)功能表(表)Q = R + QQ = S + Q 可见:正常工作时,输入信号要满足(mnz)SR=0的约束条件,即S=R=1是不允许的。 基本的SR锁存器具(qj)有保持、置0、置1功能。第5页/共62页第五页,共62页。保持第6页/共62页第六页,共62

4、页。例5.2.1 图5.2.1(a)中基本RS锁存器的S、R端的输入波形如图5.2.3虚线上边所示,试画出Q和 Q 的波形。第7页/共62页第七页,共62页。第8页/共62页第八页,共62页。 电路(dinl)结构(5a)用与非门组成(z chn)的基本SR锁存器QQRSG1&G2 逻辑(lu j)符号SRQQSR功能表 可见:输入SR为00时,锁存器处于不确定态;约束条件为:或 SR=11010不变不变1111000101QQSR0RS逻辑表达式Q=SQ Q= RQ第9页/共62页第九页,共62页。逻辑逻辑(lu j)(lu j)表达式表达式 电路(dinl)结构(5b)用与非门组成(z c

5、hn)的基本SR锁存器 逻辑符号SRQQSR功能表1010不变不变1111000101QQSRQSQRQQ 可见:输入 为0,0时,锁存器处于不确定态;约束条件为:RS,0SRRS或 SR=1第10页/共62页第十页,共62页。 例运用基本(jbn)RS锁存器,消除机械开关触点抖动引起的脉冲输出。(a)开关在t0时断开,t1时接通; (b)实际(shj)输出波形第11页/共62页第十一页,共62页。 例运用基本RS锁存器,消除机械开关触点(ch din)抖动引起的脉冲输出。(a)电路(dinl)(b)波形图S离开(l ki)B时S打到A时第12页/共62页第十二页,共62页。2 、逻辑(lu

6、j)门控SR锁存器(1)电路结构及逻辑(lu j)符号&11&G1G4G3G2Q3Q4QQRSEE为控制信号(xnho),一般为时钟脉冲。(b)逻辑符号(a)电路结构Q1R1SC1QESR(2)电路的工作原理当E=0时,锁存器状态不受SR影响; E=1时,锁存器状态由SR决定。逻辑符号中1R、1S受C1控制,约束条件仍为:SR=0。第13页/共62页第十三页,共62页。QQQ4例5.2.3 逻辑门控SR锁存器的E,S,R的波形如图所示,锁存器的原始状态为Q=0,Q=1,试画出:Q3,Q4,Q和Q的波形。&11&G1G4G3G2Q3Q4QQRSEQ3ESRERQESQ43该电路(dinl)很少直

7、接应用,但是重要的基本单元电路(dinl)第14页/共62页第十四页,共62页。 D锁存器Q1DC1QED(1)电路(dinl)结构(图)(2)逻辑(lu j)符号(3)功能表01不变Q10D置1置0保持功能10不变Q110E1、逻辑(lu j)门控D锁存器&11&G1G4G3G2Q3Q4QQRSEDG51第15页/共62页第十五页,共62页。2、传输(chun sh)门控D锁存器(1)逻辑电路(lu j din l)(图)11ECCG3G4QQ1G1G2DCCCC1TGTGTG1TG2(2)工作(gngzu)原理QQ1G1G2D1TG2TG1QQ1G1G2D1TG2TG1当E=1时,TG1导

8、通,TG2断开,Q=D;当E=0时,TG1断开,TG2导通,D被封锁,Q保持,为双稳。第16页/共62页第十六页,共62页。11ECCG3G4QQ1G1G2DCCCC1TGTGTG1TG2当E=1时,Q=D;当E=0时,Q保持(boch)。例5.2.4 图5.2.11(a) 电路的输入信号D、E的波形如图所示,试画出Q和Q的波形。解:由前分析(fnx)知道:据此可画出Q和Q的波形第17页/共62页第十七页,共62页。3、D锁存器的动态(dngti)特性(1)定时(dn sh)图建立时间tSU:表示D信号(xnho)对E下降沿的最少时间提前量。EQtDtWtPLHtHtPHL()说明保持时间tH

9、:表示D信号在E电平下降后需要保持的最少时间。脉冲宽度tW:表示保证D信号正确传送对E信号最小宽度的要求。传输延迟时间tPLH 和tPLH:表示D、E信号作用后Q(或Q)响应 的最大延迟时间。第18页/共62页第十八页,共62页。4、典型(dinxng)集成电路中规模(gum)集成CMOS八D锁存器(74HC/HCT373)传输(chun sh)门控D锁存器第19页/共62页第十九页,共62页。表的功能表高阻H 锁存和禁止输出LHLH L L L L L H锁存和读锁存器LHLHL H LL H H使能和读锁存器(传送模式)QNDNLEOE输出内部锁存器状态输入工作模式注: DN和QN的下标表

10、示第位锁存器。 L和H表示门控电平(din pn)LE由高变低之前瞬间DN的电平(din pn)。第20页/共62页第二十页,共62页。5.3 触发器 D锁存器在E=1期间(qjin)更新状态,此期间(qjin)输出随输入变化。ECPCP有上升(shngshng)沿触发下降(xijing)沿触发CPCP 在时钟脉冲边沿作用下的状态刷新称为触发;具有这种特性的存储单元电路称为触发器.触发器主要有三种:主从触发器维持阻塞触发器传输延迟触发器第21页/共62页第二十一页,共62页。主从(zhcng)触发器 主从触发器由两级锁存器构成(guchng),其中一级接收输入信号,其状态直接由输入信号决定,称

11、为主锁存器 还有一级的输入(shr)与主锁存器的输出连接,其状态由主锁存器的状态决定,称为 从锁存器。1、电路组成QQ1G3G4CCCC1TGTGTG3TG4Q1G1G2DCCCC1TGTGTG1TG2Q主锁存器从锁存器1CPCCG3G4第22页/共62页第二十二页,共62页。2、工作(gngzu)原理 当CP=0时,TG1导通,TG2断开(dun ki),信号进入主锁存器,Q=D; 同时TG3断开(dun ki),TG4导通,从锁存器维持,Q不变。 当CP从0跳到1时,TG1断开,断开了D与主锁存器的联系;同时(tngsh)TG2导通,主锁存器保持。这时TG3导通,TG4断开,将Q传到Q端,

12、使Q =D 。QQ1G3G4CCCC1TGTGTG3TG4Q1G1G2DCCCC1TGTGTG1TG2Q主锁存器从锁存器1CPCCG3G4第23页/共62页第二十三页,共62页。2、工作(gngzu)原理 当CP=0时,TG1导通,TG2断开,信号(xnho)进入主锁存器,Q=D; 同时TG3断开,TG4导通,从锁存器维持,Q不变。 当CP从0跳到1时,TG1断开(dun ki),断开(dun ki)了D与主锁存器的联系;同时TG2导通,主锁存器保持。这时TG3导通,TG4断开(dun ki),将Q传到Q端,使Q =D 。DQn13、D触发器的特性方程(CP上升沿有效) 可见,从锁存器在工作中

13、总是跟随主锁存器的状态变化,因之称为“主从”触发器。而功能上属于脉冲边沿作用引起状态刷新,固称为D触发器。如以Qn+1表示CP信号上升沿到达后触发器的状态,则有:称为D触发器的特性方程。第24页/共62页第二十四页,共62页。4、典型(dinxng)集成电路(3)逻 辑符号(fho)(2)原理(yunl)(74HC/HCT74)(1)内部电路(74HC/HCT74)Q1G1G2DCCCCTGTGTG1TG2Q11111G3G4CCCCTGTGTG3TG41111DRDS1CPCCG3G4SD置位端,RD复位端,有优先权;非号是低电平有效。当CP上升沿有效。第25页/共62页第二十五页,共62页

14、。(4)74HC/HCT74的功能表10D10101Qn+1Qn+1CPRDSD011101100111010输出输入表74HC/HCT74的功能表约束:1DDRS第26页/共62页第二十六页,共62页。维持(wich)阻塞触发器1、电路(dinl)组成CPD&G5G6QQ&G1G2Q1&G3G4Q2Q3Q4置1维持(wich)线置0阻塞线置1阻塞、置0维持线2、工作原理 (2)CP由0到1后瞬间,G2G3打开,Q2Q3 由G1G4输出状态决定,Qn+1=D。 (3)CP=1期间,触发器状态不受D的影响。 当Q=1时Q2=0,将G1封锁,维持Q2=0,从而维持Q=1,称置1维持线; 将G3封锁

15、,Q3=1也不会变,从而阻塞了D输入的置0信号,称置0阻塞线。 当Q=0时Q3=0,将G4封锁,既而阻塞了D=1信号,Q4=1与CP=1、Q2=1维持Q3=0称置1阻塞、置0维持线。 (1)CP=0时,G2G3被封锁,输出Q状态不变。 Q2Q3使G1G4打开, Q4=D ,Q1=D。第27页/共62页第二十七页,共62页。(1)CP=0时,触发器的状态(zhungti)不变。可接收信 号D。 (2)当CP由0变1时触发器翻转(fn zhun)。Qn+1=D。(3)触发器翻转后,在CP=1时输入(shr)信号被封锁。触发器的状态不变。该触发器是在CP正跳沿前接受输入信号,正跳沿时触发器翻转,正跳

16、沿后输入即被封锁,三步都是在正跳沿前后完成.工作原理归纳第28页/共62页第二十八页,共62页。3、典型(dinxng)集成电路 74LS74、74F74(TTL集成(j chn))CPD&G5G6QQ&G1G2Q1&G3G4Q2Q3Q4SDRD右图为74F74电路,是在图的基础上增加直接(zhji)置1端和直接(zhji)置0端构成。直接置1端直接置0端第29页/共62页第二十九页,共62页。利用(lyng)传输延迟的触发器1、逻辑电路(lu j din l)2、逻辑(lu j)符号G12G11G13G4G3G23G22G21&QQ11CPJKSRJK触发器1J1KCPC1QQJK第30页/

17、共62页第三十页,共62页。3、工作(gngzu)原理触发器状态(zhungti)不变,处于稳态。G12G11G13G4G3G23G22G21&QQ11CPJKSR011000000 G13、 G23打开(d ki) ,Q状态不变。nnnQQSQCPQnnnQQRQCPQ设触发器的前状态为Qn,由图可得 (1) CP=0时,封锁G12、 G22 、G3 、G4,JK被锁; (2) CP由0变1后瞬间,G12、G22抢先打开, G11、G21仍锁定,输出不变。延迟一段时间,J、K经G3 、G4 起作用。触发器状态不变第31页/共62页第三十一页,共62页。nnQJQJCPSnnKQQKCPR同时

18、(tngsh): 可见:无论J、K为何值,若Qn=1,则S=1;若Qn=0,则R=1,即S、R不可能同时为0。电路已接收了J、K。S=JQn、R=KQn仍作用(zuyng)于G13 、G23 的输入端。 在S,R尚未来得及变化的期间,由于G12、G22输出为0,输出的SR锁存器的输出状态由S、R确定(右图为此时的等效电路),触发器的状态将依JK转换。 随着G3、G4延迟的结束,S=R=1,触发器回到(1)的情况。 (3) CP由1变 0后的瞬间,G12、G22抢先关闭, G3 、G4 两门的延迟使&QQS=JQnR=KQn第32页/共62页第三十二页,共62页。nnnnnQKQQJQRSQ1触

19、发后的输出(shch)状态为:整理(zhngl)得:nnnQKQJQ1这就是JK触发器的特性(txng)方程CP:时钟脉冲CP取非,说明是下降沿触发()由于这种触发器的状态转换发生在时钟脉冲由1变0瞬间,为区别下降沿到来前后触发器的状态,以Qn表示触发器现在的状态,以Qn+1表示触发器下一个状态,则由等效图得&QQS=JQnR=KQn第33页/共62页第三十三页,共62页。4、典型(dinxng)集成电路74F系列(xli)TTL电路JK触发器,见 P.222图 与原理电路相比(xin b),改变了门电路的位置 ,增加了置位(置1)端和复位(置0)端74F11274F112芯片含有两个JK触发

20、器第34页/共62页第三十四页,共62页。4、典型(dinxng)集成电路逻辑(lu j)符号:1SD2SD1Q2RD2K1CP1K2J1J2CP1RD2Q2Q1Q1JC11KSR74F112的国标逻辑(lu j)符号(引脚见右图图 74F112的国标逻辑符号第35页/共62页第三十五页,共62页。HHHHHHLHRDCPH LLJLHLKLHHLHLLHQn+1输出HHHHHLSD输入nQQn+1nQnQnQHHLL表功能表第36页/共62页第三十六页,共62页。触发器的动态(dngti)特性 动态特性:反映触发器对输入信号和时钟信号之间的时间(shjin)要求,以及输出对时钟响应的延迟时间

21、(shjin)。CPQtDtWtPLHtHtPHLtPHLtPLHTcminQ(1)建立(jinl)时间tSU(2)保持时间t(3)传输延迟时间tPLH和tPHL (4)触发脉冲宽度tW(5)最高触发频率fcmaxfcmax =1/ Tcmin第37页/共62页第三十七页,共62页。5.4 触发器的逻辑(lu j)功能 一、几种(j zhn)触发器 通常分为(fn wi):D触发器、JK触发器、 T触发器、 SR触发器等几种。 以时钟脉冲的触发沿到来为界,触发沿到来前触发器的状态称为现态Qn,而触发沿触发后的状态称为次态Qn+1 。(1)DQQCP1DC1TQQCP1TC1JQQCP1JC1K

22、1KSQQCP1SC1R1R(2)(4)(3) 逻辑功能:是触发器的次态与现态、输入信号的逻辑关系。可用特性表、特性方程或状态图来描述。第38页/共62页第三十八页,共62页。D=1D=0二、D触发器2、特性(txng)方程:逻辑功能的逻辑表达式描述。QnDQ n+1000011100111011、特性表:逻辑功能(gngnng)的真值表描述。Qn+1 = D3、D触发器状态图:逻辑(lu j)功能的状态图表示。D=1D=0第39页/共62页第三十九页,共62页。J= K=0J=0 K=三、JK触发器2、JK触发器特性(txng)方程QnJKQ n+1000000100101011110011

23、01011011110011、特性(txng)表3、D触发器状态图nnnQKQJQ1J=1 K=J= K=1第40页/共62页第四十页,共62页。例设下降沿触发的JK触发器时钟脉冲和J、K信号的波形(b xn)如图中虚线上部所示,试画出输出端Q的波形(b xn),设触发器的初始状态为0。 解:根据特性表、逻辑表达式或状态图都可画出Q端的波形(b xn),如图虚线下部所示。第41页/共62页第四十一页,共62页。T=0T=0四、T触发器2、T触发器特性(txng)方程QnTQ n+1000011101110011、特性(txng)表3、T触发器状态图T=1T=1nnnQTQTQ1T=1时为计数(

24、j sh)态,T=0为保持态。第42页/共62页第四十二页,共62页。4、T触发器(2)T触发器特性(txng)方程QnTQ n+101111001(1)特性(txng)表(3)T触发器状态图T=1T=1nnQQ1(4)T触发器逻辑(lu j)符号CPC1QQ第43页/共62页第四十三页,共62页。S= R=0S=0 R=五、SR触发器2、SR触发器特性(txng)方程QnSRQ n+1000000100101011不确定不确定100110101101111不确定不确定011、特性(txng)表3、SR触发器状态图nnQRSQ1S=1 R=0S=0 R=10SR可见:用JK触发器可实现(shx

25、in)SR触发器的功能。第44页/共62页第四十四页,共62页。六、D触发器功能(gngnng)的转换1、D触发器构成(guchng)JK触发器电路(dinl):DQn1nnnQKQJQ1QKQJDJQQCP1DC11&1&K第45页/共62页第四十五页,共62页。2、D触发器构成(guchng)T触发器电路(dinl):DQn1nnnnQTQTQTQ1nnnQTQTQTDQQCP1DC1=TQQCP1DC1=1T3、D触发器构成(guchng)T触发器QD QQCP1DC1(1)用异或门实现(2)用同或门实现第46页/共62页第四十六页,共62页。(1)锁存器和触发器都是具有存储功能的逻辑电

26、路,是构成时序电路的基本逻辑单元(dnyun)。每个锁存器或触发器都能存储1位二值信息,所以又称为存储单元(dnyun)或记忆单元(dnyun)。(2)锁存器是对脉冲(michng)电平敏感的电路,它们在一定电平作用下改变状态。(3)基本SR锁存器由输入信号电平直接控制(kngzh)其状态,传输门控或逻辑门控锁存器在使能电平作用期间由输入信号决定其状态,状态随输入信号变化而变化。(4)触发器是对时钟脉冲边沿敏感的电路,根据不同的电路结构,它们在时钟脉冲上升沿或下降沿作用下改变状态。 (5)触发器按逻辑功能分类有D触发器、JK触发器、T(T)触发器和SR触发器。它们的功能可用特性表、特性方程和状

27、态图来描述。 每一种逻辑功能的触发器都可以通过增加门电路和适当的外部连线转换为其他功能的触发器。 小结第47页/共62页第四十七页,共62页。作 业 P238 : 第48页/共62页第四十八页,共62页。第五章习题课第49页/共62页第四十九页,共62页。由与或非门组成的SR锁存器如图题所示,试分析其工作(gngzu)原理并列出功能表。第50页/共62页第五十页,共62页。保持保持01不确定不变不变100不变不变0100101001101111锁存器状态QQRSE图5.2.3功能表解:图题中的锁存器,当E=0时,无论输入端S、R逻辑值如何变化,其输出都维持(wich)原来状态不变;当E=1时,

28、其输出跟随(n su)S、R逻辑值的变化而变化。它的功能表如图功能表所示。第51页/共62页第五十一页,共62页。 5.2.4 图题5.2.3所示锁存器的E、R、S端的输入信号波形如图题5.2.4所示,试画出Q和Q端的波形,设初态Q=0。 第52页/共62页第五十二页,共62页。解:从初态Q=0开始,按照图题5.2.4所示波形,根据图5.2.3功能表,推导出输出端Q和Q的波形,如图题解5.2.4所示。图题解(tji)保持保持01不确定不变不变100不变不变0100101001101111锁存器状态QQRSE图5.2.3功能表Q第53页/共62页第五十三页,共62页。解:由教材(jioci)P2

29、15功能表,先用传送模式,LE1,更新状态,然后LE0把新状态锁存。设计电路如图(a),要求的波形如图(b)。第54页/共62页第五十四页,共62页。 5.4.5 电路如图题5.4.5所示,设各触发器的初态为0,画出在CP脉冲作用下Q端的波形。图题第55页/共62页第五十五页,共62页。解:nnnQKQJQ1由JK触发器的特性方程 ,对照图题5.4.5各触发器电路可得各图的特性方程:由方程(fngchng)可画出各触发器Q波形如右:第56页/共62页第五十六页,共62页。逻辑电路(lu j din l)如图题所示,已知CP和A的波形,画出触发器Q端的波形。设触发器的初始状态为0。解:分析:时钟脉冲的变化一方面使Q变化,另一方面Q和CP又引起清零R的变化导致Q变化,故综合(zngh)考虑,也画出R波形。在Q=0时R=1,只有 负跳变时Q才能变,而Q=1时,在 =1时,R=0又使Q=0,一旦Q=0,R又立即变为1。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论