第三章 时序电路(锁存器与寄存器)_第1页
第三章 时序电路(锁存器与寄存器)_第2页
第三章 时序电路(锁存器与寄存器)_第3页
第三章 时序电路(锁存器与寄存器)_第4页
第三章 时序电路(锁存器与寄存器)_第5页
已阅读5页,还剩53页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、3.3.1 3.3.1 寄存器寄存器(1 1)寄存器的概念)寄存器的概念 若干个钟控D触发器或正沿D触发器构成的一次能存储多位二进制代码的时序逻辑电路,叫寄存器寄存器。(2 2)钟控D触发器构成的寄存器的工作过程 当当G=1G=1时,时,Q Q = =D D,电路接收输入数据;,电路接收输入数据; 即当使能信号到来(不锁存数据)时,输出即当使能信号到来(不锁存数据)时,输出 端的信号随输入信号变化;端的信号随输入信号变化;(3 3)逻辑结构与功能表)逻辑结构与功能表(74LS37374LS373) 当当G=0G=0时,时,D D数据输入不影响电路的状态,电数据输入不影响电路的状态,电 路锁定原

2、来的数据。路锁定原来的数据。(电位)(3 3)正沿)正沿DD触发器构成的寄存器的逻辑结构与功能表触发器构成的寄存器的逻辑结构与功能表 (74LS374)(脉冲)3.3.3 3.3.3 移位寄存器移位寄存器 向右移位的叫向右移位的叫右移位寄存器右移位寄存器,向左移位的叫,向左移位的叫左移位寄存器左移位寄存器。具有右移、左移并行置数功能的。具有右移、左移并行置数功能的寄存器叫做寄存器叫做通用移位寄存器通用移位寄存器。(1 1)移位寄存器的概念)移位寄存器的概念 在时钟信号控制下,将所寄存的数据能够向在时钟信号控制下,将所寄存的数据能够向左或向右进行移位的寄存器叫做左或向右进行移位的寄存器叫做移位寄

3、存器移位寄存器。(2 2)右移位寄存器)右移位寄存器 右移位寄存器的逻辑结构图右移位寄存器的逻辑结构图 右移位寄存器的功能描述右移位寄存器的功能描述 把左边一位触发器的输出端接到右边一把左边一位触发器的输出端接到右边一位触发器的输入端,进行串行连接,其连接位触发器的输入端,进行串行连接,其连接关系满足如下表达式:关系满足如下表达式: 所有时钟端连在一起,接在一个所有时钟端连在一起,接在一个CP同步同步脉冲信号源上。脉冲信号源上。 右移位寄存器的工作波形图右移位寄存器的工作波形图RD完成触发器完成触发器“清零清零”的的功能,低电平有效。功能,低电平有效。(3 3)左移位寄存器)左移位寄存器 左移

4、位寄存器的逻辑结构图左移位寄存器的逻辑结构图 左移位寄存器的功能描述左移位寄存器的功能描述 把右边一位触发器的输出端接到左边一把右边一位触发器的输出端接到左边一位触发器的输入端,进行串行连接,其连接位触发器的输入端,进行串行连接,其连接关系满足如下表达式:关系满足如下表达式:所有时钟端接在同一个所有时钟端接在同一个CP同步脉冲信号源上。同步脉冲信号源上。 左移位寄存器的工作波形图左移位寄存器的工作波形图(4 4)通用移位寄存器)通用移位寄存器 通用移位寄存器的逻辑结构图通用移位寄存器的逻辑结构图(74LS299)多路开关MUX功能选择输入端输出控制端 通用移位寄存器的逻辑功能表通用移位寄存器的

5、逻辑功能表具有清零、并行置数、保持、左移、右移等功能。具有清零、并行置数、保持、左移、右移等功能。 通用移位寄存器的功能描述通用移位寄存器的功能描述(74LS194)VCCQAQBQCQDS1S0CP16151413121110913456782QAQBQCQDCPS1S0RDLDCBARABCDDSR CRGND74LS194并行输入并行输入DSL右移右移串行串行输入输入左移左移串行串行输入输入工作方工作方式控制式控制011110 00 11 01 1直接清零直接清零保保 持持右移右移(从从QA向右移动向右移动)左移左移(从从QD向左移动向左移动)并行置数并行置数 CRCPS1 S0功功 能

6、能 74LS194功能表功能表 通用移位寄存器的四种工作方式通用移位寄存器的四种工作方式并行输入并行输出并行输入并行输出串行输入串行输出串行输入串行输出串行输入并行输出串行输入并行输出并行输入串行输出并行输入串行输出3.3.4 计数器的应用计数器的应用3.3.1 同步计数器同步计数器3.3.2 异步计数器异步计数器3.3.3 中规模集成计数器中规模集成计数器3.3.0 计数器的概念与分类计数器的概念与分类(1 1)计数器的概念)计数器的概念记忆输入脉冲的个数。用于定时、分频、产生节记忆输入脉冲的个数。用于定时、分频、产生节拍脉冲及进行数字运算等等。拍脉冲及进行数字运算等等。(2 2)计数器的分

7、类)计数器的分类构成计数器的核心元件是构成计数器的核心元件是触发器。触发器。 按功能分按功能分按进位基数分按进位基数分按进位方式分按进位方式分加法计数器加法计数器减法计数器减法计数器可逆计数器可逆计数器二进制计数器二进制计数器(模为(模为2r的计数器,的计数器,r为整数)为整数)十进制计数器十进制计数器任意进制计数器任意进制计数器同步计数器同步计数器(又称为并行计数器)(又称为并行计数器)异步计数器异步计数器(又称为串行计数器)(又称为串行计数器)3.3.1 同步计数器同步计数器电路中所有触发器的时钟都来自同一个时钟脉冲源,电路中所有触发器的时钟都来自同一个时钟脉冲源,即所有触发器的状态变化都

8、与时钟脉冲同步。即所有触发器的状态变化都与时钟脉冲同步。1)根据已知的逻辑电路图,写出激励方程和输)根据已知的逻辑电路图,写出激励方程和输 出方程;出方程;2)由激励方程和触发器特征方程写出触发器的)由激励方程和触发器特征方程写出触发器的 状态方程;状态方程;3)作出状态转移表和状态图;)作出状态转移表和状态图;4)进一步分析其逻辑功能。)进一步分析其逻辑功能。(1 1)同步计数器:)同步计数器:(2 2)同步计数器的一般分析步骤如下:)同步计数器的一般分析步骤如下:【例【例1 1】 分析下图所示的同步计数器。分析下图所示的同步计数器。【解】【解】 (1)写出输出方程和激励方程:写出输出方程和

9、激励方程:nnnQQQZ321nnQQJ213nnQQK213nQJ12nQK1211J11K 输出方程:输出方程:激励方程:激励方程:(2 2)写出状态方程)写出状态方程nnnnnnnnnnQQQQQQQQKQJQ3231321333313nnnnnnnQQQQQKQJQ2121222212nnnnQQKQJQ1111111(3 3)作状态)作状态 转移表转移表PS(现态)(现态)NS(次态)(次态)输出输出Q3nQ2nQ1nQ3n+1Q2n+1Q1n+1Z00000100010100010011001110001001010101110011011101110001(4 4)作状态图)作状

10、态图111JK121nnniiiJKQ QQ111JK121nnniiiJKQ QQ 若是若是同步二进制减法器同步二进制减法器,则连接关系为:,则连接关系为:(5 5)分析说明)分析说明 根据状态图,这个计数器是模根据状态图,这个计数器是模M=8的二进制的二进制加法加法器器,计数循环从,计数循环从000-111,共,共8个状态。当计满个状态。当计满8个数个数时时(状态状态7),输出等于,输出等于1,相当于逢,相当于逢8进进1的进位输出。的进位输出。 同步二进制加法器同步二进制加法器的组成很有规律,若的组成很有规律,若JK触发器触发器的数目为的数目为k,模数为模数为M=2k,各级之间的连接关系为

11、:,各级之间的连接关系为:【例【例2 2】 分析下图所示的同步计数器。分析下图所示的同步计数器。【解】【解】 (1 1)写出激励函数:)写出激励函数:即,该计数器由即,该计数器由右移寄存器右移寄存器构成。构成。 若计数器中由若计数器中由 端引入反馈,称为端引入反馈,称为扭环计数器扭环计数器。 2Q若计数器中由若计数器中由 端引入反馈,称为端引入反馈,称为循环计数器循环计数器。 2Q故本例为由故本例为由3 3位右移寄存器构成的位右移寄存器构成的扭扭环计数器环计数器。 1iiDQ01kDQ, ,连接方式为:连接方式为:(2 2)通常)通常K位移位寄存器构成的扭环计数器,可以位移位寄存器构成的扭环计

12、数器,可以 计计2K个数,即个数,即M=2K。故本例为模。故本例为模6 6计算器。计算器。 (3 3)扭环计数器状态转移表)扭环计数器状态转移表 CPPSNS输出/输入Q2Q1Q0Q2Q1Q0=D0000000111001011120111111311111004110100051000000600000112Q(4 4)扭环计数器波形图)扭环计数器波形图 (5 5)扭环计数器状态图)扭环计数器状态图 3.3.2 异步计数器异步计数器电路中各触发器的时钟不是来自同一个时钟脉冲源。电路中各触发器的时钟不是来自同一个时钟脉冲源。1)将时钟信号引入触发器的状态方程)将时钟信号引入触发器的状态方程 ;

13、(1 1)异步计数器:)异步计数器:(2 2)异步计数器的一般分析步骤:)异步计数器的一般分析步骤:分析方法与同步计数器类似,但要把时钟信号作分析方法与同步计数器类似,但要把时钟信号作为输入信号来处理。但应注意以下三点:为输入信号来处理。但应注意以下三点:若是若是JK触发器,状态方程修改为:触发器,状态方程修改为:若是若是D触发器,状态方程修改为:触发器,状态方程修改为: 第一项表示:第一项表示:CP有效(有效(CP=1)时触发)时触发器按器按JK或或D触发器规律变化;触发器规律变化; 第二项表示:第二项表示:CP无效(无效(CP=0)时触发)时触发器维持原状态。器维持原状态。3)从第一级开始

14、写时钟表达式和触发器状态)从第一级开始写时钟表达式和触发器状态 方程,直到最后一级。方程,直到最后一级。 在全部状态方程写在全部状态方程写 完后,再作出状态转移表和状态图。完后,再作出状态转移表和状态图。2)确定各级触发器时钟信号的表达式)确定各级触发器时钟信号的表达式 ;若时钟取自触发器若时钟取自触发器 端,则:端,则:Q若时钟取自触发器若时钟取自触发器 端,则端,则Q)(ijCPQCPiij)(ijCPQCPiij 【例【例3 3】 分析下图所示的异步计数器。分析下图所示的异步计数器。【解】【解】 (1)依次写出依次写出Q0Q3的时钟表达式、激励方程的时钟表达式、激励方程 和次态方程:和次

15、态方程:CPQCPQKQJQnnnn)(1)(ijCPQCPiij依次写出依次写出Q0 - Q3的时钟表达式、激励方程和次态方程:的时钟表达式、激励方程和次态方程:根据根据JK触发器修改后的状态方程:触发器修改后的状态方程:以及时钟信号表达式:以及时钟信号表达式:10CP10J10KnnnnnQCPQCPQKQJQ000000010)(nnQCPQCP0001nQJ3111KnnnnnnnnnQQQQQCPQCPQKQJQ01013111111111)(21110nnnCPQCPQ Q12J12KnnnnnnnnnnnQQQQQQQCPQCPQKQJQ0212012222222212)(nQC

16、PCP013nnQQJ12313KnnnnnnnnnnQQQQQQCPQCPQKQJQ030123333333313)(触发器触发器Q0 : 触发器触发器Q1 :触发器触发器Q2 :触发器触发器Q3 :(2 2)根据次态方程,作出状态转移表)根据次态方程,作出状态转移表 PS(现态)(现态)NS(次态)(次态)0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 10 0 0 10 0 1 00 0 1 10 1 0 00 1

17、0 10 1 1 00 1 1 11 0 0 01 0 0 10 0 0 01 0 1 10 1 0 01 1 0 10 1 0 0 1 1 1 10 0 0 0nQ3nQ2nQ1nQ013nQ12nQ11nQ10nQ(3 3)根据状态转移表,作出状态图)根据状态转移表,作出状态图 从状态图可以看出,这是一个从状态图可以看出,这是一个8421码十进码十进制异步计数器。制异步计数器。6个多余状态也可以进入个多余状态也可以进入计数循环,可以自启动。计数循环,可以自启动。3.3.3 中规模集成计数器中规模集成计数器(3 3)中规模异步计数器)中规模异步计数器(1 1)几种常见的中规模计数器)几种常见

18、的中规模计数器(2 2)中规模同步计数器)中规模同步计数器(4 4)中规模计数器的级联)中规模计数器的级联(5 5)用中规模计数器构成任意进制计数器)用中规模计数器构成任意进制计数器型号型号模式模式预置预置清零清零工作频率工作频率74LS162A十进十进同步同步同步(低)同步(低)25 MHz74LS160A十进十进同步同步异步(低)异步(低)25 MHz74LS168十进可逆十进可逆同步同步无无40 MHz74LS190十进可逆十进可逆异步异步无无20 MHz74ALS568十进可逆十进可逆同步同步同步(低)同步(低)20 MHz74LS163A4位二进位二进同步同步同步(低)同步(低)25

19、 MHz74LS161A4位二进位二进同步同步异步(低)异步(低)25 MHz74ALS5614位二进位二进同步同步同步(低)同步(低)异步(低)异步(低)30 MHz74LS1934位二进可逆位二进可逆异步异步异步(高)异步(高)25 MHz74LS1914位二进可逆位二进可逆异步异步无无20 MHz74ALS5694位二进可逆位二进可逆同步同步异步(低)异步(低)20 MHz74ALS8678位二进位二进同步同步同步同步115 MHz74ALS8698位二进位二进异步异步异步异步115 MHz(1 1)几种常见的中规模计数器)几种常见的中规模计数器(2 2)中规模同步计数器)中规模同步计数

20、器1 1)同步计数器特点:)同步计数器特点:工作速度快,译码后输出波形好。工作速度快,译码后输出波形好。2 2)同步计数器主要功能:)同步计数器主要功能: 可逆计数可逆计数1/DU0/DU 加减控制方式:控制信号加减控制方式:控制信号 ,时加计数,时加计数,时减计数。,时减计数。CP_CP端输入时加计数,端输入时加计数,端输入时减计数。端输入时减计数。 双时钟方式:外部时钟从双时钟方式:外部时钟从从从 可逆计数又称加减计数,实现可逆计数有以可逆计数又称加减计数,实现可逆计数有以下两种方式:下两种方式: 预置功能预置功能0LD0LD0LD所谓预置,就是控制端所谓预置,就是控制端时,使计数器时,使

21、计数器同步预置方式:同步预置方式:即,即,QDQCQBQA=DCBA(输入数据)。(输入数据)。的状态变成设定的外部输入常数,的状态变成设定的外部输入常数,且下一个时钟有效边沿到来时完成预置。,且下一个时钟有效边沿到来时完成预置。异步预置方式:异步预置方式:时,立即预置数据送入各触发器,与时,立即预置数据送入各触发器,与CP无关。无关。 复位功能复位功能 所谓所谓复位复位,就是从复位端输入有效信号后,计数,就是从复位端输入有效信号后,计数器恢复成初始状态(全器恢复成初始状态(全0或某个常数)。或某个常数)。同步复位方式:同步复位方式:用复位信号与时钟信号用复位信号与时钟信号CP配合完成。配合完

22、成。异步复位方式:异步复位方式:用复位信号直接完成,与用复位信号直接完成,与CP无关。无关。 时钟边沿选择时钟边沿选择 同步计数器一般用上升沿触发,异步计数器一同步计数器一般用上升沿触发,异步计数器一般用下降沿触发。有的同步计数器有两个时钟输入般用下降沿触发。有的同步计数器有两个时钟输入端,既可用上升沿触发,也可用下降沿触发。端,既可用上升沿触发,也可用下降沿触发。 其它功能其它功能 计数器满模值时,产生一个进位输出计数器满模值时,产生一个进位输出CO信号或借信号或借位输出位输出BO信号,作为标志信号或进位功能扩展。信号,作为标志信号或进位功能扩展。 计数控制输入端(计数控制输入端(P、T),

23、用来控制计数器是),用来控制计数器是否计数。多片计数器级联时,可控制各级计数器的否计数。多片计数器级联时,可控制各级计数器的工作。工作。【例【例4】分析】分析74LS163同步二进制计数器。同步二进制计数器。 图图(a)是它的逻辑电路图,图是它的逻辑电路图,图(b)是逻辑波形图,是逻辑波形图, 表是功能表。表是功能表。 74LS16374LS163功能表功能表 清除PTCPD C B AQD QC QB QA0111001101 d c b a 0 0 0 0保持原状态d c b a 计数LD【解】【解】根据逻辑图、波形图、功能表分析,根据逻辑图、波形图、功能表分析,74LS163具有具有如下

24、功能:如下功能: 是同步是同步4位二进制加法计数器,位二进制加法计数器,M=16,CP上升沿触发。上升沿触发。 既可同步清除,也可异步清除。同步清除时,清除信号既可同步清除,也可异步清除。同步清除时,清除信号 的低电平将在下一个的低电平将在下一个CP上升沿配合下把四个触发器的上升沿配合下把四个触发器的 输出置为低电平。异步清除时,直接用清除信号的低电输出置为低电平。异步清除时,直接用清除信号的低电 平把四个触发器的输出置为低电平。平把四个触发器的输出置为低电平。 CO为进位输出,可用来级联成为进位输出,可用来级联成n位同步计数器。位同步计数器。 同步预置方式:当同步预置方式:当LD = 0时,

25、在时,在CP作用下,计数器作用下,计数器 可并行打入预置数据可并行打入预置数据. 当当LD = 1时,使能输入时,使能输入PT同时为高电平,在同时为高电平,在CP作用作用 下,进行正常计数。下,进行正常计数。 PT任一为低时,计数器处于保任一为低时,计数器处于保 持状态。持状态。(3 3)中规模异步计数器)中规模异步计数器 下图是异步计数器下图是异步计数器74LS90的逻辑电路图,它包含的逻辑电路图,它包含M=2和和M=5两个独立计数器。其中两个独立计数器。其中CP1、CP2为时钟输入为时钟输入端,端,R01、R02和和R91、R92是两组复位输入端,但是没有是两组复位输入端,但是没有预置端。

26、预置端。 74LS90的结构框架图的结构框架图 CP2输入时钟,输入时钟,QD输出接输出接CP1,实现,实现5421码十进码十进 制计数器,即当模制计数器,即当模5计数器由计数器由100-000时,时,QD产产 生一个时钟,使生一个时钟,使QA改变状态。改变状态。 CP1=0,CP2输入时钟,输入时钟,QDQCQB输入,实现模输入,实现模5 计数器。计数器。 CP1输入时钟,输入时钟,QA输出接输出接CP2,实现,实现8421码十进制码十进制 计数器。计数器。【解】【解】从逻辑图看出,计数器具有如下功能:从逻辑图看出,计数器具有如下功能: R91R92=0,R01R02=1时,计数器置全时,计

27、数器置全0。 R01R02=0,R91R92=1时,计数器置为时,计数器置为9, 即即QDQCQBQA=1001。 CP2=0,CP1输入时钟,输入时钟,QA输出,实现模输出,实现模2计数器。计数器。 74LS90异步计数器功能表异步计数器功能表R01 R02R91 R91CP1 CP2QD QC QB QA说明说明 1 1 1 1 0 0 0 0 0 0 0 0 0 0异步置0异步置0 0 0 1 1 1 1 1 0 0 1 1 0 0 1异步置9异步置9 0 0 0二进计数由QA输出 0 0 0 五进计数由QDQCQB输出 0 0 QA8421码十进计数QDQCQBQA输出 0 0 QD

28、5421码十进计数QDQCQBQA输出(4 4)中规模计数器的级联)中规模计数器的级联 同步级联同步级联 同步级联方式的要点如下:同步级联方式的要点如下: 外加时钟外加时钟CP同时接各片计数器的时钟输入同时接各片计数器的时钟输入 端。使各片同时工作。端。使各片同时工作。 进位信号采用串行传送时用前级计数器的进位信号采用串行传送时用前级计数器的 进位输出进位输出CO来控制后级计数器的计数控制来控制后级计数器的计数控制 输入端(输入端(CTP+CTT)。只有)。只有CTP+CTT=0时时 才能计数。才能计数。 CTP和和CTT都用来控制计数,但都用来控制计数,但CTT还能控还能控 制进位的产生,因

29、此在进位采用并行传送制进位的产生,因此在进位采用并行传送 时,要求其单独接地。时,要求其单独接地。 为了实现高速,要求进位信号必须并行传送,为了实现高速,要求进位信号必须并行传送,为此需要外加或门,另外为此需要外加或门,另外CTT端单独接地。见图端单独接地。见图所示。所示。 【例【例3】请采用】请采用74LS169设计一个以设计一个以 216为模的高速计数器。为模的高速计数器。【解】【解】 74LS169是模是模16的同步二进制计数器,要实现的同步二进制计数器,要实现216为模的计数器,需要为模的计数器,需要4片片74LS169。 异步级联异步级联 异步级联方式的特点是:用前级计数器的输异步级

30、联方式的特点是:用前级计数器的输出作为后级计数器的时钟信号。如图所示,用出作为后级计数器的时钟信号。如图所示,用两片两片74LS192构成构成M=100的计数器。的计数器。 74LS192是双时钟方式的十进制可逆计数器。是双时钟方式的十进制可逆计数器。 CPU为加计数时钟输入端,为加计数时钟输入端,CPD为减计数时为减计数时 钟输入端。钟输入端。 LD为预置输入控制端,异步预置。为预置输入控制端,异步预置。 CR为复位输入端,高电平有效,异步清除。为复位输入端,高电平有效,异步清除。 CO为进位输出:为进位输出:1001状态后,负脉冲输出。状态后,负脉冲输出。 BO为借位输出:为借位输出:00

31、00状态后,负脉冲输出。状态后,负脉冲输出。要点说明:要点说明:(5 5)用中规模计数器构成任意进制计数器)用中规模计数器构成任意进制计数器方法:方法:状态跳越法状态跳越法复位法和预置法复位法和预置法 S0 S1 S2 S3SM-1 SMSN-2SN-1复位法复位法 S0 S1 Si Sm Sk预置法预置法Sk-1基本思想基本思想:计数器从某个预置状态开始计数,:计数器从某个预置状态开始计数,到达满足到达满足M的终止状态时,产生预置控制信号,的终止状态时,产生预置控制信号,加载到预置端加载到预置端LD,将外部输入的预置信号值打,将外部输入的预置信号值打入计数器。然后重复进行。入计数器。然后重复

32、进行。 预置法预置法 同步预置方式同步预置方式 加计数加计数 预置值预置值=N-M 减计数减计数 预置值预置值=M-1 其中其中N为原来计数器的模值,为原来计数器的模值,M为现在要求为现在要求 实现的模值。实现的模值。 异步预置方式异步预置方式 加计数加计数 预置值预置值=N-M-1 减计数减计数 预置值预置值=M 74LS192原来的模值为原来的模值为N=10,预置控制为异步,预置控制为异步方式,现用加计数预置值方式,现用加计数预置值=N-M-1=3。【例【例4】将】将74LS192十进制可逆计数器改造成十进制可逆计数器改造成M=6 的计数器。的计数器。 【解】【解】基本思想:基本思想:计数

33、器从某个状态开始计数,到达计数器从某个状态开始计数,到达满足满足M的终止状态时,产生一个复位信号,加载的终止状态时,产生一个复位信号,加载到计数器的复位输入端,使计数器恢复到初始状到计数器的复位输入端,使计数器恢复到初始状态。然后重复进行。复位法的先决条件是计数器态。然后重复进行。复位法的先决条件是计数器必须有复位输入端。必须有复位输入端。 复位法复位法 使用中规模同步计数器使用中规模同步计数器 以以74LS163为例,它是模为例,它是模16的计数器,采的计数器,采用同步清除,且只有一个复位端。现要求构造一用同步清除,且只有一个复位端。现要求构造一个个M=12的计数器,因此必须外加门电路来检测

34、终的计数器,因此必须外加门电路来检测终止状态。我们采用复止状态。我们采用复0法,由于是同步清除,计数法,由于是同步清除,计数器的状态见图所示。外加的门电路一旦检测出计器的状态见图所示。外加的门电路一旦检测出计数器状态数器状态QDQCQBQA=1011时,产生一个负电位,时,产生一个负电位,并在并在CP上升沿到来时将计数器清上升沿到来时将计数器清0。 使用中规模异步计数器使用中规模异步计数器 以以74LS90异步计数器为例,它由模异步计数器为例,它由模2和模和模5计数器组成,有计数器组成,有R01R02和和R91R92两组复位输入端,两组复位输入端,采用异步复位方式。采用异步复位方式。 现要求用现要求用74LS90构成构成M=6的计数器,我们的计数器,我们采用复采用复0法,不需要外加门逻辑,其逻辑连接和法,不需要外加门逻辑,其逻辑连接和状态转换见图所示。状态转换见图所示。3.3.4 计数器的应用计数器的应用 将输入时钟经过一定的分频后送到各路输出将输入时钟经过一定的分频后送到各路输出的逻辑电路,称为的逻辑电路,称为脉冲分配器脉冲分配器。它常用来产生。它常用来产生各种定时信号,因此又叫各种定时信号,因此又叫时序脉冲发生器时序脉冲发生器。 (1 1)脉冲分配器)脉冲分配器图(图(

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论