版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、第第2章章 16位和位和32位微处理器位微处理器教学建议,本章重点为教学建议,本章重点为8086的编程结构,尤其是寄存器组;的编程结构,尤其是寄存器组;8086标志寄存器各个标志的含义;标志寄存器各个标志的含义;8086的读写时序、总线操作和中断机制;的读写时序、总线操作和中断机制;Pentium的先进技术;的先进技术;Pentium的工作方式;的工作方式;Pentium的原理结构、寄存器组和描述符;的原理结构、寄存器组和描述符;Pentium的主要信号;的主要信号;Pentium的总线状态;的总线状态;Pentium的中断机制和中断描述符表;的中断机制和中断描述符表;Pentium的段页两级
2、保护机制。的段页两级保护机制。微处理器的性能指标 字长字长 主频主频 图2.1 8086的编程结构1 1总线接口部件总线接口部件 4 4个段地址寄存器,个段地址寄存器, CS 16CS 16位的代码段寄存器位的代码段寄存器 DS 16DS 16位的数据段寄存器位的数据段寄存器 ES 16ES 16位的附加段寄存器位的附加段寄存器 SS 16SS 16位的堆栈段寄存器位的堆栈段寄存器 16 16位的指令指针寄存器位的指令指针寄存器IPIP 20 20位的地址加法器位的地址加法器 6 6字节的指令队列缓冲器字节的指令队列缓冲器2. 2. 执行部件执行部件 4 4个通用寄存器,即个通用寄存器,即AX
3、AX、BXBX、CXCX、DXDX 4 4个专用寄存器,即个专用寄存器,即BPBP、SPSP、SISI、DIDI 标志寄存器标志寄存器 算术逻辑部件算术逻辑部件 标志寄存器;根据功能,分为两类 状态标志状态标志 控制标志控制标志状态标志 SFSF ZFZF PFPF CFCF AFAF OFOF控制标志 DFDF IFIF TFTF3. 80863. 8086的总线周期的概念的总线周期的概念4 4个时钟周期,个时钟周期, T1T1状态状态 T2T2状态状态 T3T3状态状态 T T状态状态 T4T4状态状态图2.2典型的8086总线周期序列 最小模式和最大模式的概念最小模式和最大模式的概念 最
4、小模式最小模式 最大模式最大模式两个协处理器两个协处理器 数值运算协处理器数值运算协处理器8087 输入输入/输出协处理器输出协处理器8089 8086 8086的引脚信号和功能的引脚信号和功能注意下列几点:注意下列几点: 8086的数据线和地址线是复用的,的数据线和地址线是复用的, 8086可用高可用高8位传送位传送1字节,也可用低字节,也可用低8位传送位传送1个字节,还可一次传送个字节,还可一次传送1个字个字 RESET是系统复位信号是系统复位信号8086的引脚引脚信号 GND、VCC 地和电源地和电源 AD15AD0 地址地址/数据复用引脚,双向工作数据复用引脚,双向工作 A19/S6A
5、16/S3地址地址/状态复用引脚,输状态复用引脚,输出出 BHE/S7 高高8位数据总线允许位数据总线允许/状态复用状态复用引脚,输出引脚,输出 NMI 非屏蔽中断引脚非屏蔽中断引脚, 输入输入 INTR 可屏蔽中断请求信号可屏蔽中断请求信号, 输入输入 RD读信号,输出读信号,输出 CLK)时钟,输入时钟,输入 RESET(reset) 复位信号,输入复位信号,输入 READY(ready) “准备好准备好”信号,输入信号,输入 TEST(test) 测试信号,输入测试信号,输入 MN/MX 最小和最大模式控制信号,输最小和最大模式控制信号,输入入 最小模式最小模式最小模式信号最小模式信号
6、INTA 中断响应信号,输出中断响应信号,输出 ALE 地址锁存允许信号,输出地址锁存允许信号,输出 DEN 数据允许信号,输出数据允许信号,输出 DT/R 数据收发信号,输出数据收发信号,输出 M/IO 存储器存储器/输入输入/输出控制信号,输出输出控制信号,输出 WR(write) 写信号,输出写信号,输出 HOLD和和HLDA 总线保持请求信号和总总线保持请求信号和总线保持响应信号线保持响应信号最小模式配置图最小模式连接特点: MN/MX端接端接+5V 时钟发生器时钟发生器 地址锁存器地址锁存器 存储器和外设较多时,需要总线收发器存储器和外设较多时,需要总线收发器M/IO、RD、WR信号
7、的关系图2.5 8284A和8086的连接 最大模式(最大模式( QS1、QS0指令队列状态信号)S2#、S1#、S0#总线周期状态信号最大模式下的典型配置总线控制器8288的连接微型机系统主要操作 系统的复位和启动操作;系统的复位和启动操作; 暂停操作;暂停操作; 总线操作;总线操作; 中断操作;中断操作; 最小模式下的总线保持;最小模式下的总线保持; 最大模式下的总线请求最大模式下的总线请求/允许。允许。 系统的复位和启动操作系统的复位和启动操作 CS=FFFFHCS=FFFFH IPIP0000H0000H复位操作的时序。总线读操作写操作时序中断操作和中断系统中断操作和中断系统两大类:两
8、大类: 硬件中断;硬件中断; 软件中断。软件中断。8086的中断分类 中断向量和中断向量表 硬件中断 NMINMI INTRINTR硬件中断的响应和时序 从数据总线上读取中断类型码,将其存入内部从数据总线上读取中断类型码,将其存入内部暂存器。暂存器。 将标志寄存器的值推入堆栈。将标志寄存器的值推入堆栈。 把标志寄存器的中断允许标志把标志寄存器的中断允许标志IFIF和跟踪标志和跟踪标志TFTF清零。清零。 将断点保护到堆栈中。将断点保护到堆栈中。 找到中断向量,转入相应的中断处理子程序找到中断向量,转入相应的中断处理子程序8086对中断的响应中断响应要用两个总线周期。可屏蔽中断时,CPU执行的总
9、线时序: 第第1 1步,执行步,执行2 2个中断响应总线周期个中断响应总线周期 第第2 2步,执行步,执行1 1个总线写周期个总线写周期 第第3 3步,将标志寄存器的中断允许标志步,将标志寄存器的中断允许标志IFIF和单和单步标志步标志TFTF置成置成0 0 第第4 4步,执行步,执行1 1个总线写周期个总线写周期 第第5 5步,执行步,执行1 1个总线写周期个总线写周期 第第6 6步,执行步,执行1 1个总线读周期个总线读周期 第第7 7步,执行步,执行1 1个总线读周期个总线读周期 中断处理子程序 保护中断现场。保护中断现场。 设置中断允许标志设置中断允许标志IFIF来开放中断来开放中断
10、中断处理的具体内容中断处理的具体内容 恢复寄存器恢复寄存器 中断返回指令中断返回指令软件中断的特点 中断类型码由指令提供。中断类型码由指令提供。 不执行中断响应总线周期。不执行中断响应总线周期。 不受中断允许标志不受中断允许标志IFIF的影响的影响 执行软件中断时,对外部硬件中断请求执行软件中断时,对外部硬件中断请求的反映不同于硬件中断的反映不同于硬件中断 软件中断没有随机性软件中断没有随机性最小模式下的总线保持最小模式下的总线保持总线保持请求总线保持请求/ /保持响应时序保持响应时序最大模式下的总线请求最大模式下的总线请求/ /授权授权最大模式下的总线请求最大模式下的总线请求/允许允许/释放
11、时序释放时序 8086 8086的存储器编址的存储器编址8086系统中存储器物理地址的计算方法系统中存储器物理地址的计算方法 复位后F F F FF F F F+ 0 0 0 0+ 0 0 0 0F F F F 0F F F F 0图2.18 CS、DS、SS和其他寄存器组合指向存储单元的示意图存储器中,有几个部分的用处是固定的: 0000000000003FFH003FFH B0000H B0000HB0F9FH B0F9FH B8000H B8000HBBF3FHBBF3FH FFFF0HFFFFFH 8086 8086的的I/OI/O编址编址 80868086允许有允许有65535(64
12、K)65535(64K)个个8 8位的位的I/OI/O端口端口对对I/OI/O端口,可用两种方式进行编址:端口,可用两种方式进行编址: 和存储器统一编址和存储器统一编址 I/OI/O独立编址独立编址 32 位微处理器位微处理器Pentium的先的先进技术进技术1.1. 先进的体系结构先进的体系结构2 2CISCCISC和和RISCRISC相结合的技术相结合的技术3. 3. 超标量流水线技术超标量流水线技术4. 先进的分支预测技术先进的分支预测技术 指令流水线的组成指令流水线的组成 总线接口部件、总线接口部件、 指令预取部件、指令预取部件、 指令译码部件指令译码部件 执行部件执行部件 Penti
13、um的的三种工作方式, 实地址方式实地址方式 保护方式保护方式 虚拟虚拟8086方式方式 实地址方式的特点实地址方式的特点 寻址机构、存储器管理、中断处理机构均和寻址机构、存储器管理、中断处理机构均和80868086一样。一样。 操作数默认长度为操作数默认长度为1616位。位。 存储器容量最大为存储器容量最大为1MB1MB,采用分段方式,每段,采用分段方式,每段大小固定为大小固定为64KB64KB。 存储器中保留两个固定区域存储器中保留两个固定区域 FFFF0HFFFF0HFFFFFHFFFFFH, 0000000000003FFH003FFH。保护方式的特点保护方式的特点 存储器用逻辑地址空
14、间、线性地址空间存储器用逻辑地址空间、线性地址空间和物理地址空间三种方式来描述。和物理地址空间三种方式来描述。 映像机制使逻辑地址空间大大超过实际映像机制使逻辑地址空间大大超过实际的内存空间的内存空间 既能进行既能进行16位运算,也能进行位运算,也能进行32位运算。位运算。 虚拟虚拟80868086方式方式特点 可以执行8086的应用程序。 段寄存器的用法和实地址方式时一样,即段寄存器内容左移4位加上偏移量为线性地址。 存储器寻址空间为1MB,在分段基础上又分页,每页4KB。实地址方式和虚拟8086方式区别: 多任务问题多任务问题 寻址空间问题。寻址空间问题。 内存管理问题内存管理问题 Pen
15、tium的原理结构的原理结构 总线接口部件总线接口部件 U U流水线和流水线和V V流水线流水线 数据数据CacheCache 指令指令CacheCache 指令预取部件指令预取部件 指令译码器指令译码器 控制控制ROMROM 分支目标缓冲器分支目标缓冲器BTBBTB 控制部件控制部件 浮点处理部件浮点处理部件FPUFPU 分段部件和分页部件分段部件和分页部件 寄存器组寄存器组 总线接口部件完成如下总线功总线接口部件完成如下总线功能能 地址驱动和传输。地址驱动和传输。 数据驱动。数据驱动。 数据总线宽度控制。数据总线宽度控制。 数据缓冲。数据缓冲。 总线操作的控制功能总线操作的控制功能 奇奇/
16、 /偶校验告示功能偶校验告示功能 Cache Cache操作控制操作控制PentiumPentium的主要部件和原理结构的主要部件和原理结构 2.6 Pentium的寄存器和相关机制的寄存器和相关机制Pentium的寄存器组Pentium的寄存器组包括 基本寄存器组。基本寄存器组。 系统寄存器组;系统寄存器组; 浮点寄存器组浮点寄存器组 基本寄存器组基本寄存器组 通用寄存器通用寄存器 指令指针寄存器和标志寄存器指令指针寄存器和标志寄存器标志寄存器标志寄存器段寄存器和描述符以及保护方段寄存器和描述符以及保护方式的寻址机制式的寻址机制三种描述符表三种描述符表 全局描述符表全局描述符表GDTGDT
17、局部描述符表局部描述符表LDTLDT 中断描述符表中断描述符表IDTIDT图2.26 保护方式下段地址的产生段选择子包含段选择子包含3 3个部分的内容个部分的内容l l描述符表指示标志描述符表指示标志TIl描述符索引描述符索引DIl请求特权级请求特权级RPL保 护 方 式 下 段 地 址 的 产 生保 护 方 式 下 段 地 址 的 产 生系统地址寄存器系统地址寄存器包括 GDTRGDTR IDTRIDTR TRTR LDTRLDTR图2.27 4个系统地址寄存器的结构控制寄存器控制寄存器调试寄存器调试寄存器状态寄存器控制字寄存器 Pentium的主要信号的主要信号Pentium的主要信号的主
18、要信号1. 1. 地址线及控制信号地址线及控制信号 l l A31A31A3 A3 地址线。地址线。 l l APAP 地址的偶校验码位。地址的偶校验码位。 l l ADS#ADS# 地址状态输出信号。地址状态输出信号。 l l A20M#A20M# A20 A20以上的地址线屏蔽信号。以上的地址线屏蔽信号。 l l APCHK#APCHK# 地址校验出错信号。地址校验出错信号。 Pentium的主要信号的主要信号2. 2. 数据线及控制信号数据线及控制信号 l l D63D63D0 D0 数据线。数据线。 l l BE7#BE7#BE0# BE0# 字节允许信号。字节允许信号。 l l DP
19、7DP7DP0 DP0 奇奇/ /偶校验信号。偶校验信号。 l l PCHK# PCHK# 读校验出错。读校验出错。 l l PEN# PEN# 奇奇/ /偶校验允许信号。偶校验允许信号。Pentium的主要信号的主要信号3. 3. 总线周期控制信号总线周期控制信号 l l D/C#D/C# 数据数据/ /控制信号。控制信号。 l l M/IO#M/IO# 存储器和存储器和I/OI/O访问信号访问信号 l l W/R#W/R# 读读/ /写信号。写信号。 l l LOCK# LOCK# 总线封锁信号总线封锁信号 l l BRDY# BRDY# 突发就绪信号突发就绪信号 l l NA#NA# 下
20、一个地址有效信号。下一个地址有效信号。 l l SCYC SCYC 分割周期信号。分割周期信号。 Pentium的主要信号的主要信号4. Cache4. Cache控制信号控制信号 l l CACHE# CacheCACHE# Cache控制信号。控制信号。 l l EADS# EADS# 外部地址有效信号。外部地址有效信号。 l l KEN#KEN# Cache Cache允许信号。允许信号。 l l FLUSH#FLUSH#CacheCache擦除信号。擦除信号。 l l AHOLD AHOLD 地址保持地址保持/ /请求信号。请求信号。 l l PCDPCD Cache Cache禁止信
21、号。禁止信号。 l l PWTPWT 片外片外CacheCache的控制信号。的控制信号。 l l WB/WT# WB/WT# 片内片内CacheCache回写回写/ /通写选择信号通写选择信号 l l HIT# HIT#和和HITM# CacheHITM# Cache命中信号和命中命中信号和命中CacheCache的状态信号的状态信号 l l INVINV 无效请求信号无效请求信号Pentium的主要信号的主要信号5. 5. 系统控制信号系统控制信号 INTRINTR NMINMI RESETRESET CLKCLK INITINITPentium的主要信号的主要信号 6 6总线仲裁信号总线
22、仲裁信号 HOLDHOLD HLDAHLDA BREQBREQ BOFFBOFFPentium的主要信号的主要信号 7. 7. 检测与处理信号检测与处理信号 l l BUSCHK#BUSCHK# l l FERR#FERR# l l IGNNE# IGNNE# l l FRCMC#FRCMC# l l IERR# IERR# Pentium的主要信号的主要信号8. 8. 系统管理模式信号系统管理模式信号 SMI#SMI# SMIACT#SMIACT#Pentium的主要信号的主要信号9 9 测试信号测试信号 l l TCK TCK l l TDITDI l l TDOTDO l l TMSTMS l l TRST#TRST#Pentium的主要信号的主要信号1010 跟踪和检查信号跟踪和检查信号l l BP3 BP3BP0BP0l l PM1 PM1PM0PM0l BT3 BT3BT0BT0 l IUIU和和IV IV l IBT IBT l R/S# R/S# l PRDY PRDY Pentium的几种总线状态 T1 T1状态状态 T2T2状态状态 T12T12状态状态 T2PT2P状态状态 T
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 租车协议合同范本示例
- 真心相待的夫妻保证书
- 简单隐私保护合同协议样本
- 规范文本偷钱保证书范例
- 建筑劳务分包安全管理协议
- 精确市场调研制作合同
- 绿化项目招标答疑
- 软件开发合同协议范本示例
- 零售店长工作合同
- 补充合同格式范本
- GB/T 10360-2008油料饼粕扦样
- 保险公司柜面服务规范与服务技巧
- 医院转诊转院记录单
- 2022高中学业水平考试信息技术会考知识点归纳总结(复习必背)
- 大件运输专业知识课件
- PEP-3心理教育量表-评估报告
- 国开电大财务管理学习活动第4章 腾讯公司融资案例分析参考答案
- 空白教案模板(表格形式-已排版)
- ISO10816图表-10816是替代2372的新标准
- 沉箱拖运方案
- 25Hz相敏轨道电路
评论
0/150
提交评论