基于Quartus的编译与器件编程_第1页
基于Quartus的编译与器件编程_第2页
基于Quartus的编译与器件编程_第3页
基于Quartus的编译与器件编程_第4页
基于Quartus的编译与器件编程_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、FPGA系统设计与实践系统设计与实践 基于基于Quartus的编译与器件编程的编译与器件编程 5.4基于基于Quartus的编译与器件编程的编译与器件编程 QuartusII3.0中含有功能强大的编译器,与ISE5.x中的综合工具不同是QuartusII 3.0的编译器可以一次完成综合、布局、布线等工作,同时提供一系列的报告信息。 5.4.1 使用使用QuartusII3.0的编译器编译设计的编译器编译设计 1.编译器设定编译器设定(Compiler Setting) 在进行编译之前,设计者可以对编译器进行设置。通过设置,编译器将以设计者的要求综合设计和布局、布线,从而使系统在面积上,速度上,

2、功耗上都达到设计的要求。每建立一个新工程,编译器将自动缺省(默认)设定编译器。设计者也可以设置自己定义的编译器,并将其保存下来。可以在一个设计中使用不同的编译器设置。 1.选择选择FPGA 下载时钟下载时钟 FPGA的配置模式有4种,不同的配置模式使用的配置时钟可能不同(详细介绍请见6.1节),必须正确选择下载时钟。JTAG下载模式使用JTAG Clock下载配置。 5.4.1 使用使用QuartusII3.0的编译器编译设计的编译器编译设计 打开开3.2.23.2.2节节中已经建立好的工程div3 打开编译器设置 向导编译器设置介绍NEXT需要编译的实体对象指定当前用户编译名NEXT选择编译

3、模式NEXT选择目标器件系列NEXT选择目标器件NEXT增量综合设置 NEXT编译器设置总结报告设置完成2.编译占空比为编译占空比为50%的的3分频器分频器 设 置 好 编 译 器 后 , 进 行 编 译 , 选 择 菜 单ProcessingStart Compilation或者单击工具栏上的 按钮,编译器马上开始编译设计。 在编译过程中,状态窗口中会显示编译的进度,信息窗口中会显示编译进行的信息。如图所示。开始编译3.编译报告编译报告 在编译时,编译器也同时在为编译的每一个步骤书写编译报告。这些报告内容十分详尽,对设计者是很有帮助的。 编译结果平面图报告编译结果平面图报告 3.编译报告编译

4、报告 还有很多有用的信息可以在报告中找到,比如综合分析报告、时序分析报告。理解这些报告,对设计进行分析,再修改设计以达到设计要求。 5.4.2 使用使用QuartusII3.0的编程器下载的编程器下载 1.生成生成CDF(Chain Description File)文件文件 (1)选择菜单ToolsProgrammer,弹出编程器窗口。如下图所示。编程器将自动生成CDF文件。CDF文件中包括了编程文件、器件名等下载信息。 编程器窗口编程器窗口 (2)选择菜单FileSave As,在弹出文件保存对话框中键入文件名然后单击保存即可。 1.生成生成CDF(Chain Description File)文件)文件2.安装下载模式安装下载模式 选择JTAG模式 单击Hardware 2.安装下载模式安装下载模式 选择硬件设置 单击Add Hardware按钮,弹出Add Hardware对话框 单击Add Hardware按钮,弹出Add Hardware对话框 硬件设置 ok 3.配置器件配置器

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论