实验二中规模组合逻辑电路的设计_第1页
实验二中规模组合逻辑电路的设计_第2页
实验二中规模组合逻辑电路的设计_第3页
实验二中规模组合逻辑电路的设计_第4页
实验二中规模组合逻辑电路的设计_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验二 中规模组合逻辑电路的设计 一、实验目的1、 学习译码器与数据选择去的分析方法与设计方法;2、 学习用集成逻辑门安装、调试逻辑电路,并测试其逻辑功能;3、 学习数字电子线路故障检测的一般方法。二、实验器材1、 74LS138 三线八线译码器 2片2、 74LS153 双四选一数据选择器 2片3、 其它小规模逻辑门 若干4、 数字万用表 1台三、预习要求1、 预习译码器与数据选择器的使用方法2、 根据实验任务要求设计电路,并根据所给的标准器件画出逻辑图。四、实验原理(1)74LS138芯片介绍74LS138是一款三线八线译码器。A2、A1、A0为二进制译码输入端, 为译码输出端(低电平有效

2、),G1、 、 为选通控制端。当G11、 时,译码器处于工作状态;当G10、 时,译码器处于禁止状态。 图2-1 74 LS138引脚图与逻辑图表2-1 74LS138真值表输 入输 出G1A2A1A010000011111111000110111111100101101111110011111011111010011110111101011111101110110111111011011111111110011111111111111111利用使能端能方便地将两个 3/8译码器组合成一个4/16译码器用2片74LS138扩展成一片四线十六线译码器。 图2-2 74LS138扩展图二进制译码器

3、实际上也是脉冲分配器。若利用使能端中的一个输入端输入数据信息,器件就成为一个数据分配器(又称多路分配器),如图所示。若在G1输入端输入数据信息,位置码所对应的输出是G1数据信息的反码;若从端输入数据信息,令G11、0,位置码所对应的输出就是端数据信息的原码。若数据信息是时钟脉冲,则数据分配器便成为时钟脉冲分配器。 图2-3 用74LS138实现脉冲分配器 二进制译码器还能方便地实现逻辑函数,3位二进制译码器给出3变量的全部最小项; 可以利用这些最小项实现各种组合逻辑电路。例如:74LS138设计一个全加器 写出函数的标准与或表达式,并变换为与非-与非形式。 画出用二进制译码器和与非门实现这些函

4、数的接线图。 图2-4 用74LS138实现全加器(2)芯片74LS153介绍 图 2-5 74LS153管脚图 74LS153是集成双4选1数据选择器。选通控制端为低电平有效,即=0时芯片被选中,处于工作状态;=1时芯片被禁止,Y=0。四、实验内容1、测试74LS138的逻辑功能。表2-2输 入输 出G1A2A1A01000010001100101001110100101011011010111012、用74LS138和若干逻辑门设计一个两位二进制数值比较器表2-300000000111111110000111100001111001100110011001101010101010101013、用一片74LS153设计一个全加器,完成下表表2-4A00001111B0011001101010101五、实验报告1、按步骤完成实验,并将数据填入表格。2、思考(1)逻辑图中管脚高有效与低有效有什么区别?(2)编码器和译码器通常用到什么场合?(3)编码器和译码器是怎样

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论