组合逻辑电路的设计实验报告_第1页
组合逻辑电路的设计实验报告_第2页
组合逻辑电路的设计实验报告_第3页
组合逻辑电路的设计实验报告_第4页
组合逻辑电路的设计实验报告_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验一组合逻辑电路的设计1.实验目的1,掌握组合逻辑电路的功能分析与测试2,学会设计以及实现一位全/减加器电路,以及舍入与检测电路设计。2 .实验器材74LS00二输入四与非门74LS04六门反向器74LS10三输入三与非门74LS86二输入四异或门74LS73负沿触发JK触发器74LS74双D触发器3 .实验内容1>.设计舍入与检测的逻辑电路:1. 输入:4位8421码,从0000-1001输入信号接4个开关,从开关输入。2. 输出:当8421码>=0101(5)时,有输出F1=1当8421码中1的个数是奇数时,有输出F2=1,,Fl卷灯Q*F2接开关S-A-B-Cin(S)揉灯

2、Fl(S)F2(Co)A,B,C分别表示减2>,设计一位全加/全减器如图所视:当s=1,时做减法运算,s=0时做加法运算。数,被减数,借位(加数,被加数,进位)4 .实验步骤1>,设计一个舍入与检测逻辑电路:做出真值表:电路框图舍人与检测迂辑富值表ABcDFlF2000G00000101001001001100010001010110011010011111100011100110作出卡诺图,弁求出F1,F2Fl(>5)的卡诺图我逐旗表达式退晴耒达式:Fl=A:BC:BDF2(l粉奇教)的卡崔囹打遑精表达点运科表达式:F2-A®B®C®D根据F1

3、F2的表达式做出电路图:按照电路图连接号电路,弁且验证结果是否与设计相符2,设计一位全加/全减器做出真值表:F1的卡诺图F1卡诺图:输入口输出一S国制上A卡B口C(低位进户F1(和)F2(进借位田Op0甲Op040。0甲Op0+Op1炉R0/0户0,If0户If0炉Of0小1->0小>0。1*1口口0-*0/Oc1炉0/OpROp1+WOu0。wOpNIpR1平UOrOpOqOfOf1¥0Op1中山NS0小R0。IpR1-0秒k-l-U|-zzrr1户160小*F2的卡石图1Op。中R。甲s“Op1-0。0/R1一R06OpOk1P1甲1中L1中SA00011110000000010101111111100101建晴泰达式:F2=BC-B(S©A>C(SA)公赦企威器电路世希按照电路图连接号电路,弁且验证结果是否与设计相符5 .实验体会通过这次试验,我了解了

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论