用译码器实现组合逻辑电路_第1页
用译码器实现组合逻辑电路_第2页
用译码器实现组合逻辑电路_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、精选优质文档-倾情为你奉上实验四 用译码器实现组合逻辑电路一、实验目的:学会用译码器实现组合逻辑电路二、实验原理:用译码器加上门电路的方法,来实现较复杂的组合逻辑电路,简单方便。本实验主要使用的译码器是74LS138。对门电路的选择以与非门居多。72LS138译码器的功能特点:将三位二进制数译码位十进制数。1、 译码器的工作条件:第六脚接高电压,第四五脚接低电压。 2、译码器实现函数所用门电路的特点: 三、实验仪器及器材:集成块:74LS138 74LS42 74LS20 74LS08四、实验内容与步骤:(要求写出各电路的设计步骤,并画出实验电路图。)1、设计一个三变量,判断奇数个“1”的电路

2、(要求用译码器和与非门实现)。 真值表ABCY00000011010101101001101011001111解:设输入为A、B、C,输出为Y,奇数个“1”是Y为1,偶数个为0。2、某工厂有A、B、C三台设备,A、B的功率均为10W,C的功率为20W,这些设备由和两台发电机供电,两台发电机的最大输出功率分别为10W和30W,要求设计一个逻辑电路以最节约能源的方式启、停发电机,来控制三台设备的运转、停止(要求用译码器和与非门、与门实现)。 真值表真值表解:设10w功率的发电机为M,30w 功率的发电机为N;ABCMN00000001010101001101100101010111001111113、设计一个全加器(要求用译码器和与非门实现)。 解:设加数为A,被加数为B,地位进为C,和为S,高位进为D; 五、实验体会:通过与“实验

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论