广工quartus进制计数器_第1页
广工quartus进制计数器_第2页
广工quartus进制计数器_第3页
广工quartus进制计数器_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数电实验报告 实验名称 可编程逻辑器件制作任意进制计数器学 院 自动化学院年级班别 学 号 学生姓名 指导教师 年 月 日用可编程逻辑器件设计计数器任意进制计数器1、 实验目标1)掌握中规模集成计数器的逻辑功能,以及用中规模集成技术器构成任意进制计数器的方法2)熟悉译码器和数据显示器的使用方法3)了解数字可编程器件实现的集成计数、译码电路功能2、 实验方案+步骤用中规模集成计数器(74LS160)设计一个二十四进制计数器,并与译码、显示电路连接起来。 设计总框架:分频器计数器BCD七段字符显示译码器数码管50MHz2HzBCD码译码输出 设计总原理图如下: 分步分析: 分频器模块: 本实验采用

2、DEII板进行验证,DEII板上有两个内置的频率源,它们的振荡频率分别是50MHz与27MHz。但是这样的频率对于我们时序电路的应用而言,显然太高了。为此我们在内置频率源后应加一个分频器(74LS292),以得到我们需要的比较适中的频率(比如12Hz)DE2上有内置的50MHz时钟CLOCK_50 EDCBA = (11001 )2= (25)10 计数器模块本实验采用两片10进制计数器74LS160芯片来进行24进制计数器的设计。显示模块由实验板的数码管是共阳性,所以采用7446译码器来驱动。3、 时序仿真 计数器模块 24个脉冲输出一个进位脉冲,即代表24进制。显示模块4、 实验验证 实验板上的两个数码管循环显示数字从0-23,即实现24进制电路的设计。5、 实验心得 本实验主要需要先想好要用什么芯片来设计24进制电路,记忆最后需要用什么

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论