数字电路与逻辑设计试卷B 200720082_第1页
数字电路与逻辑设计试卷B 200720082_第2页
数字电路与逻辑设计试卷B 200720082_第3页
数字电路与逻辑设计试卷B 200720082_第4页
数字电路与逻辑设计试卷B 200720082_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 装 订 线 华中农业大学本科课程考试试卷考试课程与试卷类型:数字逻辑(B卷) 学年学期:2007-2008-2 考试日期:2008-7题 号一二三四五六七总 分得 分评卷人本题得分 班级 姓名 学号 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其字母代号写在该题【 】内。答案错选或未选者,该题不得分。每小题3分,共24分。)【 】1和二进制数(1100110111001)等值的十六进制数字为( )。 A3372 B6372 C14671 DC374【 】2下列逻辑电路中,不是组合逻辑电路的有( D )。A译码器 B编码器 C全加器 D寄存器【 】3逻辑函数 ( &

2、#160;    ) 。A AB+AC+AD+AE              B A+BCED C (A+BC)(A+DE)              D A+B+C+D+E 【 】4将D触发器改造成T触发器,下图所示电路中的虚线框内应是( )。A或非门 B与非门 C异或门 D同或门【 】5JK触发器在CP脉冲作用下,

3、欲实现,则输入信号为( )。 AJ=K=0 BJ=Q,K= CJ=,K=Q DJ=Q,K=0【 】6边沿触发器的触发方式是( )。 ACP=1 BCP上升沿 CCP下降沿 D上升沿或下降沿【 】7ROM电路由地址译码器和存储体构成,若译码器有十个地址输入线,则最多可有( )个字。 A10 B C D 【 】874LS160十进制计数器它含有的触发器的个数是( )。A1个 B2个 C4个 D6个 本题得分二、填空题(将答案写在该题横线上。每空2分,共20分。)1用555定时器组成施密特触发器,VCC = 15V,当输入控制端CO不外接电压时,回差电压为 。28级触发器可以记忆 位二进制信息的 种

4、不同的状态。3将逻辑函数表达式F中所有的“·”变成“+”,“+”变成“·”,“0”变成“1”,“1”变成“0”,原变量变成反变量,反变量变成原变量,则所得到的新的函数为原函数F的反函数,这一规则称为 。4将模拟信号转换为数字信号,需要经过 、保持、量化、 四个过程。5如图1所示,写出由PROM所实现的逻辑函数的表达式Z1= ,Z2= ,Z2= 。 图11A1BZ1Z2Z2本题得分三、判断题(正确打,错误的打×。每题2分,共10分。)1如果一个具有n个变量的函数的积项包含全部n个变量,每个变量都以原变量或反变量形式出现,且仅出现一次,则这个积称为最小项。 ( )2把

5、一个5进制计数器与一个10进制计数器串联,并加入适当的门电路,可得到15进制计数器。 ( )3PROM是与阵列固定、或阵列编程的PLD,因此输入的地址线较多,容量较大,必须进行全译码,要产生全部的最小项。 ( )4施密特触发器只有一个稳定状态,另一个是暂时稳定状态,从稳定状态转换到暂稳态时必须由外加触发信号触发,从暂稳态转换到稳态是由电路自身完成的,暂稳态的持续时间取决于电路本身的参数。 ( )5假设容量为8K×8的存储器的起始地址为全0,则其最高地址为3FFFH。( )本题得分四、(本题满分8分) 试分析图2的逻辑功能,已知74LS153 为四选一的数据选择器,为数据输入,L为输出

6、,为使能端,低有效,为地址选择端。ALA0 A1D0D1D2 YD3SC00B74LS153 1 图2本题得分五、(本题满分8分) 分析以下电路,其中161为同步二进制加法计数器,ET、EP为使能端,为输出端口,DCBA为送数端口,CP为时钟脉冲,RCO为进位端口,RD为异步清零端口,低有效,LD为同步置数端口,低有效。请画出状态图,以及指出为几进制计数器。 图3 本题得分六、(本题满分16分)分析如图4所示时序逻辑电路。图4(1) 写出该电路激励方程、输出方程以及特性方程;(4分) (2) 填写表1所示次态真值表;(3分) 表1输入X现态Q2(n)Q1(n)激励函数次态Q2(n+1)Q1(n

7、+1)输出ZJ2 K2J1 K1(3) 填写表2所示电路状态表;(2分)表2现态次态 Q 2 (n+1) Q 1(n+1)输出Q 2 Q 1X=0X=1Z00011011(4)设各触发器的初态均为0,试画出图5中Q1、Q2和Z的输出波形;(3分)图5(5)改用T触发器作为存储元件,填写图6中激励函数T2、T1卡诺图,求出最简表达式。(4分)图6本题得分 装 订 线 七、(本题满分14分) 某工厂有三个车间,每个车间各需1KW电力。这三个车间由两台发电机组供电,一台是1KW,另一台是2KW。三个车间经常不同时工作,有时只一个车间工作,也可能有两个车间或三个车间工作。为了节省能源,又保证电力供应,

8、请设计一个逻辑电路,能自动完成配电任务。 装 订 线 华中农业大学本科课程考试试卷答案考试课程与试卷类型:数字逻辑(B卷)一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其字母代号写在该题【 】内。答案错选或未选者,该题不得分。每小题3分,共24分。)1. A 2. D 3. A 4.D 5. C 6. D 7. C 8. C 二、填空题(将答案写在该题横线上。每空2分,共20分。)1. 5V 2. 8、 3. 反演规则 4. 采样、编码 5. 、或 三、判断题(正确打,错误的打×。每题2分,共10分。)1. 2. 3. 4. × 5. ×四、(8分

9、)解: 列表达式为: (4分) 列真值表如下: (3分)A、B、CL0 0 0 00 0 100 1 000 1 111 0 001 0 111 1 011 1 11 该电路为少数服从多数表决电路。 (1分)五、(8分)解:由图分析可得:ET、EP为使能端,为1则正常工作;RD为异步清零端,为1无效;DCBA为送数端口,当LD有效时,=DCBA=0110=6;RCO为进位标志,当进位时,LD有效,同步置数,则计数值从0110至1111,所以该图为十进制计数器。 (4分) 状态图如下: (4分)QD QC QB QA 011001111000100110101011111001101111101

10、111六、(16分)解:(1)写出该电路激励方程、输出方程以及特性方程;(4分) 特性方程: (1分) 输出方程: (1分) 激励方程:; (2分) (2)填写表1所示次态真值表;(3分)表1输入X现态Q2(n)Q1(n)激励函数次态Q2(n+1)Q1(n+1)输出ZJ2 K2J1 K1000011110 00 11 01 10 00 11 01 10 11 00 11 00 11 00 11 00 10 10 10 11 01 01 01 00 01 00 0 1 00 11 10 11 101000100 (3)填写表2所示电路状态表;(2分)表2现态次态 Q 2 (n+1) Q 1(n+1) / 输出ZQ 2 Q 1X=0X=10000/001/00110/111/11000/001/01110/011/0 (4)设各触发器的初态为0,试画出图5中、和Z的输出波形;(3分) CP为下降沿触发,且初始状态均为0。CP X Q1 Q2 Z (5)改用T触发器作为存储元件,填写图6中激励函数、卡诺图,求出最简表达式;(4分) 画出卡诺图 (2分)图61 1 1 1 1 1 1 1 卡诺图化简得到表达式: (1分) (1分)七、(14分)解: 假设A、B、C为三个车间,工作为1,不工作

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论