串入并出转换器设计_第1页
串入并出转换器设计_第2页
串入并出转换器设计_第3页
串入并出转换器设计_第4页
串入并出转换器设计_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、基于FPGA的数字系统设计第一次课程作业题目:串入并出转换器设计 2015/3/28一、 要求设计一个串入并出转换器。输入是8bit数据,输出是32bit数据。给出AMSD图和HDL设计描述。提交纸质文档。二、 设计思路输入数据为8bit 的data,输出为32bit 的R0。定义了reg型的宽度为8bit的a、b、c三个中间变量,以及2bit的reg型变量i 。 复位信号rst为低电平有效,当rst有效时: i 、R0 、a 、b 、c 的值初始化为0。 当rst值为1时 :运用case(i)语句,状态为00时data值存于a寄存器中,状态为01时data值存于b寄存器中,状态为10时dat

2、a值存于c寄存器中,状态为11时输出R0 且R0=data7:0,c,b,a。其中在测试文件中,我将data值从0开始每个一个时钟周期自加1以产生串行输入的data数据。(注:由于data先输入的数据为R0输出数据的低位故R0=data7:0, c, b, a)三、 HDL设计描述module inoutchange(clk,rst,data,R0);input clk;input rst;input 7:0data;output R0;reg 31:0R0;reg 1:0i;reg 7:0a;reg 7:0b;reg 7:0c;always (posedge clk or negedge rst)if(!rst) begin i=0; R0=0; a=0; b=0; c=0; endelsebegin i=i+1;case(i)2b00:a = data;2b01:b = data;2b10:c = data;2b11:R0 = data7:0,c,b,a;default: beginR0=0;i=0;endendcase endendmodule四、 ASMD图五、 ModelSi

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论