方案一38译码器_第1页
方案一38译码器_第2页
方案一38译码器_第3页
方案一38译码器_第4页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、.译码器和编码器译码器 (Decoder) 和编码器 (Encoder) 是数字系统中广泛使用的多输入多输出组合逻辑部件。一.译码器译码器的功能是对具有特定含义的输入代码进行" 翻译 " ,将其转换成相应的输出信号。译码器的种类很多,常见的有二进制译码器、二- 十进制译码器和数字显示译码器。1二进制译码器(1) 定义二进制译码器: 能将 n 个输入变量变换成2n 个输出函数,且输出函数与输入变量构成的最小项具有对应关系的一种多输出组合逻辑电路。(2) 特点 二进制译码器一般具有 n 个输入端、 2n 个输出端和一个 ( 或多个 ) 使能输入端。 在使能输入端为有效电平时,

2、对应每一组输入代码, 仅一个输出端为有效电平, 其余输出端为无效电平 ( 与有效电平相反 ) 。 有效电平可以是高电平 ( 称为高电平译码 ) ,也可以是低电平 ( 称为低电平译码 ) 。(3) 典型芯片常见的 MSI 二进制译码器有2-4 线 (2 输入 4 输出 ) 译码器、 3-8 线 (3 输入 8 输出 ) 译码器和4-16 线 (4 输入 16 输出 ) 译码器等。图7.7(a)、 (b) 所示分别是T4138 型 3-8 线译码器的管脚排列图和逻辑符号。.图 7.7 T4138译码器的管脚排列图和逻辑符图中,A2、 A1、 A0 -输入端;Y0, Y1,Y2, Y3, Y4, Y

3、5, Y6, Y7-输出端;S1,SS -使能端,作用是禁止或选通译码器。2,3该译码器真值表如表7.1 所示。表 7.1 T4138 译码器真值表输入输出S1 S2+S3A2 A1 A0Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7100000111 11 11100011011 11 11100101101 11 11100111110 11 11101001111 01 11101011111 10 11.101101111 11 01101111111 11 100d d d d1111 11 11d 1d d d1111 11 11由真值表可知,当s 1=1,s 2+s3=0 时,无

4、论A2、 A1 和 A0 取何值,输出Y0 、 、 Y7 中有且仅有一个为 0( 低电平有效 ) ,其余都是1。2 .二- 十进制译码器二 - 十进制译码器的功能: 将 4 位 BCD码的 10 组代码翻译成10 个十进制数字符号对应的输出信号。例如,常用芯片T331 是一个将8421 码转换成十进制数字的译码器,其输入A3 A0 为 8421码,输出Y0 Y9 分别代表十进制数字0 9。该译码器的输出为低电平有效。其次,对于8421 码中不允许出现的6 个非法码 (1010 1111) ,译码器输出端Y0 Y9 均无低电平信号产生,即译码器对这 6 个非法码拒绝翻译。 这种译码器的优点是当输

5、入端出现非法码时,电路不会产生错误译码。(该译码器的逻辑电路图和真值表见教材中有关部分)3. 数字显示译码器数字显示译码器是不同于上述译码器的另一种译码器。在数字系统中,通常需要将数字量直观地显示出来,一方面供人们直接读取处理结果,另一方面用以监视数字系统工作情况。因此,数字显示电路是许多数字设备不可缺少的部分。数字显示译码器是驱动显示器件( 如荧光数码管、液晶数码管等) 的核心部件,它可以将输入代码转换成相应数字,并在数码管上显示出来。常用的数码管由七段或八段构成字形,与其相对应的有七段数字显示译码器和八段数字显示译码器。例如,中规模集成电路74LS47,是一种常用的七段显示译码器,该电路的

6、输出为低电.平有效,即输出为0 时,对应字段点亮;输出为1 时对应字段熄灭。该译码器能够驱动七段显示器显示 0 15 共 16 个数字的字形。输入A3、A2、A1 和 A0 接收 4 位二进制码,输出Qa、 Qb、Qc、Qd、Qe、 Qf 和 Qg 分别驱动七段显示器的a、 b、 c、 d、 e、 f 和 g 段。( 74LS47 逻辑图和真值表可参见教材中有关部分。)七段译码显示原理图如图7.8(a)所示,图 7.8(b)给出了七段显示笔画与0 15 共 16 个数字的对应关系。图 7.8 七段译码显示原理及笔画与数字关系七段译码显示原理演示如下:.4译码器应用举例译码器在数字系统中的应用非

7、常广泛,它的典型用途是实现存储器的地址译码、控制器中的指令译码、代码翻译、显示译码等。除此之外,还可用译码器实现各种组合逻辑功能。下面举例说明在逻辑设计中的应用。例 1 用 3-8 线译码器T4138 和适当的与非门实现全减器的功能。解 全减器 : 能实现对被减数、减数及来自相邻低位的借位进行减法运算,产生相减得到的差及向高位借位的逻辑电路。令: 被减数用Ai 表示、减数用Bi 表示、来自低位的借位用Gi-1 表示、差用Di 表示、向相邻高位的借位用Gi 表示。 可得到全减器的真值表如表7.2 所示。表 7.2全减器真值表输入输出输入输出.AiBiGi-1DiGiAiBiGi-1DiGi000

8、0010010001111010001011110000110111111由表 7.2 可写出差数Di 和借位 Gi 的逻辑表达式为用译码器T4138 和与非门实现全减器功能时,只需将全减器的输入变量Ai B i Gi-1 分别与译码器的输入A2、 A1 、 A0 相连接,译码器使能输入端S1S2S3 接固定工作电平,便可在译码器输出端得到 3 个变量的8 个最小项的" 非 " 。根据全减器的输出函数表达式,将相应最小项的" 非 " 送至与非门输入端,便可实现全减器的功能。逻辑电路图如图7.9 所示。图 7.9逻辑电路图例 2 用译码器和与非门实现逻辑函

9、数F(A,B,C,D)= m(2,4,6,8,10,12,14).解 给定的逻辑函数有4 个逻辑变量, 显然可采用上例类似的方法用一个4-16 线的译码器和与非门实现。此外,也可以充分利用译码器的使能输入端,用3-8 线译码器实现4 变量逻辑函数。用 3-8 线译码器实现4 变量逻辑函数的方法:用译码器的一个使能端作为变量输入端,将两个 3-8 线译码器扩展成 4-16 线译码器。用两片 T4138 实现给定函数时,可首先将给定函数变换为F(A,B,C,D)=(m2·m4·m6·m8·m10·m12·m14)然后,将逻辑变量B、 C、 D 分别接至片和片的输入端A2、 A1、 A0,逻辑变量A 接至片的使能端和片的使能端S

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论