微处理器系统结构与嵌入式系统设计第二版答案_第1页
微处理器系统结构与嵌入式系统设计第二版答案_第2页
微处理器系统结构与嵌入式系统设计第二版答案_第3页
微处理器系统结构与嵌入式系统设计第二版答案_第4页
微处理器系统结构与嵌入式系统设计第二版答案_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第二章习题答案2.2 完成下列逻辑运算(1) 101+1.01 = 110.01(2) = 111.101(3) -1011.0110 1-1.1001 = -1100.1111 1(4) = 1.01(5) 110011/11 = 10001(6) (-101.01)/(-0.1) = 1010.12.3 完成下列逻辑运算(1) 1011 01011111 0000 = 1111 0101(2) 1101 00011010 1011 = 1000 0001(3) 1010 10110001 1100 = 1011 01112.4 选择题(1) 下列无符号数中最小的数是( A )。A BC D

2、(2) 下列无符号数中最大的数是( B )。A BC D(3) 在机器数( A )中,零的表示形式是唯一的。A补码 B原码C补码和反码 D原码和反码(4) 单纯从理论出发,计算机的所有功能都可以交给硬件实现。而事实上,硬件只实现比较简单的功能,复杂的功能则交给软件完成。这样做的理由是( BCD )。A提高解题速度B降低成本C增强计算机的适应性,扩大应用面D易于制造(5) 编译程序和解释程序相比,编译程序的优点是( D ),解释程序的优点是( C )。A编译过程(解释并执行过程)花费时间短B占用内存少C比较容易发现和排除源程序错误D编译结果(目标程序)执行速度快2.5通常使用逻辑运算代替数值运算

3、是非常方便的。例如,逻辑运算AND将两个位组合的方法同乘法运算一样。哪一种逻辑运算和两个位的加法几乎相同?这样情况下会导致什么错误发生?1bit数据的加法和逻辑运算异或(NOR)几乎相同。问题在于多bit数据的乘或加运算无法用AND或NOR运算替代,因为逻辑运算没有相应的进位机制。2.6 假设一台数码相机的存储容量是256MB,如果每个像素需要3个字节的存储空间,而且一张照片包括每行1024个像素和每列1024个像素,那么这台数码相机可以存放多少张照片?每张照片所需空间为:1024*1024*3=3MB 则256M可存照片数为:256MB/3MB85张。2.7举例说明计算机体系结构、计算机组成

4、和计算机实现之间的关系。计算机体系结构主要是指程序员关心的计算机概念结构与功能特性,而计算机组成原理则偏重从硬件角度关注物理机器的组织,更底层的器件技术和微组装技术则称为计算机实现。例如:确定指令集中是否有乘法指令属于计算机体系结构的内容,而乘法指令是由专门的乘法器实现还是用加法器实现则属于计算机组成原理的内容,乘法/加法器底层的物理器件类型及微组装技术则属于计算机实现的内容;存储器编址方式的确定属于计算机体系结构的内容,而是否应采用多体交叉结构则属于计算机组成原理的内容,存储器的底层物理器件及微组装技术则属于计算机实现的内容。2.8什么是冯·诺伊曼计算机结构?其运行的基本原理如何?

5、是什么导致了冯·诺伊曼计算机的性能瓶颈?冯.诺依曼计算机由运算器、控制器、存储器、输入设备和输出设备构成,采用二进制表示信息,以存储器为中心,按存储程序原理工作。存储程序原理指编好的程序首先放入存储器,开始工作后,由控制器自动、高速依次从存储器中取出指令并执行。指令执行的串行性和存储器读取的串行性。2.9 说明RISC架构与CISC架构之间的区别 。RISCCISC设计重点降低指令执行的硬件复杂度,但对编译器有更高的要求侧重指令执行的硬件功能性,控制器的硬件设计复杂指令集指令种类少,长度固定,且执行简单,可在单时钟周期完成指令复杂,长度通常不固定,执行也需要多个周期流水线指令处理过程

6、可被拆分成能够被流水线并行执行的规则步骤指令执行通常需要调用微程序寄存器有更多的通用寄存器专用寄存器较多。load-store结构为避免耗时的访存操作,把访存与数据处理分开。处理器能够直接处理内存中的数据。RISC,CISC的一些看法误区:l RISC指令都是简单指令LDREQ R0,R1,R2,LSR #16!指令的强大,一般的CISC处理器望尘莫及。RISC的“简单”是指指令集的执行时间、指令长度、指令格式整齐划一。l CISC的复杂指令速度慢、执行效率很低现代CISC处理器具有非常长的流水线(PIII采用了25级的流水线),执行速度快。但老的CPU执行速度可能较慢。但RISC不管是老的C

7、PU,还是新的CPU,指令执行时间都是相同的,不需要在对指令执行作出优化。l RISC处理器比CISC处理器需要更多的寄存器这不是一个需求问题,而是一个实现问题。所以有的CISC寄存器与RISC相当。一般情况RISC需要比较多的寄存器。l RISC都有流水线ARM2没有采用流水线。2.11 指令的乱序执行可以带来什么好处?通过将指令执行顺序重新排序,让满足执行条件的指令尽早地执行,从而提高处理器性能。指令的乱序执行可以减少流水线冲突,减轻流水操作时由于数据等待、控制等待、资源冲突等中断时,其他无关指令也必须等待的问题,从而提高了流水线的效率。2.14某测试程序在一个40 MHz处理器上运行,其

8、目标代码有100 000条指令,由如下各类指令及其时钟周期计数混合组成,试确定这个程序的有效CPI、MIPS的值和执行时间。指 令 类 型指 令 计 数时钟周期计数整数算术45 0001数据传送32 0002浮点数15 0002控制传送80002CPI=(45000/100000)*1+(32000/100000)*2+(15000/100000)*2+(8000/100000)*2=0.45*1+0.32*2+0.15*2+0.08*2=1.55MIPS=40/1.55=25.8执行时间T=(100000*1.55)*(1/(40*106) )=15.5/4*10(-3)= 3.875*10

9、(-3) s= 3.875ms2.15 假设一条指令的执行过程分为“取指令”、“分析”和“执行”三段,每一段的时间分别为t,2t和3t。在下列各种情况下,分别写出连续执行n条指令所需要的时间表达式。(1) 顺序执行方式T= (t+2t+3t)*n=6nt(2) 仅“取指令”和“执行”重叠当“取指令”和“执行”重叠时,指令的执行过程如图所示:第1条指令执行完的时间:t1=t+2t+3t=6t第2条指令执行完的时间:t2= t1+5t=6t+5t*1第3条指令执行完的时间:t3= t2+5t=6t+5t*2第n条指令执行完的时间:tn= tn-1+t=6t+5t*(n-1)=(1+5n)t(3) “取指令”、“分析”和“执行”重叠当“取指令”、“分析”和“执行

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论