计算机组成原理所有概念_第1页
计算机组成原理所有概念_第2页
计算机组成原理所有概念_第3页
计算机组成原理所有概念_第4页
计算机组成原理所有概念_第5页
已阅读5页,还剩74页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、2022-2-2412022-2-2422022-2-2432022-2-2442022-2-2452022-2-2462022-2-2472022-2-2482022-2-2492022-2-24102022-2-24112022-2-24122022-2-24132022-2-24142022-2-24152022-2-24162022-2-24172022-2-24182022-2-24192022-2-24202022-2-24212022-2-24222022-2-24232022-2-24242022-2-24252022-2-24262022-2-24272022-2-2428主

2、机与外设之间设置接口适配电路的原因主机与外设之间设置接口适配电路的原因: 利用接口可实现多台外部设备的选择。利用接口可实现多台外部设备的选择。 通过接口可实现数据缓冲达到速度匹配。通过接口可实现数据缓冲达到速度匹配。 通过接口可实现数据串通过接口可实现数据串-并格式的转换。并格式的转换。 通过接口可实现电平转换。通过接口可实现电平转换。 通过接口可传送控制命令。通过接口可传送控制命令。 通过接口可监视设备的工作状态。通过接口可监视设备的工作状态。2022-2-24292022-2-24302022-2-24312022-2-24322022-2-24332022-2-24342022-2-24

3、352022-2-24362022-2-24373412CDAB00050000510005200053ABCD123400050000510005200053 例:设例:设CPUCPU共有共有1616根地址线和根地址线和8 8根数据线,并用根数据线,并用MREQMREQ作为作为访存控制信号,访存控制信号,WRWR作为读作为读/ /写命令信号写命令信号( (高为读,低为写高为读,低为写) )。设计一个容量为设计一个容量为32KB32KB、地址范围为、地址范围为0000H0000H7FFFH7FFFH的主存的主存储器。说明设计方案。储器。说明设计方案。G1 Y7G2A 译 Y6G2B 码 :AB

4、 器C Y0 SRAM A12A0 CSD7D0 WE解:芯片容量为:芯片容量为:8K8K8bits=8KB8bits=8KB 32KB 32KB容量的存储器需要容量的存储器需要4 4片片8KB8KB存储芯片;存储芯片; 4 4芯片地址分配如下:芯片地址分配如下: 芯片芯片0 0:0000H0000H1FFFH1FFFH 芯片芯片1 1:2000H2000H3FFFH3FFFH 芯片芯片2 2:4000H4000H5FFFH5FFFH 芯片芯片3 3:6000H6000H7FFFH7FFFH 芯片译码地址分配如下:芯片译码地址分配如下: A A1313A A1414A A1515对应对应3-83-8译码器的输入端译码器的输入端ABCABC,Y Y0 0Y Y3 3译码输译码输出分别选择芯片出分别选择芯片0 0芯片芯片3 3的片选的片选CSCS; WRWR输出至存储芯片的输出至存储芯片的WEWE端,端,MREQMREQ直接输出至直接输出至G1G1,反,反相输出至相输出至G2AG2BG2AG2B。 1510 7 4 3 0OP源寄存器源寄存器变址寄存器变址寄存器偏移量偏移量(16

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论