版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、实验五 寄存器及其应用一、实验目的1进一步熟悉双稳态触发器的运用。2掌握寄存器逻辑功能及使用方法。3通过对74LS194(4位双向移位寄存器)的逻辑功能测试掌握其功能及使用方法。4利用74LS194双向移位寄存器分别实现环形、扭环形计数器。5学会应用中规模集成4位双向移位寄存器。二、实验任务(建议学时:4学时)(一)基本实验任务(非电类本科生只做4、5项)1验证D触发器构成的4位二进制码寄存器的逻辑功能,掌握电路构成及原理;2验证D触发器构成的4位右移寄存器的逻辑功能,掌握电路构成及原理;3验证D触发器构成的4位左移寄存器的逻辑功能,掌握电路构成及原理;474LS194双向移位寄存器的逻辑功能
2、测试;5用74LS194分别实现环形计数器和扭环形计数器,掌握其逻辑功能及用法。(二)扩展实验任务(电类本科生2、3项任选一个,非电类本科生只做第1项)1利用一片74LS194设计一个4路流水灯控制电路。2用两片74LS194设计一个8路流水灯控制电路。3利用两片74LS194设计一个能产生如图5-10所示时序的环形脉冲信号发生器。三、实验原理寄存器和移位寄存器是数字系统和计算机中常用的基本逻辑单元。寄存器是存放二进制码的电路,由触发器构成(如图5-1所示的4位二进制寄存器)。移位寄存器(又称移存器)不仅能够寄存数码,而且具有移位功能。移位是数字系统和计算机技术中非常重要的一个功能。如二进制数
3、0011乘以2的运算,可以通过将0011左移一位实现;而除以2的运算则可通过右移一位实现。移位寄存器的分类:右移寄存器(如图5-2所示)左移寄存器(如图5-3所示)1 / 12双向移位寄存器(如图5-4所示的74LS194)循环移位寄存器等。常用的集成移位寄存器:74LS164、74LS165、74LS166八位单向移位寄存器;74LS194为四位双向移位寄存器;74LS195为四位单向移位寄存器;74LS198为八位双向移位寄存器。移位寄存器的应用:1实现二进制码的串并行转换。在数字系统和计算机系统中,信息在远距离线路上一般采用串行方式传送,而终端的输入或输出往往采用并行方式进行,因此需要对
4、信号进行串并转换或者并串转换。按转换方式的不同移位寄存器又可分为:并入并出型用于数据寄存;并入串出型用于多位数据共信道传输;串入并出型用于共信道传输数据接收;串入串出型用于数字延迟。2构成顺序脉冲信号发生器。顺序脉冲是指在每个循环周期内,在时间上按一定的先后顺序排列的脉冲信号。利用顺序脉冲信号可控制多个设备按照规定好的顺序进行工作。在步进电机的驱动控制系统中,可利用移位寄存器产生符合步进电机控制要求的驱动脉冲,以实现对驱动器步矩的细分,达到对步进电机的精确控制。(一)基本实验任务1. 验证D触发器构成的4位二进制码寄存器的逻辑功能,掌握电路构成及原理图5-1 D触发器构成的4位二进制寄存器由4
5、个D触发器构成的4位寄存器电路如图5-1所示。D0D3为并行数输入端,CP为时钟脉冲输入端,Q0Q3为并行输出端。RD=0时,4个触发器同时被置0。RD=1时,寄存器工作。当时钟上升沿到来时,D0D3被并行送入4个触发器中,此时Q3 Q2 Q1 Q0= D3 D2 D1 D0。RD=1、CP=0时,寄存器中寄存的4位数保持不变,即Q3 Q2 Q1 Q0的状态保持不变。2. 验证D触发器构成的4位右移位寄存器的逻辑功能,掌握电路构成及原理图5-2 D触发器构成的4位右移寄存器如图5-2所示,4位右移位寄存器由4个D触发器构成,SR端位右移数据输入端,Q3为右移输出端,CP端为移位脉冲输入端,从左
6、向右依次定义四个触发器分别为FF0、FF1、FF2、FF3。设开始时Q0(n)Q3(n)均为0,串行数据输入码为0101,由低位向高位顺序输入。当输入第一个数码1时(使SR=1),D0=1,D1=Q0(n)=0、D2=Q1(n)=0、D3=Q2(n)=0,在第1个移位脉表5-1 右移位寄存器状态表CP串行数据初 态次 态Q0Q1Q2Q3Q0Q1Q2Q30000000001100001000201000010031010010104010100101冲CP上升沿的作用下,Q0(n+1)=D0=1,Q1(n+1)=D1=Q0(n)=0,Q2(n+1)=D2= Q1(n)=0、Q3(n+1)=D3=
7、 Q2(n)=0,这时寄存器状态为Q3Q2Q1Q0=0001。其效果就是第一个数码1存入FF0,数码向右移了一位,同理FF1、FF2、FF3中的数也依次向右移了一位。当SR端输入第二个数码0时,在第二个移位脉冲CP的上升沿作用下,第二个数码0存入FF0中,FF0中原来的数码1右移入FF1,Q1=1;同理,Q2=Q3=0。如此,在4个移位脉冲的作用下,4位串行数据1101便全部存入寄存器中。右移情况如表5-1所示。3. 验证D触发器构成的4位左移位寄存器的逻辑功能,掌握电路构成及原理图5-3 D触发器构成的4位左移寄存器如图5-3所示,由4个D触发器构成的左移位寄存器,SL是左移数据输入端,Q0
8、为左移输出端。其工作原理与右移位寄存器相同,数据的移位过程同学们可以参考右移位寄存器自行分析。左移情况如表5-2所示。 表5-2 左移位寄存器状态表CP串行数据初 态次 态Q3Q2Q1Q0Q3Q2Q1Q00000000001100001000211000110030110001104101101011 474LS194双向移位寄存器的逻辑功能测试74LS194集成芯片引脚功能及排列如图5-4所示。图5-4 74LS194引脚排列 表5-3 74LS194功能表MRS1S0工作模式0××置零100保持101右移110左移111并行输入表5-4 74LS194 的逻辑功能清除模
9、式时钟串行输入输出功能总结MRS1S0CPSLSRD0D1D2D3Q0Q1Q2Q3111××0100100010100××××100110100××××××0××××××××101×1××××0110×××××××××1101×××
10、;××011D0D3:并行数输入端;Q0Q3:并行输出端;S0、S1:操作模式控制端,具体模式设置见表5-3;SL:左移数据输入端;SR:右移数据输入端;MR:清零端;CP:时钟脉冲输入端。5用74LS194分别实现环形计数器和扭环形计数器,掌握其逻辑功能及用法。74LS194构成的环形计数器如图5-5所示,不能自启,必须手动并行送数后才能实现环形计数功能。图5-5环形计数器 图5-6扭环形计数器74LS194构成的扭环形计数器如图5-6所示,这种电路结构具有自启动功能,该电路相当于一个8分频计数器。 (二)扩展任务(电类本科生在2、3项中任选一项完成,非电类本科生只做第1
11、项)1利用74LS194设计一个4路流水灯控制电路。图5-7四路LED灯控制器时序图74LS194的Q0Q4、S0、S1、SL、SR各端时序波形图如图5-7所示。图中用LR表示左移串行数据输入端(SL)和右移串行数据输入端(SR)的脉冲信号。74LS194的Q0Q4四个输出端可用于驱动4只LED灯。2用两片74LS194设计一个8路流水灯控制电路。图5-8 8路彩灯控制器原理框图表5-5 彩灯控制器输出状态编码表节拍脉冲编码QAQBQCQDQEQFQGQH-节拍脉冲编码QAQBQCQDQEQFQGQH花型I花型II花型I花型II00 0 0 0 0 0 0 00 0 0 0 0 0 0 010
12、 0 0 1 1 0 0 01 0 0 0 1 0 0 051 1 1 0 0 1 1 10 1 1 1 0 1 1 120 0 1 1 1 1 0 01 1 0 0 1 1 0 061 1 0 0 0 0 1 10 0 1 1 0 0 1 130 1 1 1 1 1 1 01 1 1 0 1 1 1 071 0 0 0 0 0 0 10 0 0 1 0 0 0 141 1 1 1 1 1 1 11 1 1 1 1 1 1 180 0 0 0 0 0 0 00 0 0 0 0 0 0 0以74LS194为核心用最少的器件设计一个8路彩灯控制器,2分配器可用D触发器实现。8路彩灯控制器相关控制端
13、时序图见图5-9所示,时序图中SL=SR。设计要求:彩灯组成两种花型,每种花型轮流交替。花型由中间到两边对称地依次亮,全亮后仍由中间向两边依次灭。 花型8路灯分两半,从左到右顺序亮,全亮后再从左到右顺序灭。 根据选定的花型可列出移位寄存器的输出状态编码,如表5-5所示图5-9 8路彩灯控制器时序图(1)根据上述控制原理和要求设计出具体电路。 (2)分别测试单一花型运行时移位寄存器的工作状态。(3)电路统调。 3利用74LS194设计一个环形脉冲信号发生器。如图5-10所示时序,CP脉冲的频率为300Hz。三路信号A、B、C的周期相同,且三者在时序上依次相隔2个CP周期,每路信号每经过6个CP完
14、成一次循环,B滞后2个CP后出现,滞后2个CP后出现,如此反复循环。利用两片74LS194扩展成6位移位寄存器,每隔一位取出一路信号,即可得到如图5-10所示时序关系的三路脉冲信号。要求:设计的电路要能实现自启动功能。图5-10 环形脉冲时序图四、实验预习1复习双稳态触发器、寄存器、移位寄存器等相关知识。2根据基本任务1-3项测试内容自拟测试表格。3画出基本任务5中环形计数器、扭环形计数器实验测试电路。4根据要求任选一个扩展任务,并用Multisim仿真软件进行电路设计和仿真,设计出逻辑功能测试用表格。五、实验器材1数字电路实验箱2数字万用表3集成电路芯片1)74LS194 2只;2)74LS
15、00 1只;3)74LS74 1只六、实验内容与步骤(一)基本实验任务1验证D触发器构成的4位二进制码寄存器的逻辑功能,掌握电路构成及原理;根据图5-4所示74LS194引脚排列图,将集成芯片插入实验箱中的集成插座上,Vcc接+5V,GND接地,CP接实验箱单脉冲插孔,Q3 Q2 Q1 Q0分别接到四个LED(逻辑电平指示灯D4 D1)上,数据输入端D3 D0分别接逻辑电平开关S4S1,其余引脚按图5-1所示电路进行连接,然后进行功能测试,并将测试结果填入自拟测试表格中。2验证D触发器构成的4位左移寄存器的逻辑功能,掌握电路构成及原理;根据图5-4所示74LS194引脚排列图,将集成芯片插入实
16、验箱中的集成插座上,Vcc接+5V,GND接地,CP接实验箱单脉冲插孔,Q3 Q2 Q1 Q0分别接到四个LED(逻辑电平指示灯D4 D1)上,SR接逻辑电平开关S1,其余引脚按图5-2所示电路进行连接,然后进行功能测试,并将测试结果填入自拟测试表格中。3验证D触发器构成的4位左移寄存器的逻辑功能,掌握电路构成及原理;根据图5-4所示74LS194引脚排列图,将集成芯片插入实验箱中的集成插座上,Vcc接+5V,GND接地,CP接实验箱单脉冲插孔,Q3 Q2 Q1 Q0分别接到四个LED(逻辑电平指示灯D4 D1)上,SL接逻辑电平开关S1,其余引脚按图5-3所示电路进行连接,然后进行功能测试,
17、并将测试结果填入自拟测试表格中。474LS194双向移位寄存器的逻辑功能测试;根据图5-4所示74LS194引脚排列图,将集成芯片插入实验箱中的集成插座上,Vcc接+5V,GND接地,D0D3 、S0、S1、MR依次接逻辑电平开关S1S7,SL和SR短接到S8,然后按表5-4所规定的输入状态,逐项进行测试,验证其各项功能。5用74LS194分别实现环形计数器和扭环形计数器,掌握其逻辑功能及用法。根据事先画好的测试电路进行电路接线,然后测试并将结果记入自拟表中。(二)扩展实验任务按照Multisim仿真调试通过的设计电路进行接线,对其逻辑功能进行测试,并将测试结果记录到自拟测试表格中。七、注意事项1实验电路连线事先用万用表“二极管”挡进行检测,保证连接电路的连线完好,正式连接实验线路前,必须对所用芯片进行逻辑功能的验证,保证接入电路的芯片功能完好。2将芯片插入插座,或者从插座上拔出芯片时,用力要均匀,避免用力不均导致芯片引脚弯曲变形甚至折断。3注意集成芯片在集成芯片插座上的安装方向不要弄反,器件和连线要插牢,仔细核对芯片各引脚功能,先将芯片的电源引脚和地引脚分别接至5V正、负极
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2024年度年福建省高校教师资格证之高等教育心理学考试题库
- 2024年度山西省高校教师资格证之高等教育法规高分通关题型题库附解析答案
- 第七章 膳食营养指导与疾病预防课件
- 二年级数学(上)计算题专项练习汇编
- 保密工作培训心得体会
- 2020届中考科学(杭州版)复习同步练习题:第三篇-主题3-第六单元-电流热效应和电功率的测量
- 购买保险欺骗退还本金指导案例
- 高级室内装饰设计人员理论知识试题求答案(5篇模版)
- 2024年专业石材安装服务协议模板
- 2024年度德邦速运协议条款明细
- 期中测评试卷(1-4单元)(试题)-2024-2025学年人教版三年级数学上册
- GB/T 15822.1-2024无损检测磁粉检测第1部分:总则
- 新质生产力解读课件
- 西电计组课程设计报告
- 汽车买卖合同工商示范文本
- SC镀锌钢管紧定式连接施工工法(共12页)
- 梅克尔憩室PPT参考幻灯片
- 动车组火灾检测(报警)系统
- 胫腓骨骨折中医护理方案
- 中国工商银行个人贷款申请表版
- 泥塑校本课程
评论
0/150
提交评论