模块十进制可逆计数器_第1页
模块十进制可逆计数器_第2页
模块十进制可逆计数器_第3页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、模快七 十进制可逆计数器的设计课时安排:理论 2 课时,实训 14 课时(电路设计仿真 2 课时,电路装配调试 12 课时)8.1 教学目的要求8.1.1 掌握十进制可逆计数器设计方案和方案论证的方法;8.1.2 掌握十进制可逆计数器的设计方法;8.1.3 熟悉 编码器、译码器、数码管 的使用;8.1.4 学会电路的安装、焊接和调试方法。8.2 教学重点 十进制可逆计数器的方案设计及方案论证。8.3 教学难点 十进制可逆计数器的设计及参数计算。8.4 教学内容8.4.1 十进制可逆计数器的方案设计及方案论证。 ;8.4.2 十进制可逆计数器的设计及参数计算;8.4.3 编码器、译码器、数码管

2、的使用;8.4.4 十进制可逆计数器的组装及功能调试。新课引入: 模块题目:十进制可逆计数器的设计 设计要求:1、可实现十进制计数的功能。2、可逆计数器:计数规律可按加法计数规律计数,也可按减法计数规律计数, 由控制端决定。设计思路计数器是用来累计时钟脉冲( CP 脉冲)个数的时序逻辑部件。它是数字系 统中用途最广泛的基本部件之一, 几乎在各种数字系统中都有计数器。 它不仅可 以计数,还可以对 CP 脉冲分频,以及构成时间分配器或时序发生器,对数字系 统进行定时、程序控制操作。此外,还能用它执行数字运算。1、计数器的特点:在数字电路中,把记忆输入 CP脉冲个数的操作叫做计数,能实现计数状态的电

3、 子电路称为计数器。特点为(1该电路一般为Moore型电路,输入端只有CP信号。(2)从电路组成看,其主要组成单元是时钟触发器。2、计数器分类1)按CP脉冲输入方式分类按CP脉冲输入方式,计数器分为同步计数器和异步计数器两种。同步计数器:计数脉冲引到所有触发器的时钟脉冲输入端,使应翻转的触发器在外接的CP脉冲作用下同时翻转。异步计数器:计数脉冲并不引到所有触发器的时钟脉冲输入端,有的触发器的时钟脉冲输入端是其它触发器的输出,因此,触发器不是同时动作。2)按计数增减趋势分类按计数增减趋势,计数器分为加法计数器、减法计数器和可逆计数器三种。加法计数器:计数器在 CP脉冲作用下进行累加计数(每来一个

4、 CP脉冲,计 数器加1)0减法计数器:计数器在CP脉冲作用下进行累减计数(每来一个 CP脉冲,计数 器减1)0可逆计数器:计数规律可按加法计数规律计数, 也可按减法计数规律计数,由控 制端决定。3)按数制分类按数制分为二进制计数器和非二进制计数器(一般为BCD码十进制计数器)两 类。二进制计数器:按二进制规律计数。最常用的有四位二进制计数器,计数范围从0000到1111。如例5.1中所示电路就是同步四位二进制加法计数器;例 5.4 中所示电路为异步四位二进制减法计数器。BCD码十进制计数器:按二进制规律计数,但计数范围从0000到1001。如例12.2中所示电路为同步BCD码十 进制加法计数

5、器。4 )按计数器中使用的开关元件分类分为 TTL计数器和CMO计数器。设计方案在十进制计数体制中,每位数都可能是 0,1, 2,,9十个数码中的任意 一个,且“逢十进一”。根据计数器的构成原理,必须由四个触发器的状态来表 示一位十进制数的四位二进制编码。 而四位编码总共有十六个状态。所以必须去掉其中的六个状态,至于去掉哪六个状态,可有不同的选择。这里考虑去掉10101111六个状态,即采用 8421BCD码的编码方式来表示一位十进制数。8.5.1 8421BCD码异步十进制加计数器:用JK主从触发器组成的一位异步十进制加计数器如图所示爲 I 冷 冷“ 口 口 口 口 口图8. 5.1 842

6、1BCD码异歩十进制加计数器(J谬辑图(b)工作波形1.电路结构:由四个JK主从触发器组成,其中FFO始终处于计数状态。Q0 同时触发FF1和FF3, Q3反馈到J1, Q2Q1作为J3端信号。2.工作原理(1)工 作波形分析法由逻辑图可知,在FF3翻转以前,即从状态0000到0111为止,各 触发器翻转情况与异步二进制递增计数器相同。第八个脉冲输入后,四个触发器状态为1000,此时Q3= 0,使下一个FF0来的负阶跃电压不能使FF1翻转。因而 在第十个脉冲输入后,触发器状态由1001变为0000,而不是1010,从而使四个 触发器跳过10101111六个状态而复位到原始状态0000,其工作波

7、形如图8(b) 所示。当第十个脉冲作用后,产生进位输出信号 C0=Q3QQ(2)状态方程分析法:首先列出各触发器驱动方程:触发器在异步工作时,若有 CP触发沿输入,其状态由特征方程确定,否则维持原态不变。这时触发器的特征方程可变为Qn+仁(JQn+KQn)CP+QnCR,其中CPJ = 1表示有CP触发沿加入,CP= 0表示没有CP触发沿加入。所以可以写出G6 丄诵 C/M+OGNUtf-tfQiCAi+CfCPil亠牡鮒WCH4+Q?岳I根据以上状态方程,即可列出计数器的状态转移表,如表所示。表异步十进制加计数器的状态转移表以上两种方法均表明该逻辑电路具有 8421码异步十进制递增计数的功能

8、。1、系统组成框图2、单元电路的设计电子元件清单元件名代号规格数量(个)电阻R110K2电阻R22K2电阻R3100K1电阻R4R17330 Q14集成块4510/2集成块4511/2集成块74LS112D/1三极管NPN/1数码管共阴2C1XFG228 -RT 叽一 100k O 0V10nFU6VDD5VP1VDP2Q-P3Q:P4Q3LDQ4CIRSTCU/D>CLKVSS29-°DD4 2nVTVSS'SS' 4510BP 5V13 一0V12U1VSS-P1 VD-P2 Q1 -P3 q2 -P4 q3】LD Q4 CIRST C U/D>CLK

9、VDD5V 汽35"44U7VSSO-V43310BP5V0VQ1IIAOA1A2A3VDDVDD:LE nBI 乂 LTR1 o10k O執SS0V2N*019U212U4VDD5VU3VDD-I36130m O5VA0 A1A2A3330m O330m Oyf-YG-DLELTVSSVSS 4511BP 5V VDDydR14YA yB-U5R4仔ya1'1rR5do26YC丽欣 R7 27 丨ygg£7踌30论的25R17330m O4511BP 5VVCC332330m OJ61PRECL5VCC1Q1Q 2Q GND1CLK VC 1K 1C 1J 2C7

10、4LS112D1、 电路原理图的设计( 1) 根据设计要求选择合适的元器件( 2) 画出十进制可逆计数器电路的原理图2、 电路的制作与调试( 1) 根据原理图制作电路板( 2) 对电路板进行装配和调试二、 设计目的1、 通过设计,加深对电子技术知识理解,巩固和提高学过的理论与专业知 识,并予以适当的深化。2、 掌握十进制可逆计数器设计的一般方法, 包括元器件的选择; 电路原理图的 设计和绘制;电路的制作与调试等。3、学会在项目开发时如何搜集和查阅资料、 使用开发工具、 进行方案论证与设 计、总结设计成果,撰写学术论文等,为今后工作打下良好基础。小结:十进制可逆计数器的设计。作业:设计方案,十进

11、制可逆计数器电路图十进制可逆计数器设计仿真( 2 课时)采用电子制图软件 PROTE,L MULTISIM 十进制可逆计数器的安装与调试( 12 课时) 十进制可逆计数器实训设备及元器件 1焊接时要对各个功能模块电路进行单个测试,需要时可设计一些临时电路用 于调试。2测试电路时,必须要保证焊接正确,才能打开电源,以防元器件烧坏。4. 按照原理图焊接时必须要保证可靠接地。作业: 实训报告及要求1设计目的。2设计要求。3总体设计框图,并说明每个模块所实现的功能。 4功能模块,可有多个方案,并进行方案论证与比较,要有详细的原理说明。 5总电路图设计,有原理说明。6实现仪器,工具。7分析测量结果,并讨论提出改进意见。 8总结:遇到的问题和解决办法、体会、意见、建议等。教学后记:本次模块教学, 学生更进一步掌握了数字

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论