简易数字逻辑分析仪的程序设计_第1页
简易数字逻辑分析仪的程序设计_第2页
简易数字逻辑分析仪的程序设计_第3页
简易数字逻辑分析仪的程序设计_第4页
简易数字逻辑分析仪的程序设计_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、简易数字逻辑分析仪的程序设计(单片机汇编程序设计)本次设计要求制作数字信号发生器:能产生8路可预置循环移位序列,输出信号为逻辑TTL电平,序列时钟脉冲频率为100Hz,并能够重复输出。 制作简易逻辑分析仪: 具有采集8路逻辑信号的功能,并可设置触发字。信号采样的触发条件为各路被测信号电平与触发字所设定逻辑状态相同。满足触发条件时,能对被测信号进行采集、存储。能利用模拟示波器清晰稳定地显示所采集并输出的的8路信号波形。 8位输入电路的输入阻抗大于50 K,其逻辑信号门限电压可在0.25V-4V范围内按16级变化,以适应各种输入信号的逻辑电平。 每通道的存储深度为20bit。 系统结构框图信号发生

2、器设计方案 利用单片机内的定时器,产生计数溢出中断,从而实现信号频率要达到100Hz的要求。 当改变拨段开关的预设值后,按下数字开关,单片机会重新读入8位数据,并对改变后的数据进行读取和输出。 在中断程序中对信号实现循环右移和输出,每次中断到来的时候,单片机便对输出端口输送一组信号。程序流程图数字逻辑分析仪解决方案 利用两个通用寄存器R0、R1作为指针,实现信号的循环存储和输出,深度位20位。 同样采用定时器的中断程序设计,其中内容主要为对信号的采集、比较和输出。 利用一个多路选择器和D/A转换器实现8路信号的并行显示功能,并在主程序中实现对他们的使用。 利用单片机剩余的端口对锁存器、多路选择器和D/A转换器进行选通控制,避免输出总线上的数据冲突程序流程图编程工具与仿真环境 编程工具:伟福伟福6000(WAVE6000 ) 利用此软件对汇编程序进行编写和编译,并生成可写入单片机程序存储器的数据文件。 仿真环境:Qth-8052f 在进行单片机程

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论