全加器构成十进制加法器(精.选)_第1页
全加器构成十进制加法器(精.选)_第2页
全加器构成十进制加法器(精.选)_第3页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、上海XXX学院硬件系统设计上机实验报告(五)姓名:学号:班级:成绩:实验名称:全加器及其应用实验地点:实验设备:(计算机型号)(生产商)设备号:使用软件:Multisim 10.0实验时间:年 月曰星期,时分至 时分一、实验原理:(简述-用自己的理解)两个一位十进制数相加,若考虑低位来的进位,其和应为019, 8421BCD码加法器的输入、输出都采用 8421BCD码表示,其进位规律为逢十进一,而74HC283D是按两个四位二进制数进行运算的,其进位规律为逢十六进一,故二者的进位关系不同,当和数 大于9时,8421BCD码应产生进位,而十六进制还不可能产生进位。为此应对结果进行 修正,当结果大

2、于 9时,需要加6(0110B)修正。故修正电路应含一个判9电路,当结果大于9时对结果加0110,小于等于9时加0000。大于9的数是最小项的 m1(m15除了上述情况大于 9时外,如相加结果产生了进位位,其结果必定大于 9,因此大于9的条件为F = C + SUM4 ? SUM3+ SUM4 SUM2 = C ? SUM4? SUM3? SUM4? SUM2全加器74HC283D的A4A3A2A1 B4B3B2B1为两个四位二进制数输入端,SUM1 SUM2SUM3 SUM4为相加的和,C0为低位来的进位,C4为向高位产生的进位。、实验内容(步骤):选择一个 74HC283D_2v二输入与非

3、门 7400N和三输入与非门 7410N芯片,WordGenvertor (字信号发生器),构成8421BCD码加法电路,电路图如下:对Gen vertor (字信号发生器)进行相关设置如下:在Controls 中选择Cycle按钮,选择循环输出方式。在 Trigger区,点击按钮In ternal,选择内部触发方式。在Con trols-Sett ing按钮填出的选项卡中,Pre-setPatterns中选择在Up Counter选项,即按逐个加1递增的方式进行编码。在 DisplayType 中选择 Hex,在 Buffer Size 中输入 0009,在 Initial Pattern

4、中选择 00000000。Fte-set Ptterris广 Nd Change 广 Load 广 Save匚恒期bufferUfi Counter ''Dqvjti Counter -Shift RightShift LeftDisplay Type H畛广DecBuffer 5ize:<- 0x2000 ooo?fiInitial Pattern:|CXKOOO-弓点击run,查看效果如下:Circuil - Ini r i 一 LCircnaLtib实验改进:因为74HC283D_2无法正常显示输出,所以将74HC283D_2芯片改为74HC283N_4芯片,则实验成功,如下:POM三、实验体会:实验中的电路其实就是是将两个个位数相加得到一个十位数,显示结果通过一个判9电路,来判定是否显示十位的 1,如过结果超过9,则十位显示1,同时加的结果还会加上 6 (因为16进制与十进制中始终相差 6)得到个位结果输出到个位的数字显示中,从而实 现BCD的加法。图中的Genvertor (字信号发生器)只有接输入口 015是有效的,刚开始接到16 31,导致上方的数码管无法显示,后来调换以后一切正常。进位的显示正常,但是个位 的数值

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论