电子技术基础-8 ISP器件设计和应用1ppt课件_第1页
电子技术基础-8 ISP器件设计和应用1ppt课件_第2页
电子技术基础-8 ISP器件设计和应用1ppt课件_第3页
电子技术基础-8 ISP器件设计和应用1ppt课件_第4页
电子技术基础-8 ISP器件设计和应用1ppt课件_第5页
已阅读5页,还剩32页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1n一、实验目的一、实验目的n二、实验内容与要求二、实验内容与要求n三、三、ISP器件的开发流程器件的开发流程n四、四、Xilinx开发板开发板Basys2介绍介绍n五、设计举例五、设计举例2n掌握采用可编程逻辑器件实现数字电路与系统的方掌握采用可编程逻辑器件实现数字电路与系统的方法程法程 ;n掌握采用掌握采用Xilinx_ISE软件开发可编程器件的过程;软件开发可编程器件的过程;n掌握掌握Verilog HDL描述数字逻辑电路与系统的方法描述数字逻辑电路与系统的方法;n掌握分层次、分模块的电路设计方法,熟悉使用可掌握分层次、分模块的电路设计方法,熟悉使用可编程器件实现数字系统的一般步骤。编程

2、器件实现数字系统的一般步骤。3nXilinx_ISE软件使用与软件使用与Digilentt Basys2实验系统实验系统介绍介绍n使用使用verilog语言设计实现语言设计实现-流水灯实验举例)流水灯实验举例)n使用使用verilog语言设计实现语言设计实现-模六十计数器模六十计数器4n 功能要求:n利用实验板实现模六十计数,即0-1-2-3-4-59-0-1,并在Basys2实验板的AN0与LD3LD0上显示。n 设计步骤与要求:n1计算并说明采用Basys2实验板时钟50MHz实现系统功能的基本原理。n2在Xilinx ISE13.4 软件中,编写输入所设计的源程序文件。n3对源程序进行编

3、译及仿真分析注意合理设置,以便能够在验证逻辑的基础上尽快得出仿真结果)。n4输入管脚约束文件,对设计项目进行编译与逻辑综合,生成下载所需.bit类型文件。n5在Basys2实验板上下载所生成的.bit文件,观察验证所设计的电路功能。模六十计数器说明模六十计数器说明56n可用资源可用资源n4 4个七段数码管个七段数码管AN3-AN0AN3-AN0)(不含)(不含84218421译码)译码)n8 8个个LEDLED发光管显示发光管显示LD7-LD0LD7-LD0) n4 4个按键开关个按键开关BTN3-BTN0BTN3-BTN0),),8 8个拨码开关个拨码开关SW7-SW7-SW0SW0)n可配

4、置晶振可配置晶振2525,5050,100MHz100MHz)nUSB2.0USB2.0接口接口71. 1. 新建工程新建工程(1开启ISE13.4软件: 开场程序Xilinx ISE Design Suite 13.4ISE Design ToolsProject Navigator,会出现ISE13.4 的画面.8(2在 ISE13.4 软件环境下,开启一个新的工程: File New Project.9(3单击next,下一个画面就是设定硬件FPGA的参数-请对照实验板芯片系列进行选择 10(4点击next. 此时出现此项目所有设定的信息,需重新设定,则可back. 无误,则按finis

5、h 11(1此时出现一个项目的框架,可以允许使用者开始进项目的设计;(2创建新的设计文件: ProjectNew Source;选择Verilog Module,并设定文件名称为led。12(3点击next,出现New Source Wizard,设定此设计的输出输入信号。13(3点击next,出现Summary,设点击finish,完成此设计的输出输入信号。14(4按next,再按finish;此时项目加入此模块之后,在Sourcees 的窗口中会出现led.v 的编辑窗口。(5) 在Project Navigator右边的工作区可以看到LED.v的文件内容,此时可以修改或改变设计内容,在修

6、改完成之后,用FileSave来储存文件。 (6在撰写LED.v 内容之时,可以考ISE所附的语言模板Language Template。在本实验中我们需要了解计数器模块,点击软件界面上方的语言模板的快捷键,然后选择“Verilog _ Synthesis Constructs _ Coding Examples _ Counters”,然后选择所需的计数器类型以做参考。15实验代码如下: / Company: / Engineer: / / Create Date: 12:07:24 06/21/2019 / Design Name: / Module Name: led /module led( input clk, input reset, output 3:0 led_out ); reg 26:0 counter; always (posedge clk) begin if (reset) counter = 0;else counter Digilent-Adept -adept”,打开专门的下载工具。 Adept下载工具界面 34(2) 此时Adept工具会自动识别到器件。接着点击Browse,找到设计工程所在目录下的led.bit文件寻觅.bit文件 35(3点击打开,点击“是”确认bit文件 36(4) 点击Program,在弹出信息中再次点击“

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论