串行的8421BCD码转换成串行余3码的逻辑系统的设计_第1页
串行的8421BCD码转换成串行余3码的逻辑系统的设计_第2页
串行的8421BCD码转换成串行余3码的逻辑系统的设计_第3页
串行的8421BCD码转换成串行余3码的逻辑系统的设计_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、串行的8421BCD码转换成串行余3码的逻辑系统设计一、摘要本文将设计一个串行的8421BCD码转换成串行余3码的逻辑系统。其可实现基本要求如下:8421码作为串行输入,余三码作为串行输出。每四个时钟周期完成一位十进制的转换。二、设计思路我们将该逻辑系统大致分为三个模块:1、输入模块2、转换模块3、输出模块这样串行输入的8421码经输入模块后并行输出,通过转换电路转换成余三码,并行的余三码再通过输出模块串行输出。三、具体方案1、输入模块:采用移位寄存器74LS194作为输入,右移位SR作为串行输入口,Q0、Q1、Q2、Q3作为四个并行输出口。经过4个时钟周期,得到一组8421码(一位十进制)。

2、2、转换模块该部分我们有如下两种方案: 方案一:写出8421BCD码转换成串行余3码的真值表,通过卡诺图化简得出转换电路。 真值表:DCBAQ卡诺图化简: 将真值表中各 值填入卡诺图可得出化简后函数为:D= Q1Q2+ Q0Q2+ Q3C= Q2,Q1+ Q2,Q0+ Q1,Q0,Q2B= Q1,Q0,+ Q1Q0A= Q1,Q0,+ Q1Q0,通过各个函数表达式可用逻辑门电路搭建转换电路。方案二:8421BCD码到余三码转换只需要将8421BCD码加0011即可,这样我们可以直接利用加法器进行转换。方案一中所用的门电路较多,设计复杂,且各端输出延迟也不等,所以我们采用方案二。3、输出部分输出段我们采用74LS163构成一个模四的计数器,采用多路复用器对四个数据Q3Q2Q1 Q0选择输出,从而得到串行输出的余三码。我们于是可从Y的余三码。 四、电路设计考虑到电路的稳定性,我们在输出部分和输入部分之间加上一74LS175(D触发器)来接受移位位

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论