试验五时序逻辑电路测试及研究_第1页
试验五时序逻辑电路测试及研究_第2页
试验五时序逻辑电路测试及研究_第3页
试验五时序逻辑电路测试及研究_第4页
试验五时序逻辑电路测试及研究_第5页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、时序逻辑电路测试及研究姓名:贾炜光学号:20151060042学院:信息学院专业:通信工程指导教师:陈志坚3 / 5一、实验目的1、掌握汁数器电路分析及测试方法。2、训练独立进行实验的技能。二、实验仪器及器件1、双踪示波器、实验箱2、实验用元器:74LS00 1 片741S73 2 片74LS175 1 片74LS10 1 片三、实验内容、测试电路及测试表格1、异步二进制计数器(1) 按图5.1接线。(2) 由CP端输入单脉冲,测试并记录Q1-Q4状态及波形(可调连续脉冲)Q4Q3Q2Q1Q4Q3Q2Q1000009100110001101010200101110113001112110040

2、100131101501011411106011015111170111160000810001(3)试将异步二进制加法计数器改为减法让数器。进行试验并记录 即将Q0Q1Q2Q3用一个86芯片即异或门连起来。即可波形如下n_n_n_n_n_nj"LnjTTL2、异步二一十进制加法计数洛按图5. 2接线。QA、QB、QC、QD4个输出端分别接发光二极管显示,CP端接连续脉冲 或单脉冲。(2) 在CP端接连续脉冲,观察CP、QA、QB、QC、QD的波形。(3) 画出CP、QA、QB、QC、QD 的波形。因5.2异步二一十进制加法计数第QDQCQBQAQDQCQBQA000006011010001701112001081000300119100140100100000L001011100013、移位寄存藩型计数器(1)按图5. 3接线构成环形计数器,将A、B、C、D萱为1000,用单脉冲计数,记录各触发 器状态。勾5.3移位寄存器型计数器接岌光二极管R OCF°可以工作,但是循环节与第一个不同。3按图接线,与非门用74LS10三输入端三与非门重复上述实验,对比实验结果总结关于自 启动的体会。U2AU3B状态转移真值表如下:四.实验小结1. 本次试验内容丰富,不难,操作性要求不高,但是需要找循环节。2. 对于个人的要求不是十分难懂,需要操作完善

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论