Allegro设计视频教程总结分解_第1页
Allegro设计视频教程总结分解_第2页
Allegro设计视频教程总结分解_第3页
Allegro设计视频教程总结分解_第4页
Allegro设计视频教程总结分解_第5页
已阅读5页,还剩57页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、Allegro设计教程第20讲1. Allegro零件库封装制作的流程步骤。2 .规则形状的smd焊盘制作方法。3 .表贴元件封装制作方法。4 . 0805贴片电容的封装制作实例。先创建焊盘,再创建封装一、先制作焊盘制作焊盘软件路径:candenceRelease 16.6PCB EditorUtilitiesPad DesignerPad Designer 界面solderMask_top比其它层大P gin bsjrtr modeIkfisrpiji P«jJh4nnal RiaiefiraiEEGIM LiiYERRfJ 1 1MX1 4MNulq , S«J3ERH

2、iASK_TDPR*ct 1 Z5C41X1 (1H岫H.'ASaiDERRjK: EDTTDHlNdlNXAM植Pa£TEMA£f: TOPRa 1K 1 4CflM姐H65TE网屿f: BOTTOMN茂flLMMWSR TOPN/AFILMMAWKWTQM3打超2d -* *ThrnnuJ R -Tj»k jangleRegular Pad0.1mm,焊盘数据可以用复制、粘贴来完成。Il3>i VWrilliDliiirt K0Mi Ruh|nj_3I |O.WOO|O.MX»I 口皿IIDDOODBEGH LAYERGeariM屏Sh

3、ape:F“H edangle,POWO JOMOO |DQO» |naa»Wrilh:Onset X:OhetY:Ndl Circle Square OblcrigR盟山旭IeOctagan 5帕豌 100000.0M0Allegro设计教程第20讲Null:空; Circle:圆形;Square:正方形;Oblong:椭圆形;Rectangle长方形; Octagon:八边形;Shape形状;封装制作完成后,选择路径,命名后进行保存Rect_x1_15y1_45二、制作封装操作步骤:打开 Allegro 软件(allegro PCB design GXL) file(n

4、ew)o OK 一进入零件封装编辑界面。设置图纸的尺寸(元件尺寸太小,所以图纸的尺寸也要设置小)单位:毫米精度:4X Y:坐标原点 绝对坐标设置线(机械)设置栅格点设setup-Grid2Allegro设计教程第20讲一、正式绘制元件封装操作步骤:layout 一Pins表示没有电气连 接的焊盘或引脚J 一。一一、表不具有电气连接的焊盘:Options( ConnedPadstack:Copv mode:Rectangular:焊盘直线排列Polar:焊盘弧形排列旋转角度Pin#:焊盘编号1Inc:表示增量为1QW Spacing OrderX: p- tSOQQ- /叽,Y: i- |1J7

5、00 | Dq 内 yjRotation:0 000,Pin U:pi Inc: pT ext block raOffset X:|皿口00Y: |D. 0000<2,b 一5F-nd QNOH5选择路径,找到 需要的焊盘Qty:表示直线排列数量;Spacing:两个焊盘中心点之间的距离;Order:排列方向如果要把焊盘放在原点(0, 0),选择好焊盘后,在命令(command)行输入x 0 0,然后回Text block:表示字符的大小OffsetX:表示字符放在焊盘中 心车,这样焊盘就自动跳到坐标原点(0,0)上啦。二、盘放置好后,绘制零件的框。步骤如下:*- Add4 LineCl

6、ass 与subclass要选好<)二*HAcllv« Elu± md Si±idM±_ _| P-ackaflt Geometry三Lne lock Une T I 45 一 |Lm wid#K |U 0000Ln* Fmi;- IMS_b_5-Fz-qpsl%输入坐标的方式输入,用命令(command)输入如下图单独显木这一层 的效果3Allegro设计教程三、绘制零件的丝印层外框,步骤如下a Add l Line! OptionsClass 与 subclass要选择好Line leek:线增加一点宽度Line widthSikscrceni

7、_T 中 | Package Geam以ly3JLine Fort.|o.a9iD-|5dd . vl«b_5-End KptlonM输入坐标的方式输入,用命令(command)输入 如下图四、绘制Place_bound步骤如下:ADD R RectangleClassAclka: CLb£=:: *jd,由日F'-sikage L cofndrvsubclassR ectancie Election后 DrawRecWniduC Fh匚替 Rec I ang IsMdh |t00HeigH |1 00输入坐标的方式输入,用命令( 卜图command)输入,只要输入

8、矩形的对角的两个点五、参考标号设置,步骤如下:Layout Labels* RefDes =>Allegro设计教程JbB.m Find - npSL口 nsAcl*w Chiss -ard SUbclMit:|lWD«EH I.j印 |r m>iefMitakN|1 27M-Rotate|d3TfcLItok.|1 1«*加is3参考标号在丝印层也要加上,步骤同上:Layout* Labels RefDesrClass55一 b -郭y羽¥己rd 5他山各£ID&ssubclassp>fi SikjcirwLjcpF Mric

9、cMnE sim:1.2TO0-Fl 4*;|0.0000Tlhitidk:厂三T 则 jud.|lS 三0 PlzDnsSave as选择好保存路径,文件名称命名好后进行保存,这样这个元件封装就绘制好啦。Allegro设计教程第25讲包含通孔类引脚的零件制作,零件制作向导的使用FileNew f% 加:*wiwfkdwp&E出面,!餐|仙曲的唱声 NMJtfniK m 爪 HmubiLuir.nM 集raMBstUhi -Mdinuai 用我PWM*f* 陶fi/单击一下,选择软件自带的库单位:毫米精度:4如电容:C*;电阻:R*他m值门叫Ui.1e4e 里EllFcMMi 回c-i

10、o.i&Qo-CS-&-O &-&XI SHpd I hr*Mfe Hula Fick»|fl中心原点:如帕怀MSp. lac* | AbI i | LreJ |ahii Slhillraih Hilt Fichifi时a I*皿I匕口/CPM Ld找到路径,调出焊盘PR*Ki: 01M石砒和 J3 i".l 上Ll LUS-封装中间管脚1数据文.psm一般编号1的焊盘是 方形的。p Q 00 0Q 00 r gubo*七壮脸ritjpnp* :xnttRIHkrioi彳 bMi-iEMhlvHfedr后却身*事必能11»*F&qu

11、ot;原-¥>><*”赚*向 IvLukAtMM引修,修修1卜 NMciFidiiFAllegro设计教程第25讲Flash焊盘或热焊盘的制作(内电层负片的形式,电源层、地层需要用到热焊盘)Flsan symbol 制作f File n New内径:1.500夕卜径:1.800f 菜单 Add > Flash0r Tlrbermall Padl .TFmie D finitionIrn-MF difllTWtHE-I 1 SDClDQugrwtT:|h DEB内径:1.5000 外径:1.8000 开口: 0.7000 钻孑 L: 1.0000# File c

12、 Create symbof创建.fsm数据文件,并 选择路径, 保存。圆形钻孔Plated:孔上锡;Non_Plated:不上 锡;Option:自定 义。钻孔直径:1.0000Allegro设计教程钻孔含盘设置(正方形焊盘 1.8000,圆形钻孔1.0000)设置Drill/slot symbol 钻 孔光绘文件;Figure:六角形 正方形焊盘、圆形钻 孔。钻孔 Width、Height 各 1.0000-JBegin层和END层设置是一样的,用复制、粘贴方形焊盘、圆形钻孔:散热焊盘比其它焊盘大0.1mm内电层设置圆形Allegro设计教程Begin层和END层设置好后,设置内电层(DE

13、FAULT INTERNAL )选 FlashWarr Can't change dirnensions of shape.比其它层大0.1mm调取Flash焊盘的路径设置方法:打开 Allegro绘图软件PreferencesPaths Library * n padpathpsmpath / psmpath terns口皿皿加1x会,建一个1 ,sm文件路&1f StepUserp&dpa>th items点击图标(New)新建一个 pad路Allegro设计教程一内电层设置好后一再设置阻焊层、助焊层(用复制、粘贴的方法,阻焊层比其 它层要大 0.1mm) F

14、ile c Check检查> 选择路径、另存 Save as注:方形焊盘、圆形钻孔绘制好后,再绘制圆形焊盘,圆形钻孔, 只要在基础上把方形焊盘改成圆形焊盘就可以啦10Allegro设计教程第27讲如何创建电路板创建电路板: 打开Allegro软件. FileNew 弹出下图:手动创建 电路板文件名时Layout,人、八给文件取名,选择好文件翅Q):保存。可以改变保存OK路径、 勾选, 路径F Change DirectoijJ设置板框的位置、大小:单位:mil尺寸:其它 精度:选1或2, 因为mil单位 已经非常小啦设置绝对原Left、Lower;width比板的 实际宽度大4000mi

15、l 就可 以,放一些钻 孔文件说明或 其它的。SetupDesgin Parameters 卜 Desgin弹出下图:11Allegro设计教程绘制电路板的板框:Addein:OptonsActive Class and Subclass:(Board Geometryl<6_b=ty OutlineLine lockLine width:Line foht:Line 45 | Solid线的宽度:0线的类型:实心用输入坐标的方式ix -5400 iy -4000 在绘图区单击右键,选 Done.* ix 5400 * iy 4000.结果如图所示:Chamfer 倒角、45 度把直角捣

16、成圆角:Manufacture * Drafting Fillet圆角|ea.oo用左键点击每一个角的两条边一结果如下图右键Done结束。允许布线的区域(Route Keepin): Steup>Areas Route keepin12Allegro设计教程vllwlggLine:任意角度AcWa Cla and Siixzldss:Class 与 subclass U* 丽j赢诉Shape FilTjjpe |Unliled二 Dtf-S peifoirrnig dyriarriic FilLine 45:45 度角Line orthogonal:90度角Assign net name

17、'Shape gnd: jCuirert grid广Route keepin 离 板框100mil输入坐标的方式(command) x 100 100* ix 5200+ iy 3800ix -5200 iy -3800 右键 Done 结束。用另外一种方法,Z_Copy命令,来绘制允许摆放区域(Package keepir) : Edit* Z_Copy /要勾选ShapesD 际 ObjwlFMFhf向FW1 7 Shape?r晔,,册心思删方,F Cine f6®Rnibii 小出学忸 r Fifluies151口IClass 与 Subclass 选好单击一下Rout

18、e keeping 边框,色的边框是用 Z_Copy复制的结 果(Package keepin)Offset :要复制的图形与被 复制的图形间距 40mil放置定位孔(定位孔:接地与不接地、上焊锡与不上焊锡)Place Manually >iiPlacemen山出 Advanced Settings要勾选LibraryLisl 物udidnD 即 byddh 加 e Iron:F 0Mlbmfu P Lb那定位孔安 装后的效 果,可用输入坐标 方式精 定位勾选元件后会在快速浏览区显示。13Allegro设计教程第28讲 设置层迭结构,创建电源层地层平面设置层叠结构:Setup cross

19、-sectionSubclass Name:层名oType:类型Material:材料 Thickness:材料 厚度。Conductivity:传 导率Negative:负片Shield:屏蔽Dielectric:介点 损耗常数右键单击 可以添加 层或删除 层。QK _ tHd |Rdie 的迎小油-> R/q# | Helpr板的总的厚度:VAsdityViews: |“咫 Lian Etch Via Pin De AllC0h±flNtp p p p p FP即内P V 口 5 停l<s_H亘-Find层叠结构设置好了, 可以从这里看出来TopGndPci相Bolt

20、amMp p p p p H画ffl圆圆 Bonn Hnn口 H H V n- H H创建电源层地层平面:用另外一种方法,Z_Copy命令Edit Z Copy14FindAllegro设计教程ETCHDesign Object FindFiltei勾选 Shapes(二/曳维图形)卜口此h-,何ShapesN*Comps r Voids/Cavifer Symbds Cli旭汨g$F Functions F Other legsr >创建地层平面效果1M5E三rrY Find-Shape Optore:9 CiBtf e 枷emr ilupe3厂四 >JetnameExpandQ

21、府计fl CQ建电源层的方法与地层是一样的,只是 subclass选 POWER .15冬亘一5:Subclass:选 GND(平面 层)勾选,创建动态铺铜一勾选f找到网表存放路径、位置导入网表:FileAllegro设计教程第29讲导入网表栅格点设置Status信息状态设置Inport* Logic执行导入 命令还有一种方法可以检查网表是否导入Place网表成功,就会有原理图的元件编号列表。栅格点设置:SetupGrids栅格点开、非电气栅格点(机械)电气栅格Tri-u* IE 4HM ICii-lM% Ui E 9 工训lirHUNICW_E3inL3!etj jmjun _ujit ik

22、ieO?_ET£J_3Jm! uis j mi : mir-Lixud Lu. em F1U9I-Tj_ZIo.HllT 'C 1 tatn.'MilhUne.m nsacgl UE.osroQd.XUI.BE 1 lIWuUMnaHki 川 IK 隈'kSzXEEl.XE.DE 1隈'RszUE这是导入网 表的效果,这 里可以检查 网表iJjm h>j-4t d r【rWranI -y 1 " i&mXLHmili*甲,|打1 lull |H1:DLtt * Manually Placement list,如果导入16Alle

23、gro设计教程Status信息状态设置:Display Status信息状态Unrouted nets: 0/0,表 示没有布线的网络和 总的网络。显示没有网络的ShapesUnplaced symbols:0/0:左边0表示没有放 进电路板的零件数量; 右边0表示总的零件数 量。17Allegro设计教程第30讲手工摆放零件(元件摆放分为手工摆放和自动摆放) 手动摆放:Place Manually 则会自动弹出下面图形:OptiartsClass 与 subclassActive!匚珀苫-and Subclass:*PlacernentPliWjtmeN L中 |止由筝ICamporiEnl

24、± 珈 retdesUnplaced symbol:还 未摆放进来的元件的 数量。Mirror:镜像,主要是 控制元件是放在顶层 还是底层。| Package Geometry,,Dimensions旋转的角度* Unplaced s5cntols: 275-M irrorRolaliortType:Incremental|3D,ooo VSym originooooonnn行 Maich:广FVept叩j VaMir Rccm: IZfSelection filters:滤器,通过设置条 件,来选择左边元过、r P-attt: r Hrt 广广5dw««be c

25、wt时加岫学件。OK I Hide IC.an«l元件镜像摆放的方法:1、勾选 Mirror Unplaced symbols:7 Mirror275>勾选几个或多个元件2 3 4 5 611111c c c c c。哪电电】回口问回口这样元件就被放在底层啦。2、勾选几个或多个元件345611111c匚 UCD: <电”Elm画画口詈在画图区单击右键,18Allegro设计教程第31讲使用原理图进行交互式摆放口 Owign Rcwtiirc«自由 SCHEMATIC16 0l:MCU_M&M30打开原理图,点击.dsn文件 团叫MHgz k点击菜单 Op

26、tions _1HIntertool Communicatior回 Hable Intertool Communication- Preferences Miscellaneous 勾选,使 Orcad 与 Allegro 互通*这样,原理图进行交互式摆放就可以实现,利用原理图高亮显示PCB里的元件。19Allegro设计教程第32讲按原理图页面进行摆放20Allegro设计教程第35讲 快速布局,摆放过程中如何自动定位找到零件(可以先把原理图里的元件导进 PCB,再打印一份纸制的原理图,边看原理图边进行功能单元的布局)Place > Quickplace ->L Place by

27、 nen: namsL Flace Iby net group rr-sme(C Place by schematic page number&Pl«« HI /mr事igsh?Plate by reide?勾选放置所有元件Place by REFDESType:L 1向前餐:L IncludeNumber of pins-Min: pL DiscielemFPlacemen Position Placlarti元件摆放的位置广日py4 picka Aioundlk白白口mSsled wiginr Overlap convonenls b单Undo last pla

28、cer- Place compmerfls frcwn module*Place点击Place就可以把元件放进来Unplarad spirtol courit275EdgeTopR Lell* Rightf BottomViewlog. |U nclacE注意:目前还不能把元件导入到PCB中,是因为默认库中还没有原理图中的需要的元件,在游览窗口也不能预览。需要把原 理图中的元件封装放在指定的路径位置。21Allegro设计教程第36讲PCB布局基本知识简单介绍1、模拟部分与数字部分要分区放置;数字部分最好不能穿越模拟部分,数字电路容易受干扰。2、干扰源:时钟晶振、SDRAM(随机动态存储器)并

29、行的高速数据线;这些电路 要远离模拟器件;3、DSP四层板整体布局图EEPROM 与DSP时钟SDRAM这些端口电路以及定位孔要定位要精确。1、去藕电容尽量靠近 DSP放置,优先顺序:小 电容放置内圈,大一点的电容放在外圈。2、短接电阻:根据电路来选择短接电阻是放置 信号源前端或末端。22Allegro设计教程第47讲布线准备1 .布线准备:设置颜色2 .布线准备:特殊方式显示电源网络的飞线3 .布线准备:网络的高亮设置4 .布线准备:DRC标记显示方式5 .布线准备:布线栅格点设置6 .布线准备:飞线显示的开关7 .布线准备:用不同的颜色同时高亮不同的网络设置每一层的颜色(顶层、GND、PO

30、WER、底层):Display Color visibilityGleb刮 Visibil皿0J Dibble Custom ColorsJ-Class与subclass,设 置层的颜色-雷 Layers Nets匚J My Farori tai . . Qi uhp-Sttck-Up± jConducl&rVj Fla主 口 MwCotl4u" .1* 口 Aras.口 Board Geometry Cl Package Geom .匕I Embedded Ges*+ Pni Cgmp e Man.'u.£«.cl,UT i n.g I

31、n DrELviri£ FebA r-l AnalysisEtch 二:匚 PWji Anti Etc Bound. Caviy冈冈冈国区凶冈因区 国冈冈. LajwsSokSermaskBottom PastBnwisk_TopPastemask_Botta m Fimfflasmp FimmsBkbattomThrough AHPBCkage.TopIPacka.e_SaftDniDensly.Very.lliBhZnsrty_HighDen 吕 rty_MediuE即 $(y=LgwWeti F Disatte Custom Coteis利心痛目IBIAIAiimbhr.Dff

32、iai回AMjantft>_Nmw,n口国阳mfiwmDmngbn嘲叽时工时OutinePta S . G rid 刖曲 mLPtaiF Rrri TimnL_| By ?4TorHts 口 iLEphyi t3 StwirUpT Pj CcswiiLctw 口乳亚至 口浦mtC甲n如T O Weu 小修式£yFtdMiEK 加* 3 G£ml .+ 口 Cai中:id*n 匕iWlifACt'QrLTif: Q Jtrwdnuff Fwr”t n n n 口 口 Net; rCuilimC9AmM口 u/hwriUi反印1寸 阳* 口 :iuiurLwr凡不

33、i C Hhtcd4j.田口酎电4口 BmtI 艇e!j¥71 FSk追.口 Me-lded (Jew£ 白 LMriints"l 5 raQ,*"iFi +4iiaBTiA_Jflp M.CW 。巾匚眦曲11A0in«i4Mgri$也由¥耳他1rl 也由yjppgAll Cmpval DevTyp RefDes -a凶国口、这些箭头所指的是Class与 subclass选中 Package keepine keepoutVi a KetpsutPackage Ke®; Package Ke.- Route K-eepiik

34、23特殊方式显示电源网络的飞线UesiQin 口培0 Find FthiefM Qh J 班酬II- GiuuctL匚”r 5y 描 oi 土勾选NetsP NehjI- Shapai:Lr Cm-:404I- Other 5eas FgEL 口R匚 mmi置章Allegro设计教程Edit PropertiesP±r ViaiI- Ora,r zL AitsnertJ叫0帘1H 2-1dirt MiI2r鳖%POWERANDGROUND3 0 0区区I凶凶邀3 0 0区I区区区公遢值 mm 0 0 Q设置前、后对比4 .布线准备:DRC标记显示方式(空心与实心)Preference

35、Valuer17 rSetup»User preferences - *- Display * VisualbugLsolaris_hlt_lines di$play_didill display_nocolor_dvnannics5 .布线准备:布线栅格点设置布局的时候栅格点可以设置大一些,布线的时候可以设置小一些,方便布线。6 .布线准备:飞线显示的开关Display Show Rats显示飞线Blank Rats关闭飞线24Allegro设计教程7 .布线准备:用不同的颜色同时局亮不同的网络这个对电源分割很有用:Display> Highlight控制面板FindP Fu

36、nctionspNets厂Figure;在需要高亮显示的网络上单击厂Pins厂DRC eilnl丁小3种不同的颜色表 示3种不同的网络25Allegro设计教程第48讲BGA零件的自动扇出(BGA布线都需要先引出一条线,再打一个过孔)BGA 扇出:Route PCB Route Fanout By Pick -点击要扇出的BGA外圈的信号 线可以删除掉, 外圈方便布线。 电源和地可以保 留。BGA元件,系统会自动对 BGA扇出,扇出的效果图如下:有时候电源和 地网络不能引 出走线和过 孔,需要关闭 电源和地设置 规则。26打开Allegro绘图软件起始层,也可以点三角按钮 选择终止层,如果是多

37、层,也可 以点三角按钮选择Bubble:Off(关);Hug only(只是抱紧)Hug preferred(抱紧优先)Shove preferred(推挤优先)扑捉到连线或焊盘的中点;退换掉之前的走线;Allegro设计教程第50讲走线Routeconnect > 点击右边控制栏 OptionLine lock: |Limg 二|司 L Route offset|1 0 00-Miter:lx; wkM | Min |Line width:(15.00|B ubbl 三Shipy 口renewed-Shoveviias: IFoff二1-1 *.«歹 GridlessB Cl

38、ip dangling clinesSmooth:|MinimalRSnap to connect point 反炉中|ace etch布线时添加过孔:双击鼠标左键;Line:任意角度、Miter: 1 x width(1 min(最小)Full:完全的;Line lock: Line Arc£5 哥 y - F_nd Htons过孔;可以把画好的过孔添加进|来45度、90度;倍线宽);巾xed(固定的)Line width:线的宽度;27Shove vias(推挤过孔)Off:关;Minimal:最小限度的;Full:完全的;Smooth(平滑)Off:关;Minimal:最小限度

39、的;Allegro设计教程第51讲群组布线打开 Allegro 绘图软件 r Route connect 方法有两种:方法一:对紧邻的几个网络可以 框选一然后群组走线,如:方法二:某几个网络不是紧邻的:Route connect 单击鼠标右键 ,选 Temp Group逐个选取要布线的焊盘,选择完后 单击鼠标右键 Done 黄色的焊盘是被选择的,中间紫色的那个是没有被选择的。群组布线的其它一些设置群组布线之间距离设置:群组布线,框选后拉出 两根走线,然后单击鼠 标右键,选 Route spacingj A1然后单击鼠标左键然后群组走线,如:Current space:当前间距User-defi

40、ned:用户自定义鼠标右键,选 Change Control Trace ,在群组布线时,某根线 遇到障碍,如何处理? 单击右键,勾选 Single Trace Mode,等通过障 碍,再去掉勾选。然后用左键任意选择控制线;Allegro设计教程第52讲布线时信息显示1.布线时显示延迟以及相对延迟信息2.动态显示走线长度打开Allegro软件> Setup User preferences RouteConnect1+ 口 PlacementI- O Route白 Connect:-巴 Flow Plan白 Gloss里亡I Shapes广Signal_analvsisallegro_d

41、ynarri_timiig allegro_dyham_tingfHedpns allegro_etch_lengih_on biijble_no_cfcplay_invrable bubble_$have_bondpads1>rr延迟信息打开或关闭固定放置在某一位置动态显不走线长度29Allegro设计教程第53讲差分布线方法1 .伴随走线2 .单根走线模式3 .添加过孔4 .自动分离与靠拢边缘耦合差分对(边缘耦合差分对的布线方法,一般差分对在同一层。)在差分布线前,事先在原理图要设置好:操作步骤:Steup Constraints -一 Electrical -一 NetRoutin

42、g Min/Max propagation Delay 如下图所示:耳 Keianve nropaganon ueiay;由愿 All Constraints眼 Signal Integrity/Timing/Rcut罹 UserOefined白-巴Net+ . tj Signal Integrity百幅Timing, Routing i 一 i""'j! raI""'割I 9 miWiringVia;ImpedanceMin/Max Propagation DelayTotal Etch Length1.伴随走线;单根走线模式Route

43、 connect -点击差分对其中的一个引脚单根走线模式: 在引出差分走线后,单击右键,选 Single Trace Mode,就可以30人单根走线模式。再单 击Single Trace Mode,就可以取消单根走线模式。Allegro设计教程4.自动分离与靠拢在箭头附近处单击 左键后再自动分离。自动分离注意:差分走线如果不满足等距,对信号影响比较小;如果差分走线不满 足等长(误差小于10mil),则对信号影响非常大;3.添加过孔添加过孔:在差分 走线时单击右键, 选 Via Pattern 过孔 方式,然后选Add这是添加过孔 后的效果。31Via 。Allegro设计教程第54讲两种高速布

44、线形式1 .含T形连接点的网络走线方法2 .蛇形走线方法3 .修线设置T型连接点的大小:打开Allegro软件 Steup Desgin parametersDisplay设置T型连 接点的大小Connecl: point size:DRC marker size:Rat T Virtual pin size;Ma* ib曰nd count- nat$ne$t geometrji: Patsnest points:10.005M'300'500Straight丁Closest endpoint -蛇形走线:Route d Delay Tune 如图所示:t OptionsAct

45、ive etch subclarss:即诵三Net: Null Net以走线为中心,左 右对称Gmp in use:in 与 d-Style_UU_ Aecoidion;=T rombone转角:包才45、90、L SawtoothCentefed圆弧。Gap:Cornel $j3z width线与线之间的距离要大于 或等于3倍的线宽勾选,不论是否违 反规则,都能走出, 1R mMiter dze:1 x width斜线长度'Allow DFICs勾选Centered的效32勾选Allow DRCs的效果Allegro设计教程删除某一小段走线或某一根走线或过孔:-一在控制项勾选要删除的对象e Edit Delete 一 双击PCB图上要删除的对象就好啦:Design Object Find

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论