(完整版)TMS320VC5402最小系统原理图设计_第1页
(完整版)TMS320VC5402最小系统原理图设计_第2页
(完整版)TMS320VC5402最小系统原理图设计_第3页
(完整版)TMS320VC5402最小系统原理图设计_第4页
(完整版)TMS320VC5402最小系统原理图设计_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、TMS320VC5402ft小系统原理图设计1 .DSP简介1.1 DSP的应用领域在近20多年时间里,DSP芯片的应用已经从军事、航空航天领域扩大到信号处理、 通信、雷达、消费等许多领域 。主要应用有信号处理、通信、语音、图形、图像、军 事、仪器仪表、自动控制、医疗、家用电器等。DSP主要应用市场为3C领域,占整个市场需求的90%。数字蜂窝电话是DSP最 为重要的应用领域之一。由于 DSP具有强大的计算能力,使得移动通信的蜂窝电话重 新崛起,并创造了一批诸如GSM CDM*全数字蜂窝电话网。在Modem器件中,DSP更 是成效卓著,不仅大幅度提高了传输速率,且具有接收动态图像能力。另外,可编

2、程多 媒体DSP是PC领域的主流产品。以XDSLModemM弋表的高速通信技术与 MPEG图像 技术相结合,使得高品位的音频和视频形式的计算机数据有可能实现实时交换。目前的 硬盘空间相当大,这主要得益于 CDSP可定制DSP)的巨大作用。预计在今后的PC机 中,一个DSP即可完成全部所需的多媒体处理功能。DSP也是消费类电子产品中的关键器件。由于DSP的广泛应用,数字音响设备的更新换代周期变得非常短暂。 用于图像 处理的DSP, 一种用于JPEG标准的静态图像数据处理;另一种用于动态图像数据处理。1.2 DSP的特点DSP芯片是模拟信号变换成数字信号以后进行高速实时处理的专用微处理器,具处理速

3、度比最快的CPU还快10-50倍,具有处理速度高、功能强、性能价格比好以及速 度功耗比高等特点,被广泛应用于具有实时处理要求的场合。DSP系统以DSP芯片为基础,具有以下优点。1 .高速性,DSP运行速度高达1000MIPS以上2 .编程方便,可编程 DSP可使设计人员在开发过程中灵活方便的对软件进行修改和开 级。3 .稳定性好,DSP系统以数字处理为基础,受环境温度及噪声的影响比较小,可靠性 高。4 .可重复性好,数字系统的性能基本上不受元器件参数性能的影响,便于测试、调试和大规模生产。5 .集成方便,DSP系统中的数字部件有高度的规范性,便于大规模集成。6 .性价比高,常用的DSP价格在5

4、美元以下。2.TMS320VC540凹勺硬件资源TMS320VC540费TI的第七代DSP产品之一,它具有优化的CPU结构,内部有1 个40位的算术逻辑单元(包括一个40位的桶式移位寄存器和 2个独立的40位累 加器),一个17X 17的乘法器和一个40位专用加法器,16K字RAM空间和 4Kx 16bit RO叱间。共20根地址线,可寻址64K字数据区和1M字程序区,具有64K I/O空间。处理速度为100M IPS ,速度高、功耗低。TMS320VC540家用修正的哈佛结构和8总线结构(4条程序/数据总线和4条地 址总线),以提高运算速度和灵活性。在严格的哈佛结构中,程序存储器和数据存储器

5、 分别设在两个存储空间,这样,就允许取址和执行操作完全重叠。修正的哈佛结构中, 允许在程序和数据空间之间传送数据,从而使处理器具有在单个周期内同时执行算术运算、逻辑运算、位操作、乘法累加运算以及访问程序和数据存储器的强大功能。与修正 的哈佛结构相配合,TMS320VC540处采用了一个6级深度的指令流水线,每条流水 线之间彼此独立,在任何一个机器周期内可以有 1至6条不同的指令在同时工作,每 条指令工作在不同的流水线上,使指令的执行时间减小到最小和增大处理器的吞吐量。TMS320VC5402勺硬件结构具有硬件乘法器、8总线结构、功能强大的片内存储器 配置和低功耗设计的特点。因此,可以进行高速并

6、行处理,同时,集成度高可节省硬件 开销,提高系统抗干扰性。它除了完成数字信号处理任务外,还可以兼顾通用单片机的 操作任务,因此,它是集数字信号处理与通用控制电路于一体的多功能低功耗微处理器。综上所述VC5402的CPU结构特征如下。(1)具有高性能的改进的哈佛总线结构,即具有三条独立的16bit数据存储器总线和一条16bit的程序存储器总线。(2)具有一个40bit的算术逻辑单元,包括一个 40bit的筒形移位器和两个独立 的加法器。(3)17 X17bit的并行乘法器与专用的40bit加法器相结合。(4)具有专用于Viter bi 蝶形算法的比较、选择、和存储单元(CSSU>(5)指数

7、译码器可以在一个指令周期内求一个 40bit累加数的指数值,这里的指数 定义为累加器中没有数据占用的位数的个数减去 8 o(6)两个地址发生器、八个辅助寄存器和两个辅助寄存器算术单元(ARAU>3.TMS320VC540羲小系统设计3.1 系统硬件组成基于TMS320C5402t小系统系统框图。此最小系统主要由时钟及复位电路、JTAG仿真调试接口电路以及供电系统,外加 WATCH DOG路等模块构成。系统框图如下:图3.1最小系统框图133.2 各功能模块设计3.2.1 5V 电源产生电路设计此电路主要功能是将220V的市电经变压器降成9V交流电,通过整流桥整流、电容 滤波、再通过三端集

8、成稳压器 78L05输出稳5V电压,为TPS73HD318I供5V输入。电路连接图如下VR1ASM 117-5.0Vin VoutVCC-5VPOUT1PIN1Header 23_LLC5*T10uF加4 IHeader 2图3.2.1电源产生电路原理图3.2.2 复位和 WATCH DOG路设计通过按钮实现复位操作。当按钮按下时,将电容 C12上的电荷通过按钮串接的电阻 R3释放掉,使电容C12上的电压降为00当按钮松开时,由于电容 C12上的电压不能突 变,所以通过电阻R2进行充电,充电时间由R2c12的乘积值决定,一般要求大于 5个 外部时钟周期,可根据具体情况选择。这样就可以实现手动按

9、钮复位。看门狗电路起着监视DS网作的作用。系统在运行过程中通过I/O输出给看门狗的 输入端WDI脚正脉冲,两次脉冲时间间隔不大于 1.6s ,则WDO引脚永远为高电平,说 明DSPS序执行正常。但如果程序品6飞,就不可能按时通过I/O输出发出正脉冲。当两次发出正脉冲的时间间隔大于1.6s时,看门狗便使WDO置为低电平,将使系统复位。 两模块的连接方式如图所示。<tND图3.2.2复位电路原理图3.2.3 时钟电路和JTAG仿真调试接口电路设计TMS320VC54021供了两个时钟管脚 X2和Xl °X2又称CLKIN,是一个输入管脚, 而X1是一个输出管脚,其时钟发生器允许设计

10、者选择时钟源。 一是在X1和X2/CLKI N 之间接一品振来启动DSP内部晶振,如下图所示,二是将外部时钟直接接到时钟管脚X2, X1悬空。本系统采用第一种时钟电路,选用的晶振 M1为20MHz,利用DSP芯片 内部的振荡器构成时钟电路,在芯片的 XI和X2/CLKIN引脚之间接入一个晶体,用于启 动内部振荡器。目前流行的DSPtB备有标准的JTAG(Joint Test Action Group )接口,主要用于 在线仿真调试。本设计中DSPW仿真器之间的连接电缆超过 6 in,将数据传输脚加上驱 动,此上拉电阻取10K。两模块与TMS320C5402勺连接方式如图所示。m! ttu I

11、E EEL mr 1111Kl HIE g HfUW inurr rTTrifi*!OTOgCl .K M 14 CIJUkTIJt l.h Fli s r-1Hl片幅 ir i f -.i闷EHlIiJ U:liU隼,NHJll WI-MimaC¥UD CZIJL* CZPI*l > > l - I ' - I ! - DZpD叼舟W dr 1 kJ 4 inIlk=N- k*姓+甫H+h#蚌才叫*#林才照*SSQHIf邮评HIJ醇Nl!I eh*5gIMF HW Hlu I M IU iplnn i Idu “ flueBIT up ufe 已 UK ?x E

12、rl->ri ph."X s 聚 :nl.uh *.1 spMK岳SE 身亚 1昼 晶-UK Sy- 昼图 3.2.3.2时钟电路和JTAG接口原理图3.2.4 TMS320C5402 的电源设计包括TMS320VC540泣内的TMS320C54X系列J DSP大部分采用低电压供电方式, 可以大大降低DSP芯片的功耗。TMS320C5402勺电源分两种,即内核电源(CVDD前I/O 电源(DVDD)其 中I/O 电源一般采用3.3V电压而内核电源分为2.5V或更低,降低 内核电压的主要目的是降低功耗。TMS320VC5402勺内核电压为 1.8V。下面介绍TMS320VC540

13、酌电源设计。1.电源电压结构及要求TMS320VC540东用了双电源供电机制,以获得更好的电源性能,其工作电压为3.3V和1.8V。其中,1.8V主要为该器件的内部逻辑提供电压,包括 CPU和其他所有 的外设逻辑。与3.3V供电相比,1.8V供电大大降低功耗。外部接口引脚仍然采用3.3V 电压,便于直接与外部低压器件接口,而无需额外的电平变换电路。TMS320VC5402的电流消耗主要取决于器件的激活度,CVDM耗的电流主要决定于CPU的激活度。外设消耗的电流决定于正在工作的外设及其速度。与CPU相比,外设消耗的电流是比较小的。时钟电路也需要消耗一小部分电流,且这部分电流是恒定的,与 CPU和

14、外设的激活程度无关。CVDD为器件的所有内部逻辑提供电流,包括 CPU时钟 电路和所有外设。DVDD只为外部接口引脚提供电压,消耗电流取决于外部输出的速度 和数量,及在这些输出口上的负载电容。如图3-1所示,电压转换芯片TPS767D318属于线性降压型DJ DC变换芯片,可 以由5V电源同时产生两种不同的电压(3.3V、1.8V或2.5V),其最大输出电流为750mA 可以同时满足一片DSP5片和少量外围电路的供电需要,可以满足TMS320VC5402小系 统的需要。2.其设计原理图如下图所示。11NC1RESETNCNC1GNDNC1EN IFBSENSEIIN10UTI TV1ETTNC

15、:RESETNCNC2GNDNCTN2SESSESIX2 OUT42OUTNCNCNCNCTPSW31S2iF is 丁Q6VCC 1N41SDJ 5817D2D4本INI 18图3.2.4 TMS320C5402电源原理图*】NJ】34.系统设计原理图士圭r 尊一整年 -计”号硼谭熊炉71I !1 - I muw Elirrtiiprnvp p Bl.山 iiaJ? lbJ-i Jp Jr -j i,小 Hlrlbuusu R-JR S'J耳i岸胃工胃ah昌隔祗器)I九甲1% :7着委三子方7惇性尚用犀他i斗解照wm朝鞘微5.系统PCB图匚LJ匚匚6.心得体会本次课程设计虽然结束了,

16、但是它留给我的印象是不可磨灭的。无论我以后是否涉 及到此方面的研究,我想,至少我掌握了一种系统的研究方法,学习的目的就在于运用。 万事相通,本次课程设计必将为我以后的学习与工作奠定坚实的基础,课程设计中锻炼 出来的能力是终身受益的。我真心的感谢本次课程设计,它教会我很多。作为一个电信本科生,掌握 DSP系统的设计技术是非常重要的,通过对本课题的学 习,了解了 DSP系统的设计及应用,锻炼独立设计电路的能力和动手能力。这次课程设 计我学到了很多东西,尤其是做好一件事实在是不容易,特别是在准备不足的情况下, 更是难上加难。我学会了怎么在浩瀚如海的大堆资料里搜集自己所需要的东西,怎样与 人沟通去完成一件事。然而我也看到了自身地不足,专业知识不是很过硬,缺乏对问题地分析能力 ,还有 自

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论