数字电子技术试题及答案(题库)_第1页
数字电子技术试题及答案(题库)_第2页
数字电子技术试题及答案(题库)_第3页
数字电子技术试题及答案(题库)_第4页
数字电子技术试题及答案(题库)_第5页
已阅读5页,还剩75页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电子技术试卷班级:考号:成绩:本试卷共6页,满分100分;考试时间:90分钟;考试方式:闭卷M号-四四(2)四四(4)总分得分一、填空题(每空1分,共20分)1 .有一数码10010011,作为自然二进制数时,它相当于十进制数(),作为8421BCD码时,它相当于十进制数( )o2 .三态门电路的输出有高电平、低电平和()3种状态。3 . TTL与非门多余的输入端应接()。4 . HL集成JK触发器正常工作时,其而和耳端应接()电平。5 .已知某函数万+5)(A6 +诟),该函数的反函数户=()。6 .如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。7 .典型的HL与非门

2、电路使用的电路为电源电压为()V,其输出高电平为()V,输出低电平为()V, CMOS电路的电源电压为()V °8 . 74LS138是3线一8线译码器,译码为输出低电平有效,若输入为A血AE10时,输出 匕匕匕匕匕以匕匕应为()o9 .将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有(地址线,有()根数据读出线。10 .两片中规模集成电路10进制计数器串联后,最大计数容量为()位。11 .下图所示电路中,Y.= (); Y2 = (); Y3 = ()o12.某计数器的输出波形如图1所示,该计数器是()进制计数器。13.驱动共阳极七段数码管的译

3、码器的输出电平为()有效。二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号。错选、多选或未选 均无分。)1 .函数F(A,B.C)=AB+BC+AC的最小项表达式为()。A. F(A,B,C) = £m (0, 2, 4)B. (A,B,C) = £m (3, 5, 6, 7)C. F(A.B,C) = £m (0, 2, 3, 4) D. F(A,B.C”£m (2, 4, 6, 7)2.8线一3线优先编码器的输入为LI7,当优先级别最高的I?有效时,其输出丹豆6

4、的值是()。A. Ill B. 010C. 000 D. 1013 .十六路数据选择器的地址输入(选择控制)端有()个。A. 16B. 2C.4 D. 84 .有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数 据的移位过程是()。A. 1011011011001000-0000B. 1011010100100001 0000C. 1011 11001101 11101111D. 101110101001100001115 .已知74LS138译码器的输入三个使能端(E广1,皈=E/H)时,地址码AAA产011,则输出Y;%是 ()oA. 1111

5、1101 B. 10111111 C. 11110111 D. 111111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有()种。A. 15B. 8 C. 7D. 17 .随机存取存储器具有()功能。A.读/写 B.无读/写 C.只读D.只写8 . N个触发器可以构成最大计数长度(进制数)为()的计数器。A.NB. 2NC. N2D. 2、9.某计数器的状态转换图如下,其计数的容量为(A.八 B.C.四 D.10.已知某触发的特性表如下(A、B为触发器的输入)其输出信号侨01011101110011()101表达式为(()00)01AB说明00Q"保持010置0101

6、置111Q翻转B. Qn+, = AQn +AQA. =AC. Q"|=AQn+BQ:D. QnU = B11.有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压A. 8.125VB. 4VC. 6. 25VD. 9. 375V12.函数F=AB+BC,使F=1的输入ABC组合为(A. ABC=000B. ABC-010)C. ABC=101D. ABC=110)oD. Y = BC + C13.已知某电路的真值表如下,该电路的逻辑表达式为(A. Y = C B. Y = ABCC. Y = AB + C14.四个触发器组成的环行计数器最多有(

7、)个有效状态。ABCYABCY00001000001110110100110101111111A. 4B. 6C. 8D. 1615.逻辑函数f=ab+bE的反函数:F=()A. ( A +B ) ( B+C)B. (A+B) (B+C )C. A+B+CD. A B+B C三、判断说明题(本大题共2小题,每小题5分,共10分)(判断下列各题正误,正确的在题后括号打“,”,错误的打“x”。) 1、逻辑变量的取值,1比0大。()2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小()。3.八路数据分配器的地址输入(选择控制)端有8个。()4、因为逻辑表达式A+B+AB=A+B成立,所以

8、AB=0成立。()5、利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。()6 .在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。()7 .约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0。 ( )8 .时序电路不含有记忆功能的器件。()9 .计数器除了能对输入脉冲进行计数,还能作为分频器用。()10 .优先编码器只对同时输入的信号中的优先级别最高的一个信号编码.()四、综合题(共30分)1 .对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(

9、8分)'Z= A.B +V. BOO(1 )真值表(2分)(2)卡诺图化简(2分) 表达式(2分)逻辑图(2分)2.试用3线一8线译码器74LS138和门电路实现下列函数。(8分)Z (A、B、C) =AB+ A CA2AiAo74LS138STa STb STCYPYJXBW一Y6一Y7Hu3. 74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。(8分)74LS161逻辑功能表Q3Qz QiQoco74LS161CP <CRLDCTp CTt D3Dz Di Dou 99“>,CPCRLDCTyCTxCPQ, Q Q

10、a0XXXX0 0 0010XXDx Di D仄110XXQ11X0XQ Q Qa1111加法计数4,触发器电路如下图所示,试根据CP及输入波形画出输出端。、Q?的波形。设各触发器的初始状态均为 “0” (6 分)。QiA CPcp _IUMLILILIL数字电子技术A卷标准答案一、填空题(每空1分,共20分)2.高阻4. 高1.147 ,933.高电平或悬空5 F ' ' ' BACD+ABC+D6.77.5 , 3.6 , 0.35 , 3189. 11 , 1610. 10011 Y1=A B;Y2=rB + A B; Y3=A B-13. 514.低二、选择题(

11、共30分,每题2分)123456A C C A C三、判断题(每题2分,共20分)1234X V X X四、综合题(共30分,每题10分)L解:(1 )真值表(2分)卡诺图化简(2分)ABcz000000110101011X100110111100111X)表达式(2分,产 A8 + AB + C =A B+C lBC=O01AX 00011110A BC(4 ) 逻辑图(2分)2.解:Z (小B、C)二H屏A八/区(创己)+久。(济Z )= ABC+ABC + 4 册 A Be二m i+勿3+川b+ m彳A2AiAo74LS138ST.aSTbSTc一Yo一Yl一Y2一Y3_Y4Y5_Y6_

12、Y7“ I,(4分)(4分)3.解:CPcp _nLjn_PLPLnLnL A;i ! ;! i !i ! U ! :!Q| _rUMrL_TL_i ! :! i !:;1.当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。(2分)2 .该电路构成同步十进制加法计数器。(2分)3 .状态图(4分)4. QlQ?的波形各3分。Q2数字电子技术试卷班级:考号:成绩:本试卷共6页,满分100分;考试时间:90分钟;考试方式:闭卷题号二一二四四(2)四(3)四(4)总分得分一、填空题(每空1分,共20分)1 .有一数码10010011,作为自然二进制数时,它

13、相当于十进制数(),作为8421BCD码时,它相当于十进制数()。2 .三态门电路的输出有高电平、低电平和()3种状态。3 . TTL与非门多余的输入端应接()。4 . TTL集成JK触发器正常工作时,其瓦;和万端应接()电平。5 .已知某函数=(万+三)046+诟),该函数的反函数户=()。6 .如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。7 .典型的TTL与非门电路使用的电路为电源电压为()V,其输出高电平为( )V,输出低电平为()V, CMOS电路的电源电压为()V。8 . 74LS138是3线一8线译码器,译码为输出低电平有效,若输入为A2AA产110时,输出

14、转轨可钛匕应为()。9 .将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有()根地址线,有()根数据读出线。10 .两片中规模集成电路10进制计数器串联后,最大计数容量为()位。11 .下图所示电路中,Yl= (); Y-2 = (); Y3 = ()o12.某计数器的输出波形如图1所示,该计数器是()进制计数器。UP Q 11LJ jLJ1LJ1 '51 1t 113.驱动共阳极七段数码管的译码器的输出电平为()有效。二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题

15、后的括号。钳选、多选或未选 均无分。)1 .函数F(A,B,C)=AB+BC+AC的最小项表达式为()。A. F(A,B,C) = £m (0, 2, 4)B. (A,B,C) = 52m (3, 5, 6, 7)C. F(A,B,C) = £m (0, 2, 3, 4) D. F(A,B.C) = £m (2, 4, 6, 7)2.8线一3线优先编码器的输入为III,当优先级别最高的I,有效时,其输出五琳的值是()。A. Ill B. 010C. 000 D. 1013 .十六路数据选择器的地址输入(选择控制)端有()个。A. 16B. 2C.4 D. 84 .

16、有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数 据的移位过程是()。A. 1011011011001000-0000B. 101101010010-0001 0000C. 1011 11001101 11101111D. 101110101001100001115 .已知74LS138译码器的输入三个使能端(E产1,皈=E2f0)时,地址码A血A产011,则输出Y;Y。是 ()OA. 11111101 B. 10111111 C. 11110111 D. 111111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。A.

17、15B. 8 C. 7D. 17 .随机存取存储器具有()功能。A.读/写 B.无读/写C.只读 D.只写)的计数器。111、-000 J 001,0108 . N个触发器可以构成最大计数长度(进制数)为(A.NB. 2N C. N2 D.2'9 .某计数器的状态转换图如下,其计数的容量为(A. A B.五C. 四 D. 三10 .已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为(ABQ说明00Qn保持010置0101置111Q"翻转A. CT' =A B. Qn+, =AQn+AQn C. Qn*J = AQn + BQn D. = B11 .

18、有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为()。A. 8. 125V B. 4V C. 6. 25V D. 9. 375V12 .函数F=AB+BC,使F=1的输入ABC组合为()D. ABC=110A. ABC二000B. ABOOIO C. ABC= 10113 .已知某电路的真值表如下,该电路的逻辑表达式为()。A. Y = C B. Y = ABC C. Y = AB + C D. Y = BC + CABCYABCY0000100000111011010011010111111114 .四个触发器组成的环行计数器最多有()个有效状态。

19、A.4B. 6C. 8D. 1615 .逻辑函数F=AB+BE的反函数产=(A. ( A +B ) ( B+C)B. (A+B) (B+C )C. A+B+CD. A B+B C三、判断说明题(本大题共2小题,每小题5分,共10分)(判断下列各题正误,正确的在题后括号打“ J”,错误的打“X”。)1、逻辑变量的取值,1比0大。()2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小()。3.八路数据分配器的地址输入(选择控制)端有8个。()4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。()5、利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡

20、状态,不能稳定而是立刻变为0状态。()6 .在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。()7 .约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0。 ( )8 .时序电路不含有记忆功能的器件。()9 .计数器除了能对输入脉冲进行计数,还能作为分频器用。()10 .优先编码器只对同时输入的信号中的优先级别最高的一个信号编码.()四、综合题(共30分)1 .对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(8分) Z= A.B + ABC + ABC Y.BOO(1 )真值表(2分)(2)卡诺图化简(2

21、分)逻辑图(2分) 表达式(2分)2.试用3线一8线译码器74LS138和门电路实现下列函数。(8分)一Y0一Y1一XY3Y;Y5一Y6Y7Z (A、B、C) =AB+ A CA2 Ai A()74LS138STaSTb ?TC3. 74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其 状态图。(8分)74LS161逻辑功能表CTvCTxCPq q q aCRLD0XXXX0 0 0 010XXDx Di IX H110XXQi Q Q Q)11X0XQ, Q Q Q)1111加法计数&TTCOQ3Q2Qi74LS161cp <CPC

22、R LDCTp CTt 6D:Di Do4,触发器电路如下图所示,试根据CP及输入波形画出输出端。、Q?的波形。设各触发器的初始状态均为 “0” (6 分)。QiA CPcp _IU_LJ_LILILILAQ2数字电子技术A卷标准答案一、填空题(每空1分,共20分)2.高阻4. 高1.147 ,933.高电平或悬空K >< =-BACD+ABC+D6. 77. 5 , 3.6 , 0.35 , 3189. 11 , 1610. 10011.Y尸A B;y2=a b + a b; '3=A b13. 514.低二、选择题(共30分,每题2分)三、判断题(每题2分,共20分)卡

23、诺图化简(2分)四、综合题(共30分,每题10分)1. M: < I)真值表(2分)ABcz000000110101011X100110111100111X0001111001(3 ) 表达式(2分,Z = A8 +" + C =A BRBOO(4 )2.解:Z (A. B、C)二 A阱 A OABCyC (小X )二ABC+ABC + 4 册 A BC=m i+勿3+川b+勿了74LS138逻辑图(2分)CABA BCa2AiA()ST.a STb STc一Yov.一Y2一上Y4Y5一Y6Y7(4分)(4分)3.解:CP4. Qi.Q?的波形各3分。_TLn_n-FLrLn_

24、A-hult;! i ! ; ! it_ft_1 iQii; ! ; ; ;i n1Q2;! i ' ;' ii,! i;.1>11i1.当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。(2分)2 .该电路构成同步十进制加法计数器。(2分)3 .状态图(4分)一、填空题:(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是(真值表、)、( 逻辑图式 )、(、逻辑表达 )和( 卡诺图)o2.将2004个“1”异或起来得到的结果是()o3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。4.TTL器件输入脚悬空

25、相当于输入()电平。5.基本逻辑运算有:()、()和()运算。6.采用四位比较器对两个四位数比较时,先比较()位。7.触发器按动作特点可分为基本型、()、()和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用()触发器9 .目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。10 .施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态。11.数字系统按组成方式可分为两种;12 .两二进制数相加时,不考虑低位的进位信号是()加器。13 .不仅考虑两个一相加,而且还考虑来自相加的运算电路,称为全加器。14 .时序逻辑电路的输出不仅和市关,而且还与一有关。15 .计数

26、器按CP脉冲的输入方式可分为和。16 .触发器根据逻辑功能的不同,可分为、等。等方法17 .根据不同需要,在集成计数器芯片的基础上,通过采用 可以实现任意进制的技术器。18 . 4. 一个JK触发器有 个稳杰,它可存储 位二进制数。19 .若将一个正弦波电压信号转换成同一频率的短形波,应采用 电路。20 .把JK触发器改成T触发器的方法是 o21 . N个触发器组成的计数器最多可以组成 进制的计数器。22 .基本RS触发器的约束条件是。CPri ri ri 口3.CP03.AQ2CPAQ3CP2.已知输入信号x, y, z的波形如图3所示,试画出f = xnz+灭Pz+又yz+x%2的波形。图

27、3波形图五.分析题(30分)1、分析如图所示组合逻辑电路的功能。2.试分析如图3所示的组合逻辑电路。(15分)1) .写出输出逻辑表达式;2) .化为最简与或式;3) .列出真值表;4) .说明逻辑功能。3 .七、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。 (20)4 . 74161组成的电路如题37图所示,分析电路,并回答以下问题(1)画出电路的状态转换图(QQQ。);(2)说出电路的功能。(74161的功能见表)CP丽LDEP町工作状态X0XXX置零n10XX幡数X1101保持X11X0保持他CR)1111计数74161功能表题37图六.设计

28、题:(30分)1 .要求用与非门设计一个三人表决用的组合逻辑电路图,只要有2票或3票同意,表决就通过(要求有真值 表等)。2 .试用JK触发器和门电路设计一个十三进制的计数器,并检查设计的电路能否自启动。(14分)七.(10分)试说明如图5所示的用555定时器构成的电路功能,求出UT+、UT-和AUT, 并画出其输出波形。(10分)答案:一.填空题1 .真值表、逻辑图、逻辑表达式、卡诺图;2 . 0;3 .施密特触发器、单稳态触发器4 .高5 .与、或、非6 .最高7 .同步型、主从型;8 .积分型单稳态9 . HL、CMOS ;10 .两、0 ;11 .功能扩展电路、功能综合电路;12 .半

29、13 .本位(低位),低位进位14 .该时刻输入变量的取值,该时刻电路所处的状态15 .同步计数器,异步计数器16 . RS触发器,T触发器,JK触发器,T'触发器,D触发器17 .反馈归零法,预置数法,进位输出置最小数法18 .两 9 一19 .多谐振荡器20 . J二K二T21 . T22 . RS=0二.数制转换(10):1 .(11. 001)2=(3. 2 ) 1G=( 3 . 125),02(8F. FF)it=(10001 1 1 1. 11111111)1=(143. 99609373、(25.7)10=(11001. 1 0 I 1 ) 2= ( 1 9 . B)l6

30、4. (+ 1 011 B )版码=(01011)反码=(0 1011 )补码5. (- 1 010 1 0 B ) ,q= (10 10 10 1)反马=(1 0 1 0 110)扑马三.化简题:1、利用摩根定律证明公式反演律(摩根定律):2、画出卡诺图00Tb=a+b<A+B=AB01111000mamd 1/町201mg111 R7加1510加266""4如0化简得y = AC + AD四.画图题:4变量卡诺图1.2.CP i nI n n -C 4I ?I. I3.CP UWLTL ,A ,!2.xjn_TL vn_ru_z-nTU-f_|i_I-2分:2分;

31、2分:2分:2分五,分析题20分)Y = AB+BC+CA1. 1、写出表达式匕=而 Y2 = BC Yy=CA2、画出真值表ABCY0 0 000 0 100 1 000 1 111 0 001 0 111 1 01I 1 113、当输入A、B、C中有2个或3个为1时,输出Y为1,否则输出Y为0。所以这个电路实际上是一种 3人表决用的组合电路:只要有2票或3票同意,表决就通过。(1)逻辑表达式匕=A8 + (A 8)CY2=A®B®C(2)最简与或式:x =AB+AC+BCY2=ABC + ABC + ABC + ABC(3)真值表A B CYiR0 0 0000 0 1

32、100 1 0100 1 1011 0 0101 0 1011 1 0011 1 111(4)逻辑功能为:全加器。2. 1)据逻辑图写出电路的驱动方程:4=1K=Q°T2 = Q(QT3 = Q0Q1 Q22 )求出状态方程:端=aq/=Qo2+豆储0川=。0。醺+京阳23写出输出方程:C=0O002034)列出状态转换表或状态转换图或时序图:5)从以上看出,每经过16个时钟信号以后电路的状态循环变化一次;同时,每经过16个时钟脉冲作用 后输出端C输出一个脉冲,所以,这是一个十六进制记数器,C端的输出就是进位。CPQ:« QjQiQ.等效十进制数C0000000100011

33、0200102015111115016000000±ZLRJUUUT :lTLTLRnjmnTL :UZUZUZLOL_J 楸 t解:(1)状态转换表:Qn3Qr2QriQroQnll3Qnll2Q?Qn41o000000010001001000100011001101000100010101010110011001110111100010001001100110101010101110110000状态转换图:(2)功能:11进制计数器。从0000开始计数,当QQQQ)为1011时,通过与非门异步清零,完成一个计数周期。六.设计题:L1 X画出真值表ABCY0 0 000 0 100

34、 1 000 1 1I1 0 001 0 111 1 012写出表达式Y = AB+BC+CA3画出逻辑图2.解:根据题意,得状态转换图如下:Q3Q2 Qi Qo0000>0001>0010>0011>0100>01011100<-101K1010 <100K1000 <-0111< 0110所以:能自启动。因为:Q3Q2Q1Q0110111101111> 0000>0001>0010>0011>0100>01011100<101K1010<1001 <-1000 <011K011

35、0数字电子技术基础试题(一)一、填空题:(每空1分,共10分)1 .(30.25) 10 = ( ) 2 = ( ) 16 o2 .逻辑函数 L : + A+ B+ C +D =。3 .三态门输出的三种状态分别为:、和。4 .主从型JK触发器的特性方程=。5 .用4个触发器可以存储位二进制数。6 .存储容量为4KX8位的RAM存储器,其地址线为条、数据线为条。二、选择题:(选择一个正确的答案填入括号,每题3分,共30分)1 .设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒 为0的是:()图。Q-Q图12 .下列几种TTL电路中,输出端可实现线与功能的电路是(

36、)。A、或非门B、与非门C、异或门D、OC门3 .对CMOS与非门电路,其多余输入端正确的处理方法是()。A、通过大电阻接地O1.5KQ) B、悬空C、通过小电阻接地(1KQ) D、通过电阻接V CC4 .图2所示电路为由555定时器构成的()。A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5 .请判断以下哪个电路不是时序逻辑电路()。图2A、计数器B、寄存器C、译码器D、触发器6 .下列几种A/D转换器中,转换速度最快的是()。图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7 .某电路的输入波形u I和输出波形u 0如图3所示,则该

37、电路为()。图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8 .要将方波脉冲的周期扩展10倍,可采用()。A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。A、 4 B、 6 C、 8 D、 16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。(每题6分,共12分)1、写出如图4所示电

38、路的真值表及最简逻辑表达式。图42、写出如图5所示电路的最简逻辑表达式。vcc五、判断如图6所示电路的逻辑功能。若已知u B =-20V,设二极管为理想二极管,试根据A输入波形,画出u 0的输出波形(8分)Ua六、用如图7所示的8选1数据选择器CT74LS151实现下列函数。(8分)A2Y (A,B,C,D) =Xm(l,5,6,7,9,ll,12,13,14)MUXAlCT74LS151AOEN D0DI D2 D3 D4 D5 D6 D7七、用4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出 接线图和全状态转换图。(CT74LS161如图8所示,其LD端

39、为同步置数端,CR为异步复位端)。(10 分)图8八、电路如图9所示,试写出电路的激励方程,状态转移方程,求出Z 1、Z 2、Z 3的输出 逻辑表达式,并画出在CP脉冲作用下,QO、Q1、Z1、Z2、Z3的输出波形。(设Q 0、Q 1的初态为0。)(12分)CP数字电子技术基础试题(一)参考答案一、填空题:1 .(30. 25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 02 . U3 .高电平、低电平和高阻态。4 .。5 .四。6 . 12、 8 二、选择题: 1.C 2. D 3. D 4.A 5.C 6.A 7.C 8.C 9. D 10. C三、逻辑函数化简1

40、、 Y=A+B2、用卡诺图圈0的方法可得:Y=(+D) (A+ ) ( + )四、1、该电路为三变量判一致电路,当三个变量都相同时输出为1,否则输出为0。2、 B =1, K= / ,B =0 K呈高阻态。五、u 0=u A u B,输出波形u 0如图10所示:图10六、如图11所示:I)图12七、接线如图12所示: 1Illi /Qb Q Qi Qo_ET CTRDIV1C5 8 一03 CT74LX16175 % D3 D2 D姬叩 "lili(7P 1ChiLu_L.gQ? Q Qi Qo,ET CTRDIV1。 8一4 CT7-4LS161卡学海*1°CP -1何图

41、12全状态转换图如图13所示:图1314所示:"urLrurLTLTLJ- j i-i ii i-i r-i m r-i r r ii数字电子技术基础试题(二)一、填空题:(每空1分,共10分)1 .八进制数(34.2 ) 8的等值二进制数为()2; 十进制数98的8421 BCD码为()8421 BCD。2 . TTL与非门的多余输入端悬空时,相当于输入电平。3 .图15所示电路中的最简逻辑表达式为。图154 . 一个JK触发器有 个稳态,它可存储位二进制数。5 .若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。6 .常用逻辑门电路的真值表如表1所示,则F 1、F 2、F

42、 3分别属于何种常用逻辑门。AB00011011F 1 F 2 F 3110011011101二、选择题:(选择一个正确答案填入括号,每题3分,共30分) 1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:()A、ml 与 m3B、m4 与 016C、m 5 与 m 13 D. m 2 与 m82、L=AB+C的对偶式为:()A 、 A+BC ; B 、 ( A+B ) C ; C 、 A+B+C ; D 、 ABC ;3、半加器和的输出端与输入端的逻辑关系是()A、与非B、或非C、与或非D、异或4、TTL集成电路74LS138是3 / 8线译码器,译码器为输出低电平有效,若输入为A2A 1

43、A 0 =101时,输出:为()。A . 00100000 B. 11011111 C. 11110111 D. 000001005、属于组合逻辑电路的部件是()。A、编码器B、寄存器C、触发器D、计数器6.存储容量为8K义8位的ROM存储器,其地址线为()条。A、 8 B、 12 C、 13 D、 147、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为() VoA、1.28 B、1.54 C、1.45 D、1.568、T触发器中,当T=1时,触发器实现()功能。A、置1 B、置0 C、计数D、保持9、指出下列电路中能够把串行数据变成并行数据的电路应

44、该是()。A、JK触发器B、3/8线译码器C、移位寄存器D、十进制计数器10、只能按地址读出信息,而不能写入信息的存储器为()。A、 RAM B、 ROM C、 PROM D、 EPROM三、将下列函数化简为最简与或表达式(本题10分)1 .(代数法)2 、 F 2 ( A,B,C,D) =Em (0,1,2,4,5,9) + Ed (7,8,10,11,12,13)(卡诺图法) 四、分析如图16所不电路,写出其真值表和最简表达式。(10分)五、试设计一个码检验电路,当输入的四位二进制数A、B、C、D为8421BCD码时,输出Y为1, 否则Y为Oo (要求写出设计步.骤并画电路图)(10分)分

45、析如图17所示电路的功能, 写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异 步电路? (10分) 七、试说明如图18所示的用555定时器构成的电路功能,求出UT+、UT-和AUT ,并画 出其输出波形。(10分)图18八、如图19所示的十进制集成计数器;的为低电平有效的异步复位端,试将计数器用复位法 接成八进制计数器,画出电路的全状态转换图。(10分)III HpnQO QIQ2 Q3力 8421鸡十进制加法计数器|Rd图19数字电子技术基础试题(二)参考答案一、填空题: 11100.01 ,10011000 高 AB 两,一 多谐振荡器 同或,与非门,或门

46、二、选择题:1. D 2, B 3. D 4. B 5. A 6. C 7, C 8. C 9. C 10. B 三、1. 2.四、1.2.,五、六、同步六进制计数器,状态转换图见图20。图20图21I IQO QI Q2 Q38421玛十进制加法计数器j Rd八、八进制计数器电路如图22所示。数字电子技术试题(三)及答案.一.选择题(18分)1 .以下式子中不正确的是()a. 1 A=Ab. A+A=Ac. A + B = A + Bd. 1+A=12 .已知y = 4b+ 8 +初下列结果中正确的是()a. Y=Ab. Y=Bc. Y=A+Bd. Y = A + B3 . TTL反相器输入

47、为低电平时其静态输入电流为() a. 3mAb. + 5mAc. lnvd. -7mA4.下列说法不正确的是()a.集电极开路的门称为0C门b.三态门输出端有可能出现三种状态(高阻杰、高电平、低电平)c. 0C门输出端直接连接可以实现正逻辑的线或运算d利用三态门电路可实现双向传输5 .以下错误的是()a.数字比较器可以比较数字大小b.实现两个一位二进制数相加的电路叫全加器c.实现两个一位二进制数和来自低位的进位相加的电路叫全加器d.编码器可分为普通全加器和优先编码器6 .下列描述不正确的是()a.触发器具有两种状态,当Q=1时触发器处于1态b.时序电路必然存在状态循环c.异步时序电路的响应速度要比同步时序电路的响应速度慢d.边沿触发

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论