智能多业务语音片上系统设计_第1页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、智能多业务语音片上系统设计在中国it行业迅速进展的背景下,社会以及用户需求的多样性使电信设备运营商、服务提供商濒临越来越多的竞争压力。提高竞争力、加快业务开发能力、设计符合市场需求的产品和业务是关键所在。生存中创新和创新中进展已经成为必需面向和不得不解决的问题。本文采纳soc设计办法在altera中高端器件实现可应用于电信多业务交换平台的智能语音处理系统芯片。系统设计的关键在于片上系统三结构独特设计、sdram(内存)控制器设计以及与系统主机之间分享信箱协议的制定。1 系统设计智能语音处理系统的设计实现基于cyclone ii ep2c3512器件。系统的核心处理功能与几乎所有系统功能模块所有

2、通过logiclock的功能在fpga内实现,处理器软核nios ii作为智能语音处理系统的主处理器,用来管理单板的运行,负责协调系统各模块之间工作,控制它们的工作状态及各外设的操作;通过通信分享信箱单元,实现与程控交换机主机系统的通信,接受系统的管理和调度,借助以太网口从系统服务器下载系统运行程序和各种不同的语音数据。nios ii处理器是具有最多的6级流水线(fetch,decode,execute,memory,align,writeback)的32位改进哈佛risc结构软核处理器。多达256条用户可定制命令可协助用户创建一个最适合他们需求的嵌入式系统。nios ii处理器高速缓存的实现

3、是采纳容易的挺直映射的延续写入结构,这种结构设计能够用最少的器件资源消耗获得最高的性能,在cyclone ii器件中可以获得超过166 d的性能。有别于传统的harvard体系中双总线结构,本系统设计采纳三总线结构:内存(sdram)专用高速总线、romdisk(flash)专用总线和与系统主机之间通信的分享信箱总线。满足romdisk、内存和分享信箱总线三者之间大流量的数据传输,同时保证系统可以处理更多的任务,这样的体系结构为系统提供并发执行效率,提高处理器的利用率;多任务之间数据迅速交换有效缩减等待时光,提高多任务处理得效率。语音数据缓冲区和g.711/g.726协议处理器按照系统的要求向

4、用户提供包含基本语音、辅导语音、各种特色语音在内,基于itu g.711/g.726语音压缩协议的数据链路,为系统提供32路-256路速率16-64kbps语音通道,以1-8条2mbps的高速pcm链路提供应系统用法。uart被用作系统调试接口,系统功能框图1所示。2 业务流程智能语音片上系统的主要工作是,满足程控交换机系统和ip交换机系统的语音业务类型和智能语音业务需求。基本语音存储和辅导语音固化在本板的romdisk中,操作系统可以在上电初始化、操作系统装载以及文件系统加载完成后,利用三总线机构将romdisk中存储的各种常用的语音数据转存到内存中。同时为了满足业务的多样性和灵便性,系统能

5、够从服务器网络接收各种特色语音数据:如天气预告、广告数据以及用户的留言信息等。正常语音业务工作流程2所示。3 系统关键部分设计3.1 内存控制器内存控制器(sdram)实现nios ii处理器和内存之间的操作,为系统实现多功能业务开发,提供牢靠、大容量存储空间。该模块实现内存的初始化、刷新、数据传输等功能;支持的数据端口32位,时钟频率设置为100mhz,cas latency(cl)设置时光为2个时钟,突发长度设置为1-8。在正确时光采纳正确的办法采样并锁存数据是设计的难点。当内存的片选信号和读信号有效时,进入读操作状态。列地址有效和写指令有效两个时钟后,内存芯片输出数据(cl=2)在时钟的

6、升高沿将数据总线上数据采样锁存。模块中设立一个数据采样锁存器,按照其时序要求,cl=2,有效数据延时输出2clks,内部数据采样锁存器在数据有效时光内时钟边沿时刻执行采样锁存,完成从内存取得数据的过程,nios ii处理器avalon总线从内存控制器中数据采样锁存器中得到数据,送外数据目的地。读操作采纳自动预充功能读指令(auto precharge after write burst)。内存进入自动预充操作后就处于空闲状态,等待下一个状态的开头。3.2 分享信箱模块设计分享信箱是系统信箱数据区,定义了本系统和程控交换机系统或ip交换机的主处理单元之间通信指令参数和传送放音指令及音源编码。这是

7、与系统可以正常举行通信的关键。分享信箱模块基于fpga内部的双端口ram构成,内部通过avalon交换总线与nios ii处理器举行通信,外部通过一个16位端口,以总线的方式与程控交换系统举行通信,其容量的大小按照系统要求和fpga向系统提供pcm链路数来打算。系统每次放一部分语音,软件记录下状态值。下一次从这个值开头继续从存储区向语音缓冲空间搬移一部分语音数据。写入的字节数按照语音缓冲空间设定,数据确定后,要在每一个中断处理周期(语音缓冲区a/b区切换时光)将一定端口、一定数量的语音数据写入规定的ram空间。句法结构如下:3.3 语音数据缓冲区设计缓冲区写端口侧和系统avalon总线联系,其

8、地址空间根据顺写的方式举行,难点在于读端口侧地址信号的产生。本文采纳双缓冲区空间方式,在fpga内部设置两块同样的存储区域,通过地址产生器产生端口地址跳变、链路地址跳变和中断的产生。nios ii处理器根据程控交换系统主机的命令将所需的语音数据搬到语音数据缓冲区指定的地址空间;缓冲区可为每一个语音通道提供7字节的空间(n为偶数),cpu可以在每次语音处理中断中,每路语音通道1次可以写入n/2字节的语音数据。在一个系统帧同步信号fs0周期内(125s),对单个语音通道可以完成8位,即一个字节数据转换,采纳ab双缓冲区的设计模式,n/2字节的数据需要在n/2个fs0完成,需要的时光就是125s&#

9、215;n/2,其周期按照系统响应中断的时光、处理语音数据存取的时光、系统处理其他数据的时光等综合考虑来确定,保证系统设定的中断周期内完成业务处理,且不影响系统的整体运行效率。从中断的处理过程来看,每一次中断的产生,响应和处理,系统总是需要对系统指针、放音位置等系统重要数据举行压栈堆栈和回复的处理,处理同样的任务,中断周期短,系统的任务量都会相应增强。中断时光的长短挑选是设计中比较困难和关键的,需要按照处理器处理能力、完成数据转换需要的时光、中断任务的处理时光、fpga的ram容量等因素综合举行挑选,用法nios ii处理器,系统完成所有(128个)语音通道数据转换的时光,也就是中断任务的处理

10、时光为2.8×3ms。本设计中也是按照这个前提条件来设定中断级别和中断周期的。本设计设定n=256,提供128路语音通道数据,系统需要中断时光设定为16ms。语音链路pcm的处理,根据国际电信联盟itu g.711协议完成,g.711协议是itu规定的pstn网中用法语音传输的协议,它的数据速率为64kbps。g.726是itu前身ccitt于1990年在g.721和g.723标准的基础上提出的关于把64kbps非线性pcm信号转换为40kbps、32kbps、24kbps、16kbps的adpcm信号的标准。g.726标准算法容易,语音质量高,多次转换后语音质量有保证,在语音存储和语音传输领域得到广泛应用。4 结论设计完成后下载到fpga后,经过现场测试和实际运用,该系统彻低达

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论