带辅助DAC的双路Σ_第1页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、带辅助dac的双路ad公司新近推出的这种带辅助的双路-模数转换器,是一个完整的15位模数转换器件。它采样速率高,功耗低,且输入端兼有信号处理功能,接收通道上的两个带数字的-型合用一个能隙参考基准。控制dac可执行afc的功能,其它辅助功能可以从辅助串行端口获得,以满足器件多方面的性能要求。图1所示为ad7729的内部框图。ad7729主要有两大部分组成:模数转换器和辅助数模转换器。模数转换器由-型adc、数字滤波器、偏移调节和主串行通讯接口组成;数模转换器由10位辅助dac、输出缓冲器和辅助串行接口组成。1.1 模数转换器模数转换器部分有i和q两个通道,分离由一个开关滤波器和一个15位的adc

2、组成。片内的数字滤波器对系统的性能起着关键作用,它们的幅频和相频响应特性保证了相邻通道间的互相干扰有极好的抑制性。a. -型adc开关电容滤波器以13mhz的速率对接收的模拟量举行采样,其频率响应如2(a)所示。接收通道上的另一个数字滤波器的时钟频率为6.5mhz,其频率响应特性2(b)所示。两滤波器对应的综合频率响应2(c)所示。ad7729的接收通道采纳了-转换技术,在片内实现系统滤波,从而保证了i和q 端15位的高精度输出。详细工作过程是用一个充电平衡的调制器以6.5mhz的速度对开关电容滤波器的输出举行采样,并将其转化成数字脉冲串。过高的过采样速率能簇拥0?.25mhz的量化噪音,并使

3、它在所关怀的频带中减小。然后用一高阶的调制器对噪音频谱整形。再利用数字滤波器对带外噪音举行处理,并同时把数字脉冲转化成并行的15位二进制数据。b. 数字滤波器它有288个抽头,建立时光为44.7s。我们已介绍了它的两个重要功能:系统的滤波功能和消退带外量化噪音功能。由此可以看出,它有两点优于模拟滤波器:首先,因为它位于adc之后,消退a/d转化过程中产生的噪音;第二,它不仅消退了低通的振铃,同时还保证了线性相位响应。虽然这些功能都是模拟滤波器很难达到的,但模拟滤波器却消退了a/d转化前信号中所带的噪音。因为噪音的波峰有使模拟调制解调器达到饱和的危急,ad7729特地为调制器和滤波器设置了一个超

4、范围裕度,允许有100mv的超范围漂移。1.2 数模转换器a.辅助控制功能该功能是由辅助dac来实现的。它由几个高阻抗源组成,后接很轻的负载以保证它的直流精度。辅助dac带有输出,可以允许10k的负载。dac的模拟输出为2vrefcap/32(2vrefcap2vrefcap/32)×dac/1023 。其中:vrefcap是参考。dac是所要输出的数字信号。b.参考电压和串行端口refcap是一个能隙参考基准,不仅噪音低,还可为adc和辅助dac提供温度补偿。参考电压vrefcap=1.3v。主串行接口(bsport)和辅助串行接口(asport)都是(数字信号处理器)兼容的串行端

5、口。用户可自由挑选寄存器与端口的衔接方式,还可通过调节sclk的频率来减小功耗。c. 读/写操作经串行口对寄存器举行的读和写操作就是对16位字长的数据即10个数据位和6个地址位(rx例外)举行转换。必需对只读寄存器给出一定的地址才干从中读出对应的的内容,写入和读出的时光间隔大约为4个主时钟周期。2. 引脚ad7729采纳28引脚tssop和28脚soic两种封装形式。其引脚解释见表1所列。3. 的调节3.1 校准数字滤波器本身就是一种校准方式。普通来说,数字的每个通道上都有一个偏置寄存器。中直流偏置的值便存在里面。普通状况下,在数据进入串行输出引脚之前,滤波器就已将寄存器的偏置信息清除。因此可

6、选用自校准或用户校准来除去i和q通道中的偏差。所不同的是自校准只能消退内部偏差,而用户校准则可以通过写入偏置寄存器的信息来对外部偏差举行校准。偏置寄存器最多能容纳162.5mv的直流偏置,超范围的输入将会导致错误的输出。然而,当带有超过100mv偏置的信号进入时,-调置器会自动换档。偏置寄存器中补码的值与rx的对应关系3所示。ad7729有一个完整的自校准程序:当rx被置位时,模拟电路和数字电路的稳定需要时光tsettle。惟独当主控制寄存器a(bcra)的rxautocal位处于高电平常,才开头举行校准。在内部自校准模式下,ad7729用短路差动输入来测量adc中的偏移值;在外部自校准模式下

7、,ad7729维持输入的正常衔接允许系统偏置的存在。rxdelay1和rxddelay2分离为两个定时器的定时时光,当rxdelay2到时后,将会输出15位的无效数据。3.2 rx的接收过程当rx置位时,串行端口的sdo脚将以270k字的速率输出rx的数据。ad7729的输出结果为16位,即以二进制补码形式存在的数据位和一个志位(lsb),lsb用以区分i和q。当lsb=0时,输出为i,否则为q。只要rxon处于高电平,串行时钟的频率就保持为13mhz,而与时钟速率寄存器中的值无关。在sdo引脚自动输出rx数据时,会同时产生帧同步信号,间隔为48个主时钟周期。辅助串行端口asport和主串行端

8、口bsport均能输出数据,但用户只能按照需要挑选其一,并且不能同时在两个端口间举行数据交换。3.3 断电ad7729的每个部分都能被断电。rx模数转换器和辅助数模转换器可分离通过设定控制寄存器上的适当位来断电。当ad7729的每个部分都上电时,模拟电路和数字电路需要一个建立时光,同时参考电压vrefcap也需要一个上电时光。为削减上电所需时光,可将lp置1而使adc和dac处于断电模式,而refcap引脚将保持上电模式,不需要上电和建立时光,从而使上电稳定工作所需的时光减小。adc和dac可通过适当的控制寄存器分离断电,当包括参考基准在内的全部元件都处于断电状态时,延迟64个时钟周期后,主时

9、钟也停止工作。3.4 复位引脚resetb能复位全部的控制寄存器, asclkrate和bsclkrate的复位值为4,以保证asclk和bsclk信号的频率为mclk的八分之一,其余控制寄存器则被复位为0。同时这些寄存器也能用主寄存器和辅助寄存器上的reset位复位。全部的辅助寄存器通过给控制寄存器acrb上的aretset位置高电平复位,而主寄存器则通给控制寄存器bcrb上的bretset位置高电平来复位,所需时光为4个主时钟周期。复位后,areset和breset的复位值为0。寄存器 ardaddr,brdaddr,asclkrate,bsclkrate只能用复位引脚resetb复位,所需时光为8个主时钟周期。控制寄存器的功能见表2所列。4接口举例ad7729还为用户提供了与dsp兼容的标准串行端口,由adc的串行时钟控制串行数据和i/o dsp信息。图4为ad7729与公司的adsp21xx的接口原理图。对于adsp21xx,串行端口的控制寄存器必需设置为tfsr=rfsr=1 (保证每个转换器的帧同步),slen=15(16位字长),tfsw=rfsw=0(正常帧同步),invifs=invrfs=0(高有效的帧同步信号),irfs=0(外部r

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论