芯片大全总结_第1页
芯片大全总结_第2页
芯片大全总结_第3页
芯片大全总结_第4页
芯片大全总结_第5页
已阅读5页,还剩23页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 制作人QQ: 791369608 崇远信达设备芯片总结l 一般常用74HC系列功能简介: 常用芯片详解1.74HC245主要特性:1. 采用cmos工艺。2. 宽电压工作范围:35v。3. 双向三态输出。4. 八线双向收发器。5. 适用于显示屏以及其他数字电路驱动。2TL0841.主要特性: 2.3.应用在音频分配放大器、正反馈带通滤波器中。3X5045引脚图:4.74HC04功能作用:74HC04/74HCT04是六反相器,高速CMOS器件,低功耗肖特基的TTL(LSTTL)电路 74HC04引脚图:最大额定值74HC04真值表:该74HC/HCT04是高速的硅栅CMOS器件 并兼容低功耗

2、肖特基的TTL ( LSTTL ) 。他们中指明遵守JEDEC的    74hc04没有标准。 7A款。 74HC/HCT04提供的6个颠倒 缓冲器。 74HC04 74HC04是内含6组相同的反相器。即1A输入高电平,1Y输出低电平 六反相器 6. CD4051,CD4052,CD40531.CD4051/CC4051是单8通道数字控制模拟电子开关,有三个二进控制输入端A、B、C和INH输入,具有低导通阻抗和很低的截止漏电流。幅值为4.520V的数字信号可控制峰值至20V的模拟信号。2. CD4052/CC4052是一个差分4通道数字控制模拟开关,有A、B两个二进制控制输

3、入端和INH输入,具有低导通阻抗和很低的截止漏电流。幅值为4.520V的数字信号可控制峰峰值至20V的模拟信号。3. CD4053/CC4053是三2通道数字控制模拟开关,有三个独立的数字控制输入端A、B、C和INH输入,具有低导通阻抗和低的截止漏电流。幅值为4.520V的数字信号可控制峰-峰值至20V的数字信号。引脚图:7. MC1413作用:引脚图:8.TLC2543 TLC2543串行A/D转换器     模块采用TI公司的TLC2543 12位串行A/D转换器,使用开关电容逐次逼近技术完成A/D转换过程。由于是串行输入结构,能够节省51系列单片机

4、I/O资源,且价格适中。其特点有:(1)12位分辨率A/D转换器;(2)在工作温度范围内10s转换时间;(3)11个模拟输入通道;(4)3路内置自测试方式;(5)采样率为66kbps;(6)线性误差+1LSB(max)(7)有转换结束(EOC)输出;(8)具有单、双极性输出;(9)可编程的MSB或LSB前导;(10)可编程的输出数据长度。两种封装方式:8. ZLG72894.引脚图:9. 74HC13874HC138 特性 · 多路分配功能 · 复合使能输入,轻松实现扩展 · 兼容JEDEC标准no.7A · 存储器芯片译码选择的理想选择 ·

5、低有效互斥输出 · ESD保护 o HBM EIA/JESD22-A114-C超过2000 V o MM EIA/JESD22-A115-A超过200 V · 温度范围 o -40+85 o -40+125 10.W77E581174hc573 特性: ·三态总线驱动输出 ·置数全并行存取 ·缓冲控制输入 ·使能输入有改善抗扰度的滞后作用  原理说明: M54HC563/74HC563/M54HC573/74HC573的八个锁存器都是透明的D 型锁存器,当使能(G)

6、为高时,Q 输出 将随数据(D)输入而变。当使能为低时,输出将锁存在已建立的数据电平上。输出控制不影响锁存器的内部工作,即老数据可以保持,甚至当输出被关闭时, 新的数据也可以置入。这种电路可以驱动大电容或低阻抗负载,可以直接与系统总线接口并驱动总线,而不需要外接口。特别适用于缓冲寄存器,I/O 通道,双向总线驱动器和工作寄存器。HC563引脚功能表: PIN No 引脚号SYMBOL符号NAME AND FUNCTION名称及功能1OE3 State output Enable Input (Active LOW)3态输出使能输入(低电平)2, 3, 4, 5, 6, 7,

7、 8, 9D0 to D7Data Inputs数据输入12,13,14,15,16,17,18,19Q0 to Q73 State Latch Outputs 3态锁存输出11LELatch Enable Input 锁存使能输入10GNDGround接地(0V)20VCCPositive Supply Voltage电源电压HC573引脚功能表: PIN No 引脚号SYMBOL符号NAME AND FUNCTION名称及功能1OE3 State output Enable Input (Active LOW)3态输出使能输入(低电平)2, 3, 4, 5, 6, 7, 8, 9D0 to

8、 D7Data Inputs数据输入12,13,14,15,16,17,18,19Q0 to Q73 State Latch Outputs 3态锁存输出11LELatch Enable Input 锁存使能输入10GNDGround接地(0V)20VCCPositive Supply Voltage电源电压                        &

9、#160;                                                  图1

10、60;   HC573引脚图                                      图2 HC573 国际电工委员会逻辑符号图3   HC5

11、63引脚图                                            图4  HC563 国际电工委员会逻辑符号 

12、;                                   图5 HC563 逻辑图             

13、0;                    图6 HC573 逻辑图 输入输出等效电路12. DS12887实时时钟芯片中文资料 13.74HC139 为2 线4 线译码器它的用途如下:M74HC139/74HC139 用于高性能的存贮译码或要求传输延迟时间短的数据传输系统,在高性能存贮器系统中,用这种译码器可以提高译码系统的效率。将快速赋能电路用于高速存贮器时,译码器的延迟时间和存贮器的赋能时间通常小于存贮器的典型

14、存取时间,这就是说由 肖特基钳位的系统译码器所引起的有效系统延迟可以忽 略不计。HC139含有两个单独的2 线4 线译码器,当赋能输入端G为高电平时,按二进制控制输入码从4 个输出端中译出一个低电平输出。在解调器应用中,低电平有效的赋能输入端用作数据线。真值表: INPUTS输入OUTPUTS输出SELECTED OUTPUT 选定的输出ENABLE启用SELECT选择Y0Y1Y2Y3GBAHXXHHHHNONELLLLHHHY0LLHHLHHY1LHLHHLHY2LHHHHHLY3图1 引脚图和逻辑符号图2 输入输出等效电路图3 逻辑图引脚功能表: 引脚位SYMBOL 符号NAME AND

15、FUNCTION名称及功能1,151G,2GEnable Inputs使能输入2,31A,1BAddress Inputs地址输入4,5,6,71Y0 to 1Y3Outputs输出12,11,10,92Y0 to 2Y3Outputs输出14,132A,2BAddress Inputs地址输入8GNDGround接地(0V)16VCCPositive Supply Voltage正电源电压74HC139应用电路实例两例:图1 应用于键盘阵列 图2 应用于晶体管H桥电机驱动电路14. 74ls2738位数据/地址锁存器74ls273引脚图与管脚功能表74LS273是8位数据/地址锁存器,他是一

16、种带清除功能的8D触发器,下面我介绍一下他的管脚图功能表等资料。(1).1脚是复位CLR,低电平有效,当1脚是低电平时,输出脚2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全部输出0,即全部复位;(2).当1脚为高电平时,11(CLK)脚是锁存控制端,并且是上升沿触发锁存,当11脚有一个上升沿,立即锁存输入脚3、4、7、8、13、14、17、18的电平状态,并且立即呈现在在输出脚2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)上.15.cs5341模数转换芯片:16.74ls273管脚

17、功能:1D8D为数据输入端,1Q8Q为数据输出端,正脉冲触发,低电平清除,常用作8位地址锁存器。17. DS12c887中文资料 - 一种新型的时钟日历芯片18. AD转换芯片19. AD9708及其在数据采集系统中的应用20. 6B595第一代LED显示屏驱动芯片 非恒流驱动 低档单、双色显示屏 74HC595、6B595、ULN280321.CD8122CP22. DS2432DS2432在单个芯片内集成了1024位EEPROM、64位密钥、一个8字节的寄存器/控制页(其中包含五个用户读/写字节)、512位SHA-1引擎和一个全功能的1-Wire接口。每个DS2432具有自身的、由工厂刻入

18、的64位ROM注册码,可确保唯一识别、绝对可溯。数据按照1-Wire协议串行传送,只需一根数据线和返回地线。DS2432有一个称为暂存器的辅助存储区,在向主存储器、寄存器写入数据时,或者在安装新密钥时充当缓冲器。数据首先被存入暂存器,并可从这里读回。经过验证后,假定DS2432接收到了匹配的160位MAC,那么Copy Scratchpad(复制暂存器)命令数据资料缩写本 DS2432将把数据传送到最终的存储单元。MAC的计算涉及到存储在DS2432中(包含器件身份寄存器)的密钥和附加数据。只有加载新的密钥时才无需提供MAC。当读取存储页或是计算新密钥的时候,也可以激活SHA-1引擎来计算16

19、0位的MAC,而不必加载它。DS2432的典型应用包括:知识产权安全性检测、消费品的售后管理和数据装载器认证等。编辑本段内部结构DS2432是倒装芯片,有8个引脚,将控制、寻址、数据和电源集于一个数据引脚,可以在-40+85,2.8 V5.25 V的宽电压范围内进行读、写操作,内置多点控制。其引脚排列如图1所示。  图11DS2432的内部原理框图如图2所示。该电路主要由64位掩模ROM、64位暂存器、4个32字节的EEPROM、64位寄存器、64位密钥存储器及512位SHA-l(安全散列算法)引擎6个主数据部件组成。  图223. ISD2560系列单

20、片语音录放电路 美国ISD公司的2500芯片,按录放时间60秒、75秒、90秒和120秒分成ISD2560、2575、2590和25120四个品种。 ISD2500系列和1400系列语音电路一样,具有抗断电、音质好,使用方便等优点。它的最大特点在于片内E2PROM容量为480K(1400系列为128K),所以录放时间长;有10个地址输入端(1400系列仅为8个),寻址能力可达1024位;最多能分600段;设有OVF(溢出)端,便于多个器件级联。一、DIP封装图及各引线端功能引线端名称 功能1-7 A0/M0A6/M6 地址8-10 A7A9 地址11 AUX IN 辅助输入12,13 VSSD

21、、VSSA 数字和模拟地14,15 SP+、SP- 扬声器输出16,28 VCCA 、VCCD 模拟、数字信号电源正极17,18 MIC、MIC REF 麦克风输入和输入参考端 19 AGC 自动增益控制20,21 ANA IN、OUT 模拟信号输入和输出22 OVF 溢出23 CE 片选(低电平允许芯片工作) 24 PD 芯片低功耗状态控制25 EOM 录放音结束信号输出26 XCLK 外部时钟27 P / R 录/放控制选择二、操作模式当最高位地址(MSB)A8、A9都为高电平时,地址端 就作为操作模式选择端 (高电平有效)模式控制 功能 典型应用A0/M0 信息检索 快速检索信息A1/M

22、1 删除EOM标志 在全部语音录放结束时,给出EOM标志A2/M2 未用 当工作模式 操作时,此端应接低电平A3/M3 循环放音 从0地址开始连续重复放音A4/M4 连续寻址 可录放连续的多段信息A5/M5 CE电平触发 允许信号中止A6/M6 按钮控制 简化器件接口使用操作模式时需要注意两点: 1、所有操作模式下的操作都是从0地址开始,以后的操作根据模式的不同,而从相应的地址开始工作。当电路中录音转放音或进入省电状态时,地址计数器复位为0。 2、操作模式位不加锁定,可以在MSB(A8、A9)地址位为高电平时,CE电平变低的任何时间执行操作模式操作。如果下一片选周期MSB(A8、A9)地址位中有一个(或两个)变为低电平,则执行信息地址,即从该地址录音或放音,原来设定的操作模式状态丢失。三、分段录放音 2500系列最多可分为600段,只要在分段录/放音操作前(不少于300纳秒),给地址A0A9赋值,录音及放音功能均从设定的起始地址开始,录音结束由停止键操作决定,芯片内部自动在该段的结束位置插入结束标志(EOM);而放音时芯片遇到EOM标志即自动停止放音。 2500系列地址空间是这样分配的:地址0599作为分段用(见下表),地址600767未使用,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论