数字电子技术试卷_第1页
数字电子技术试卷_第2页
数字电子技术试卷_第3页
数字电子技术试卷_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、感谢你的观看数字电子技术试卷 7*班级:*学号:*姓名:*数字电 子技术 基础试考试方式制卷份数题号一二二四五六总分得分登分人核分人5.同步时序电路和异步时序电路比较,其差异在于后者A.没有触发器B.没有统一的时钟脉冲控制感谢你的观看C.没有稳定状态 D.6.要使JK触发器的输出A. 00B. 017.对于T触发器,若原态输出只与内部状态有关Q从1变成0,它的输入信C. 10IQ=1,欲使新态号 JK应为( D.无法确定Ql+1=1,应使输入T=得分阅卷人、填空题(本大题共 15分,每空1分)1.数字电路按照是否有记忆功能通常可分为两类:2 .由四位移位寄存器构成的顺序脉冲发生器可产生3 .时

2、序逻辑电路按照其触发器是否有统一的时钟控制分为个顺序脉冲。时序电路和4.逻辑代数又称为 代数。最基本的逻辑关系有 、5、T触发器的特征方程为 , JK触发器的特征方程为时序电路。三种。A. 0B. 1C. QD.8.下列触发器中,没有约束条件的是A.基本RS触发器B.主从RS触发器 C.同步RS触发器 D.边沿D触发器9.10.逻辑函数的表示方法中具有唯一性的是真值表 B. 表达式 C.逻辑变量的取值1和0可以表示:A.开关的闭合、断开B.电位的高、逻辑图 D. 卡诺图O低 C.真与假 D. 电流的有、无进制码11011110表示的十进制数为, 相应的 8421BCD7、逐次逼近型 ADC的数

3、码位数越多,转换结果越分阅卷人,但转换时间越、单项选择题(本大题共20分,每小题 2 一分)1.将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为A.采样 B.量化 C.保持 D.编码2.以下电路中可以实现“线与”功能的有A.与非门B.三态输出门 C.集电极开路门3.能实现分时传送数据逻辑功能的是(A. TTL与非门 B.三态逻辑门C.D.漏极开路门)。集电极开路门D. CMOS逻辑门4. CMO颤字集成电路与 TTL数字集成电路相比突出的优点是A.微功耗B.高速度C.高抗干扰能力D.电源范围宽得分阅卷人三、判断题)1、(本大题共 10 分,每小题一 2分)逻辑变量的取值,1比

4、。大。2、三态门的三种状态分别为:高电平、低电平、不高不低的电压。3、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。4、若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。5、利用反馈归零法获得N进制计数器时若为异步置零方式,则状态 SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。* * *班级:* * *学号:*姓名:*得分阅卷人四、化简题(本大题共 15分,每小题5分)得分阅卷人六、分析题(本大题共 30分)1.化简五变量逻辑函数: 为最简与-或式。2 .闱卡诺图法化简:Y(A,B,C,D)=3 .闱卡诺图法化简:试用1、已知逻辑函数 F1F4为PROM实现之,旋画出相应电路。得分阅卷人五、回图题(本大题共 10分,每小题10分)2、试利用JK触发器设一

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论