计算机组成原理课程设计报告基于vhdl的彩灯控制器设计与实现_第1页
计算机组成原理课程设计报告基于vhdl的彩灯控制器设计与实现_第2页
计算机组成原理课程设计报告基于vhdl的彩灯控制器设计与实现_第3页
计算机组成原理课程设计报告基于vhdl的彩灯控制器设计与实现_第4页
计算机组成原理课程设计报告基于vhdl的彩灯控制器设计与实现_第5页
已阅读5页,还剩26页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、学院班级学生姓名课程成绩长沙理工大学计算机组成原理课程设计报告I目计算机与通信工程 专网络工程08-02 学指导教师业网络工程戸亠 *完成日期 2010年12月31课程设计任务书计算机与通信工程学院网络工程专业课程名称计算机组成原理时间20102011学年第一学期学生姓名课程设计1718周指导老师基于VHDL勺彩灯控制器设计与实现主要内容:随着科技的发展,在现代生活中,彩灯作为一种景观应用越来越多。现介绍了以VHDL为基础的十六路彩灯控制系统。同时减少了设计芯片的数量、缩小了体积、降低了功耗、提高了设计的灵活性、可靠性和可扩展性。通过设计到模拟仿真实验,流程一目了然。要求:(1) 通过对相应文

2、献的收集、分析以及总结,给出相应课题的背景、意 义及现状研究分析。(2) 通过课题设计,掌握计算机组成原理的分析方法和设计方法。(3) 学按要求编写课程设计报告书,能正确阐述设计和实验结果。(4) 学生应抱着严谨认真的态度积极投入到课程设计过程中,认真查阅 相应文献以及实现,给出个人分析、设计以及实现。应当提交的文件:(1) 课程设计报告。(2) 课程设计附件(主要是源程序)。课程设计成绩评定计算机通信工程网络工程学生姓名课程成绩网络08-01班指导教师*完成日期 2010年12月31日指导教师对学生在课程设计中的评价评分项目优良中及格不及格课程设计中的创造性成果学生掌握课程内容的程度课程设计

3、完成情况课程设计动手能力文字表达学习态度规范要求课程设计论文的质量指导教师对课程设计的评定意见综合成绩扌旨导教师签字年 月曰目录任务书 2摘 要 5Abstract 61引 言 71.1VHDL技术介绍71.2 其他技术特征 82十六路彩灯控制系统的实现十六路彩灯控制器的实现2.1 功能描述 92.2 设计原理 93模块设计及其功能 103.1 子模块及功能 104 程序下载与测试 134.1 下载134.2 硬件测试145 结论 14参考文献 15附录16多路彩灯控制器的设计摘要 随着科技的发展 , 在现代生活中 , 彩灯作为一种景观应用越来越多。现介绍了以VHDL为基础的十六路彩灯控制系统

4、。同时减少了设计芯片的数量、缩小了体积、降低了功耗、 提高了设计的灵活性、 可靠性和可扩展性。在电子电路设计领域中,电子设计自动化(EDA)工具已成为主要的设计手段,而VHDL语言则是EDA的关键技术之一,它采用自顶向下的设计方法,即从系统总体要求出发, 自上至下地将设计任务分解为不同的功能模块, 最后将各功能模块连接形成顶层模块,完成系统硬件的整体设计。本文介绍了基于EDA技的多路彩 灯控制器的设计与分析。在 MAX+PLUSI环境下采用VHDL语言实现,论述 了基于VHDL语言和CPLD芯片的数字系统设计思想和实现过程。电子设计自动化技术EDA的发展给电子系统的设计带来了革命性的变化,ED

5、A软件设计工具,硬件描述语言,可编程逻辑器件(PLD使得EDA技术的应用走向普及。CPLD是新型的可编程逻辑器件,采用CPLD进行产品开发可以灵活地进行模块配置,大大缩短 了产品开发周期,也有利于产品向小型化,集成化的方向发展。而VHDL语言是EDA的关键技术之一,它采用自顶向下的设计方法,完成系统的整体设计。关键词 : VHDL; 彩灯; 仿真; 控制Multi-channel colored lantern controller's DesignAbstract Along with the technical development, in the modern life, th

6、e colored lantern took onekind of landscape application are more and more useful. The EDA technology application causesthe electronic products and the system development revolutionary transformation, presently introduced take VHDL as the foundation 16 group colored lantern control system. Simultaneo

7、uslyreduced the design chip quantity, reduced the volume, reduced the power loss, enhanced thedesign flexibility, the reliability and the extendibility.In the electronic circuit design domain, theelectronic design automation (EDA) tool has become the main design method, but the VHDLlanguage is one o

8、f EDA key technologies, it uses from the top design method, namely requestsfrom the system overall to embark, designs from on to under the duty to decompose into the different function module, finally forms various functions module connection the top layer module,completes the system hardware the ov

9、erall design. This article introduced based on the EDAtechnique multi-channel colored lantern controller design and the analysis. Uses the VHDLlanguage realization under the MAX+PLUSII environment, elaborated based on the VHDLlanguage and the CPLD chip number system design concept and the realizatio

10、n process. The electronic design automation technology EDA development has brought the revolutionary change for the electronic system design, the EDA software design tool, the hardware description language,programmable logical component (PLD) causes the EDA technology the application to movetowards

11、the popularization. CPLD is the new programmable logical component, uses CPLD tocarry on the product development to be possible to carry on the module disposition nimbly,reduced greatly the product development cycle, also is advantageous to the product to theminiaturization, the integrated direction

12、 develops. But the VHDL language is one of EDA keytechnologies, it uses from the top design method, completes the system the overall design.Key words cymometer; LCD; Single-Chip Microcomputer1 引言1.1VHDL技术介绍VHDL(Very High Speed Integrated Circuit Hardware DescriptionLan guage,超高速集成电路硬件描述语言)诞生于1982年,是

13、由美国国防部开发的一种快速设计电路的工具,目前已经成为 IEEE (The Institute of Electrical and Electronics Engineers )的一种工业标准硬件描述语言。相比传统的电路 系统的设计方法,VHD具有多层次描述系统硬件功能的能力, 支持自顶向下(Top to Down)和基于库(LibraryBased )的设计的特点,因此设计者可以不必了解 硬件结构。 从系统设计入手, 在顶层进行系统方框图的划分和结构设计, 在方框 图一级用VHD对电路的行为进行描述,并进行仿真和纠错,然后在系统一级进行 验证,最后再用逻辑综合优化工具生成具体的门级逻辑电路的

14、网表, 下载到具体 的CPL器件中去,从而实现可编程的专用集成电路(ASIC)的设计。用VHDL语 言进行数字逻辑电路和数字系统的设计 , 是电子电路设计方法上的一次革命性变 革。与传统设计方法相比 ,VHDL 描述电路行为的算法有很多优点 :(1)设计层次较高、用于较复杂的计算时 , 能尽早发现存在的问题 ,缩短设计周期;(2)独立实现,修改方便,系统硬件描述能力强 ;可读性好,有利于交流 ,适合于文档保存 ;(3)(4) VHDL 语言标准、规范、移植性强 ;(5) VHDL 类型众多而且支持用户自定义类型 , 支持自顶而下的设计方法和多种 电路的设计。随着科学技术的发展以及人民生活水平的

15、提高 , 在现代生活中 , 彩灯作为一 种装饰既可以增强人们的感观 , 起到广告宣传的作用 ,又可以增添节日气氛 , 为人 们的生活增添亮丽。用VHDL®行设计,首先应该理解,VHDL语言是一种全方位硬件描述语言,包括 系统行为级,寄存器传输级和逻辑门级多个设计层次。应充分利用VHDL “自顶向下”的设计优点以及层次化的设计概念, 层次概念对于设计复杂的数字系统是非常有用的。整个系统共有三个输入信号:控制彩灯节奏快慢的基准时钟信号CLK_IN系统清零信号CLR彩灯节奏快慢选择开关CHOSE_KEY共有16个输出信号 LED15.0 ,分别用于控制十六路彩灯。据此,我们可将整个彩灯控制

16、器CDKZ酚为两大部分:时序控制电路 SXKZ和显示控制电路XSKZ当各个模块均完成上述操作之后,即可利 MAXP LLUS的原理图输入,调用各个元器件(底层文 件),以原理图的形式形成最后的十六路彩灯显示系统 (顶层文件 ) ,并且进行仿 真。仿真通过,即可下载到指定的 CP LD芯片里面,并进行实际连线,进行最后 的硬件测试。 当然,可以将各个模块所生成的元件符号存放在元件库中, 以被其 他人或其他的设计所重复调用,以简化后面的设计。1.2 相关技术特征EDA是电子设计领域的一场革命Aided Design )、计算机辅助制造(试(CAT Computer Aided Test ), 它源

17、于计算机辅助设计( CAD, ComputerCAM Computer Aided Made、计算机辅助测和计算机辅助工程( CAE, Computer AidedEngineering )。利用EDA工具,电子设计师从概念、算法、协议开始设计电子系 统,从电路设计、性能分析直到IC版图或PCE版图生成的全过程均可在计算机上 自动完成。EDA代表了当今电子设计技术的最新发展方向,其基本特征是设计人员以计算机为工具 , 按照自顶向下的设计方法 , 对整个系统进行方案设计和功能划分 ,由硬件描述语言完成系统行为级设计 , 利用先进的开发工具自动完成逻辑编译、化 简、分割、综合、优化、布局布线( P

18、AR, Place And Route )、仿真及特定目标 芯片的适配编译和编程下载 , 这被称为数字逻辑电路的高层次设计方法。作为现代电子系统设计的主导技术 ,EDA 具有两个明显特征:即并行工程(Concurrent Engineering、设计和自顶向下(Top-down)设计。其基本思想是从系统总体要求出发 ,分为行为描述( Behaviour , Description )、寄存器传输 级( RTL, Register Transfer Level )描述、逻辑综合( Logic Synthesis )三个层次, 将设计内容逐步细化 , 最后完成整体设计 , 这是一种全新的设计思想与

19、设 计理念。六路彩灯控制系统的实现2.1 功能描述在电路中以 1 代表灯亮 , 以 0 代表灯灭 , 由 0,1 按不同的规律组合代表不 同的灯光图案 , 同时使其选择不同的频率 ,从而实现多种图案多种频率的花样功能显示。在该电路中只需简单的修改程序就可以灵活地调整彩灯图案和变化方 式。下面就以一个十六路彩灯控制系统的实现为例进行简单说明。 此十六路彩灯 控制系统设定有六种花样变化 , 这四种花样可以进行自动切换 , 并且每种花样 可以选择不同的频率2.2 设计原理用VHDL进行设计,首先应该了解,VHDL语言一种全方位硬件描述语言,包 括系统行为级 , 寄存传输级和逻辑门级多个设计层次。应充

20、分利用 DL “自顶向 下” 的设计优点以及层次化的设计概层次概念对于设计复杂的数字系统是非常 有用它使得人们可以从简单的单元入手 , 逐渐构成庞大而复杂的系统首先应进行系统模块的划分 , 规定每一模块的功能以及各个模块之间的接 口。最终设计方案为 : 以一个十六路彩灯花样控制器、 一个四频率输出分频器 ,一个四选一控制器和一个时间选择器总共四部分来完成设计。 四选一控制器从分 频器选择不同频率的时钟信号输送到彩灯花样控制器 , 从而达到控制彩灯闪烁 速度的快慢 , 时间选择器控制每种速度维持的时间长短。 整个十六路彩灯控制系 统设计的模块图如图 1 所示。5X1(7C L rt _ I NC

21、 LK1CLN9 7111-1 - hl 11 -ri I - hl - I I 4 I hl 'll 41 ! 14 I I- I I Hl-I - g chDKjey 匚n 1 dJin i y 时匚nXSK?CLK LED 15 .0CLR:与其它硬件设计方法相比,用 VHDL进行工程设计的优点是多方面的:具有很强的行为描述能力,支持大规模设计的分解和已有设计的再利用,可读性好, 易于修改和发现错误,可以使用仿真器对 VHDL源代码进行仿真允许设计者不依赖于器件,容易发现设计中出现的问题,以便及时处理。实现了设计与工艺无关,可移植性好,上市时间快,成本低,ASIC移植等优点。模块

22、设计及其功能3.1子模块及其功能本次设计分为四个子模块,即十六路彩灯花样控制器、四频率输出分频器,四选一控制器和时间选择器,其子模块及其功能如下:(1)四频率输出分频器在本次设计中,只设计了四种花样,要求这四种花样以不同的频率显示而只有一个输入的时钟信号,所以对所输入的时钟信号进行2分频,4分频,8分频,16分频,得到四种频率信号,CLKDIV模块用来完成此功能。(2)时间选择器时间选择器实际上是两个分频器,其中一个频率是另一个频率的两倍。本来这两个分频器是可以在上述的四频率输出器中实现的,但为了方便地为四选控制器提供不同的时间选择条件,就将这两个分频器独立开来。这两个输出的时钟信号组合起来就

23、可以为四选一控制器提供00,01,10,11四个时间选择条件,吒11_r1rE :J_1下图2所示。(3)四选一控制器四选一控制器功能是从分频器中选择不同频率的时钟信号送给彩灯控制器 实现彩灯闪烁的频率变化。(4)彩灯控制器彩灯控制电路是整个设计的核心 ,它负责整个设计的输出效果即各种彩灯图案的样式变化。该程序充分地说明了用 VHDL设计电路的 “弹”性,即可通 过改变程序中输出变量Q的位数来改变彩灯的数目。其中,P1进程对灯闪的速 度控制有两种方式可改变灯闪的速度:一是改变外部时钟的赋值,二是改变信号U的位数。P2进程能进行彩灯的图案控制,改变s的位数即可改变要控制图案的数目,改变输出变量Q

24、的组合即可变幻彩灯图案。其仿真波形如图3所示,模块符号如图4所示。最后,当各个模块均完成上述操作之后,即可利用MAXPLUSa原理图输入, 调用各个元器件(底层文件),以原理图的形式形成最后的十六路彩灯显示系统(顶层文件),并且进行仿真。仿真通过,即可下载到指定的CPLD芯片里面,并进行实际连线,进行最后的硬件测试。当然,可以将各个模块所生成的元件符号 存放在元件库中,用以被其它人或其它的设计所重复调用,以简化后面的设计。IL liiflh-証jU i-ntlilt?* 也寸D jg M - , i 屮2矗昼吕心* 3 盪闔电0Rf: 47flIlnK11 lji A eix_in i#-cn

25、os£_krv 上u or叫TEMP a .iiiddiiap.ai ij>血啦乂11虬. OH ;®|aW6«2.Q dir Md应血艮MuZ MFLO血 PUr PtlJr_S7<TEIDU.Oiis JCU.Dhi 3COJC3hl Jut.DrH JU.&nu QCD.Qit TOQ.Su tUU-Diii QOU.EhanruwLnjinwwiRwinjmnjwLRJiwwjwwiwuwjinmrLtCQ y Lebfc t Fn7第 KiKffig®ggE®g!5gggg0g0ge©g©gg0

26、0e®gC0000 ¥ 砒 frnn Vso *SinwIoUDri I呻ut mlkzq.ecl StnwlvlhMi rtflic U.Dnd空DDffi MV mItY 豳图3主控制器输出波形与 r AS 一模块的设计使得程序得以实现,对于程序的理解和对模块的设计紧密的联系起来利用EDA技术方便快捷的实现了设计。用 VHDL进行设计,首先应该理解,VHDL语言是一种全方位硬件描述语言,包括系统行为级,寄存器传输级和逻辑门级多个设计层次。应充分利用 VHDL “自顶向下”的设计优点以及层次化的设它使得我们可以从简计概念,层次概念对于设计复杂的数字系统是非常有用的,单的单

27、元入手,逐渐构成庞大而复杂的系统4程序下载与实现4.1下载以上的仿真正确无误,则可以将设计编程下载到选定的目标器件中做进的硬件测试,以便最终了解设计的正确性。nrEHD蛆叭II制斥b酬七 I电皿 Buldtr十Ihlpri SHFJkSiriTibl 曰Proftjamfro_K-Lt (MifjItlLaa 4=* =-tc<es5(u1 Q ah ift a F ic _! no,mgVerify1'If "I JI 1Ijl 1ili|l HrII i.i1.1i ijii iih-IIII 1'1Examtne£e verity Uhnir:

28、nprptllnuvlccrg FTMZI PRSL CB1 玉Checksum: UU1 ur fA Ilragr-amincd 2 d1 3莒tap(1 ' 1Cn.yn卄ht: ALTFHA? |0|4.2硬件测试经检查没有错误后下载成功在开发板上连线后成功实现程序开发板上的灯按照程序依次亮灭。下载与测试是本次课设最后也是最重要的因为前面程序的正确为下载和测试做好了准备并使得可以顺利的进行达到课设的预期效果和目的5结论用VHDL进行设计,首先应该理解,VHDL语言是一种全方位硬件描述语言, 包括系统行为级,寄存器传输级和逻辑门级多个设计层次。应充分利用VHD“自 顶向下”的设计优

29、点以及层次化的设计概念, 层次概念对于设计复杂的数字系统 是非常有用的,它使得我们可以从简单的单元入手, 逐渐构成庞大而复杂的系统。通过使用 EDA 编程既方便有快捷的实现了程序本次设计的程序已经在硬件系统 上得到了验证 , 实验表明 , 此设计方法能够满足多种不同花样彩灯的变化要求 并且该方法便于扩展不同变化模式的彩灯花样。计算机组成原理设计是计算机网络的基础课程的一个非常重要的实践环节。它不但能巩固我们已所学的电路的理论知识, 而且能提高我们的电子电路的设计 水平,还能加强我们综合分析问题和解决问题的能力, 进一步培养我们的实验技 能和动手能力,启发我们的创新意识及创新思维。参考文献1 罗

30、英伟 1Agent 及基于空间信息的辅助决策 J. 计算机辅助计及图形学 学报,2001,13 (7) :667-671.2 亢锐,叶青,范全义 1基于 Multi-agent 技术的 Internet 信息挖研究 J.计算机工程 ,2001,27 (2) :107-109.3 CHORAFASDN. Agenttechnologyhandbook M.NewYork:McGraHill,2001.4 RaymondKosala,HendrikBolckeel.WebMiningResearch:ASurveyJ.ACMSIGKDD2005,2 (1) :6-8.5 AjithAbrahamB

31、ussinessIntelligenceFromWebUsageMiningJ.IEEEPress,2003,11 (1) :94-107.1) 时序控制电路部分程序如下:library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;entity sxkz isport(chose_key:in std_logic;clk_in:in std_logic;clr:in std_logic;clk:out std_logic);end entity sxkz;architecture art of sxkz is

32、signal cllk:std_logic;beginprocess(clk_in,clr,chose_key)is附录variable temp:std_logic_vector(2 downto 0);beginif clr='1'thencllk<='0'temp:="000"elsif rising_edge(clk_in)thenif chose_key='1'thenif temp="011"thentemp:="000"cllk<=not cllk;elsete

33、mp:=temp+'1'end if;elseif temp="111"thentem p:="000"cllk<=not cllk;elsetemp :=te mp+'1'end if;end if;end if;end pro cess;clk<=cllk;end architecture art; iJlH 1 -ta 4 T :1 ij* il*八也了 事卜直.irlirl Tr-I P Kiti 1|d'UJLgU II U tlR L*lir .u Hwi pi 肚 LLIJ 亡 LkUw=

34、 DrU# tlvS1#D通鼻 -|耕 2禺昼季出£ 33 a圖<5 a 主怎昱M 益而LE *<RA P v'廿 R舌B# IJ= C ZEHE _ JD_LOCHU_1 Z -C 4 _ Jk 匚 L_rCCE . JFCi_Ljg3打 iO-JJ SO . AL LuETI-T-ITV 31CKH ECrbrr I uwp 0 K_ rt S : ± M 目+ b-_ bo<3 tU r口.TH -兰C b-ri. : HEfBT口 IjOTSrU;C Ur i JUT TD.LHO*iU h JETC-D ZIE-TT JTT BK K I

35、ArraTcC-uC aplt* 口r 3k kx- x b产 tCPAFLl. C L-b V: E SFU.ti 口 U1 = rBC.-a-XHEiowwrrci a j 丿PRC-KR - I <7tirTM . UJW,宕WG-M=irT: 1 T P 耳 FlH JkD E_E T CH 口 a- T'Cr_ LCO I C_V CCTT'C-B. i.仝 “3工Ifz r- ULiB.1 J. I nrc«亡"fl-fTUiP 二巴'匸K krNTPexp . otpc_ T 叫 thruXE- TTO = E_K = V F J

36、_ 亍TtEHr TDMF- 口ii -Tar z - a 七 o”;ruijK<-HO»r 弋 1jLR.El-rarTEiHr : +GJL,* 1 * CM戶 iryE LrSET r TCri J . 1 TM t-HiTOOP z = - O 0DZ pUL>LiKdM 丹音 口 LLKj*T ca-ap - T E*-jp 亠 h >EHD J rICH口 H r JEfg H片EM& FFOCE3& 7亡 LitY-t 匕L*;BHP ft n r TtrrzTvn r: n riT jJ伽.IT -IBCUhi u HnT(2)显示控

37、制电路部分t X卫兀它工H I g 開沖iS團/卡蚩 n n c .爾峙M n - d:L皤菲農:IL 111 11 q-jUiHiv lujiNIJn I二蚯 hdij-童上 亠豆禺昼曲出a帀t閤e©r 蛊1 iJ aP 口工; I J_BJ_ru 占込"ol't. LUU程序如下:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY XSKZ ISP ORT(CLK:IN STD_LOGIC;CLR:IN STD_LOGIC;LED:OUT STD_LOGIC_VECTOR(15 DOWNTO 0);END ENTITY

38、 XSKZ;ARCHITECTURE ART OF XSKZ ISTYPE STATE IS(S0,S1,S2,S3,S4,S5,S6);SIGNAL CURRENT_STATE:STATE;SIGNAL FLOWER:STD_LOGIC_VECTOR(15 DOWNTO 0);BEGINP ROCESS(CLR,CLK)ISCONSTANT F1:STD_LOGIC_VECTOR(15 DOWNTO 0):="0001000100010001"CONSTANT F2:STD_LOGIC_VECTOR(15 DOWNTO 0):="1010101010101010

39、"CONSTANT F3:STD_LOGIC_VECTOR(15 DOWNTO 0):="0011001100110011"CONSTANT F4:STD_LOGIC_VECTOR(15 DOWNTO 0):="0100100100100100"CONSTANT F5:STD_LOGIC_VECTOR(15 DOWNTO 0):="1001010010100101"CONSTANT F6:STD_LOGIC_VECTOR(15 DOWNTO 0):="1101101101100110"BEGINIF CL

40、R='1' THENCURRENT_STA TE<=S0;ELSIF RISING_EDGE(CLK) THENCASE CURRENT_STATE ISWHEN S0=>FLOWER<="ZZZZZZZZZZZZZZZZ"CURRENT_STA TE<=S1;WHEN S1=>FLOWER<=F1;CURRENT_STA TE<=S2;WHEN S2=>FLOWER<=F2;CURRENT_STA TE<=S3;WHEN S3=>FLOWER<=F3;CURRENT_STA TE<

41、;=S4;WHEN S4=>FLOWER<=F4;CURRENT_STA TE<=S5;WHEN S5=>FLOWER<=F5;CURRENT_STA TE<=S6;WHEN S6=>FLOWER<=F6;CURRENT_STA TE<=S1;END CASE;END IF;END P ROCESS;LED<=FLOWER;END ARCHITECTURE ART;詡谬I f k E . V 11 1-1F*h r Kit-i I I竖21竺 2卑理囤和掐33 A MO a笔禹塞芝两岳r 二=STT>_ C_ DC. I _V

42、= C-T-O P_ < 1 5 L .ICZvCTOI. < X*r = = STD c-n匚Hu=7r匸匚TOP. f i r- 丁耳=< 3.4 r- - rFp. jnsTU廿CCTT且 J 4 = r e = 0-rp_ jpd i c"_ve3to n. : 10ZOiTfZ'JlMT 亡看,白TamT COtT&TJtMT 匕寻*n-J'Pb: 于 口申TR哼.外T 匸 biqSTPL:丁>C«ZKHL ULlP. FJ. TMETC J: LT K胆CM T_i T 庄T E vm 0 J EL-THL FlH

43、WTZG r-nCE I CEiPTH OJUE OU P. n. CZ: £ 9vrMrri - = -r Ll OU* 豆 Elv 'Za.S -l-S. 3.ZZ2-Z=.33S3.Z =uiXAieL-rT_atAnf <- 丄上sEbi a± 二'auu 具帕 Prtqi _AmnntT j 二r upoh '-fe J67仇7工MF.hhJkT Ev t 3 JMHEN d n-.ztrEP.-r =: etJT'.ri.-EEfT_rST*rc-<B-fl pMTd卜113 Ar LrOWCR-<=ra _r

44、eU»iJkCLT_*T*i*Ttaa;'<nTC-pT 5 ?=>r L.&VE R y J匸口口口 巴 WT_TVHCtl 口£二*r AGwcDf = r rUU FLFL£:trT_a TAB E2>cN 1EH&EM& 丁 r;EfO ff-ft±-i* = ±± 7 LDV<*r yw"; E3TZ? 元 P.DTC=TCUTTJP_C AP.T;i.c J / ICbI I *Jj.Ns' 11THETA:DDVMc o L oo匚二oaa roc

45、 o二口ooi " r O匕WN肯呑 <1 I . " 1 i J L I ) * 1 11 il_i J : L L ngwtqhc 口、;-OOZ 2.O-DL 1-0 匚 ii 口 rSi l " r 口曰寻 P 0 : C" i U I I i :! U r o Cl X r_ o ' jp-OTTra-s 0-1 -1 r n " Q 口aq. e i :门 l i "孑DbWN"3口 DE : LJ.Ol.LZLj.l.DllCDLia-r3' VUKM-i1pIBJX 1!固7囑JG

46、63;* D:m|Q DmDH- OLKDnL RLTnLjnnPLZD诃ePMOf DDffil lili y 33H4934 Y9<Ai DSSE ;( 1111 Jj fiMFJJOv.tP即 QQDULUULjf Lett & 1111 X AAAA iili X i'32i K BM6 H_UE1«) # 1111 X ZA K - t2 fiEN!_surgso i SI X 52 K S3 K SJ : s& 1( S6 H SI If S?S3Eld: |TQuciOJdrVf-| -ggj 一ISJiOn?H 2JJTiAictE叵区E

47、bhullfltkiib biiJHlt Kskj-.tdLtriibUthJih Time: D.DhSIfafec; tii<i IlmtLl.llunf U« Ikvi"0須g|«< Sell!站 iMi-Cbtich O«t|Hiii:MEJilSian条I:!”.冃 I >(3)整个电路系统部分程序如下:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY CDKZQ ISP ORT(CLK_IN:IN STD_LOGIC;CLR:IN STD_LOGIC;CHOSE_KEY:IN S

48、TD_LOGIC;LED:OUT STD_LOGIC_VECTOR(15 DOWNTO 0);END ENTITY CDKZQ;ARCHITECTURE ART OF CDKZQ ISCOMPO NENT SXKZ ISP ORT(CHOSE_KEY:IN STD_LOGIC;CLK_IN:IN STD_LOGIC;CLR:IN STD_LOGIC;CLK:OUT STD_LOGIC);END COMPO NENT SXKZ;COMPO NENT XSKZ ISP ORT(CLK:IN STD_LOGIC;CLR:IN STD_LOGIC;LED:OUT STD_LOGIC_VECTOR(15 DOWNTO 0);END COMPO NENT XSKZ;SIGNAL S1:STD_LOGIC;BEGINU1:SXKZ POR

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论